09/25
authorYuhan Xie <yxie@royal-03.cs.wisc.edu>
Tue, 25 Sep 2018 22:05:48 +0000 (17:05 -0500)
committerYuhan Xie <yxie@royal-03.cs.wisc.edu>
Tue, 25 Sep 2018 22:05:48 +0000 (17:05 -0500)
commit2c8113207782d5f032271773403e78be0e977bde
tree8d7d7a8344d5153e57f06c9a73cb158bbfdfacbc
parent5af9ea93fd66ebbfe9ff4945489a32a21e1c97a6
09/25

p492-523(not including p523)
skipped: lxv (P492, new keyword DQ; TX not at the last bit),
         lxvx (P492, a slash in the memory map and two numbers are included)
 stxsd (P498, new keyword VRS, stands for VSR[VSR+32].dword[0])
 stxssp (P501, VRS)
 stxv (P507, new keyword DQ)
 xsabsqp (P512, 0 in it)

new keywords included:

-included new keywords "XS", it should be the storing version of "XT")
-included XA, XB (page 512 of manual, using the same pattern as RA, RB but XA and XB are for VSR, and there are AX & BX bits at the end of the instruction)
-included VRA, VRB (page 520 of manual)

Additional:
--xsaddqp and xsaddqpo are sharing the same opcode, treated it as frsp and frsp.(page 520 of manual)
instructionAPI/src/power_opcode_tables.C