Merge pull request #460 from bwelton/inst_fix
[dyninst.git] / instructionAPI / ISA_ps / mls_advsimd_vec
1 ##mls_advsimd_vec_execute
2 CheckFPAdvSIMDEnabled64();
3 bits(datasize) operand1 = V[n];
4 bits(datasize) operand2 = V[m];
5 bits(datasize) operand3 = V[d];
6 bits(datasize) result;
7 bits(esize) element1;
8 bits(esize) element2;
9 bits(esize) product;
10
11 for e = 0 to elements-1
12     element1 = Elem[operand1, e, esize];
13     element2 = Elem[operand2, e, esize];
14     product = (UInt(element1) * UInt(element2))<esize-1:0>;
15     if sub_op then
16         Elem[result, e, esize] = Elem[operand3, e, esize] - product;
17     else
18         Elem[result, e, esize] = Elem[operand3, e, esize] + product;
19     end
20
21 V[d] = result;
22 @@