added functions to distinguish single precision and double precision insn. Updated...
[dyninst.git] / common / src / dyn_regs.C
1 /*
2  * See the dyninst/COPYRIGHT file for copyright information.
3  *
4  * We provide the Paradyn Tools (below described as "Paradyn")
5  * on an AS IS basis, and do not warrant its validity or performance.
6  * We reserve the right to update, modify, or discontinue this
7  * software at any time.  We shall have no obligation to supply such
8  * updates or modifications or any other form of support to you.
9  *
10  * By your use of Paradyn, you understand and agree that we (or any
11  * other person or entity with proprietary rights in Paradyn) are
12  * under no obligation to provide either maintenance services,
13  * update services, notices of latent defects, or correction of
14  * defects for Paradyn.
15  *
16  * This library is free software; you can redistribute it and/or
17  * modify it under the terms of the GNU Lesser General Public
18  * License as published by the Free Software Foundation; either
19  * version 2.1 of the License, or (at your option) any later version.
20  *
21  * This library is distributed in the hope that it will be useful,
22  * but WITHOUT ANY WARRANTY; without even the implied warranty of
23  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
24  * Lesser General Public License for more details.
25  *
26  * You should have received a copy of the GNU Lesser General Public
27  * License along with this library; if not, write to the Free Software
28  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
29  */
30
31 #define DYN_DEFINE_REGS
32 #include "common/h/dyn_regs.h"
33
34 #include "external/rose/rose-compat.h"
35 #include "external/rose/powerpcInstructionEnum.h"
36
37 #include <iostream>
38
39 using namespace Dyninst;
40
41 boost::shared_ptr<MachRegister::NameMap> MachRegister::names()
42 {
43     static boost::shared_ptr<MachRegister::NameMap> store =
44        boost::shared_ptr<MachRegister::NameMap>(new MachRegister::NameMap);
45     return store;
46 }
47
48 MachRegister::MachRegister() :
49    reg(0)
50 {
51 }
52
53 MachRegister::MachRegister(signed int r) :
54    reg(r)
55 {
56 }
57
58 MachRegister::MachRegister(signed int r, const char *n) :
59    reg(r)
60 {
61         (*names())[r] = std::string(n);
62 }
63
64 MachRegister::MachRegister(signed int r, std::string n) :
65 reg(r)
66 {
67         (*names())[r] = n;
68 }
69
70 unsigned int MachRegister::regClass() const
71 {
72     return reg & 0x00ff0000;
73 }
74
75 MachRegister MachRegister::getBaseRegister() const {
76    switch (getArchitecture()) {
77       case Arch_x86:
78          if (reg & x86::GPR) return MachRegister(reg & 0xfffff0ff);
79          else return *this;
80       case Arch_x86_64:
81          if (reg & x86_64::GPR) return MachRegister(reg & 0xfffff0ff);
82          else return *this;
83       case Arch_ppc32:
84       case Arch_ppc64:
85       case Arch_none:
86          return *this;
87                 case Arch_aarch32:
88                 case Arch_aarch64:
89                                   //not verified
90                    return *this;
91    }
92    return InvalidReg;
93 }
94
95 Architecture MachRegister::getArchitecture() const {
96    return (Architecture) (reg & 0xff000000);
97 }
98
99 bool MachRegister::isValid() const {
100    return (reg != InvalidReg.reg);
101 }
102
103 MachRegisterVal MachRegister::getSubRegValue(const MachRegister& subreg,
104                                              MachRegisterVal &orig) const
105 {
106    if (subreg.reg == reg ||
107        getArchitecture() == Arch_ppc32 ||
108        getArchitecture() == Arch_ppc64)
109       return orig;
110
111    assert(subreg.getBaseRegister() == getBaseRegister());
112    switch ((subreg.reg & 0x00000f00) >> 8) {
113       case 0x0: return orig;
114       case 0x1: return (orig & 0xff);
115       case 0x2: return (orig & 0xff00) >> 8;
116       case 0x3: return (orig & 0xffff);
117       case 0xf: return (orig & 0xffffffff);
118       default: assert(0); return orig;
119    }
120 }
121
122 std::string MachRegister::name() const {
123         assert(names() != NULL);
124         NameMap::const_iterator iter = names()->find(reg);
125         if (iter != names()->end()) {
126                 return iter->second;
127         }
128         return std::string("<INVALID_REG>");
129 }
130
131 unsigned int MachRegister::size() const {
132    switch (getArchitecture())
133    {
134       case Arch_x86:
135          switch (reg & 0x0000ff00) {
136             case x86::L_REG: //L_REG
137             case x86::H_REG: //H_REG
138                return 1;
139             case x86::W_REG: //W_REG
140                return 2;
141             case x86::FULL: //FULL
142                return 4;
143             case x86::QUAD:
144                return 8;
145             case x86::OCT:
146                return 16;
147             case x86::FPDBL:
148                return 10;
149             case x86::BIT:
150                return 0;
151             default:
152                return 0;//KEVINTODO: removed sanity-check assert because of asprotect fuzz testing, could use this as a sign that the parse has gone into junk
153                assert(0);
154          }
155       case Arch_x86_64:
156          switch (reg & 0x0000ff00) {
157             case x86_64::L_REG: //L_REG
158             case x86_64::H_REG: //H_REG
159                 return 1;
160             case x86_64::W_REG: //W_REG
161                 return 2;
162             case x86_64::FULL: //FULL
163                 return 8;
164             case x86_64::D_REG:
165                return 4;
166             case x86_64::OCT:
167                return 16;
168             case x86_64::FPDBL:
169                return 10;
170             case x86_64::BIT:
171                return 0;
172             default:
173                return 0; // Xiaozhu: do not assert, but return 0 as an indication of parsing junk.
174                assert(0);
175          }
176       case Arch_ppc32: {
177          int reg_class = reg & 0x00ff0000;
178          if (reg_class == ppc32::FPR || reg_class == ppc32::FSR)
179             return 8;
180          return 4;
181       }
182       case Arch_ppc64:
183         if((reg & 0x00ff0000) == aarch64::FPR)
184           return 16;
185         return 8;
186       case Arch_aarch32:
187         assert(0);
188       case Arch_aarch64:
189                 if((reg & 0x00ff0000) == aarch64::FPR){
190                         switch(reg & 0x0000ff00){
191                 case aarch64::B_REG: return 1;
192                 case aarch64::H_REG: return 2;
193                 case aarch64::S_REG: return 4;
194                 case aarch64::FULL:  return 8;
195                 case aarch64::Q_REG: return 16;
196                 default:
197                     assert(0);
198                     return 0;
199             }
200         }
201                 else if((reg & 0x00ff0000) == aarch64::GPR || (reg & 0x00ff0000) == aarch64::SPR)
202                         switch(reg & 0x0000ff00)
203                         {
204                                 case aarch64::FULL : return 8;
205                                 case aarch64::S_REG: return 4;
206                                 default: return 0;
207                         }
208                 else
209                         return 4;
210       case Arch_none:
211          return 0;
212    }
213    return 0; //Unreachable, but disable warnings
214 }
215
216 bool MachRegister::operator<(const MachRegister &a) const {
217    return (reg < a.reg);
218 }
219
220 bool MachRegister::operator==(const MachRegister &a) const {
221    return (reg == a.reg);
222 }
223
224 MachRegister::operator signed int() const {
225    return reg;
226 }
227
228 signed int MachRegister::val() const {
229    return reg;
230 }
231
232
233 MachRegister MachRegister::getPC(Dyninst::Architecture arch)
234 {
235    switch (arch)
236    {
237       case Arch_x86:
238          return x86::eip;
239       case Arch_x86_64:
240          return x86_64::rip;
241       case Arch_ppc32:
242          return ppc32::pc;
243       case Arch_ppc64:
244          return ppc64::pc;
245       case Arch_aarch64:  //aarch64: pc is not writable
246          return aarch64::pc;
247       case Arch_aarch32:
248          assert(0);
249       case Arch_none:
250          return InvalidReg;
251    }
252    return InvalidReg;
253 }
254
255
256 MachRegister MachRegister::getReturnAddress(Dyninst::Architecture arch)
257 {
258    switch (arch)
259    {
260       case Arch_x86:
261           assert(0); //not implemented
262       case Arch_x86_64:
263           assert(0); //not implemented
264       case Arch_ppc32:
265           assert(0); //not implemented
266       case Arch_ppc64:
267           assert(0); //not implemented
268       case Arch_aarch64:  //aarch64: x30 stores the RA for current frame
269          return aarch64::x30;
270       case Arch_aarch32:
271          assert(0);
272       case Arch_none:
273          return InvalidReg;
274    }
275    return InvalidReg;
276 }
277
278 MachRegister MachRegister::getFramePointer(Dyninst::Architecture arch)
279 {
280    switch (arch)
281    {
282       case Arch_x86:
283          return x86::ebp;
284       case Arch_x86_64:
285          return x86_64::rbp;
286       case Arch_ppc32:
287          return ppc32::r1;
288       case Arch_ppc64:
289          return ppc64::r1;
290       case Arch_aarch64:
291          return aarch64::x29; //aarch64: frame pointer is X29 by convention
292       case Arch_none:
293          return InvalidReg;
294       default:
295          assert(0);
296          return InvalidReg;
297    }
298    return InvalidReg;
299 }
300
301 MachRegister MachRegister::getStackPointer(Dyninst::Architecture arch)
302 {
303    switch (arch)
304    {
305       case Arch_x86:
306          return x86::esp;
307       case Arch_x86_64:
308          return x86_64::rsp;
309       case Arch_ppc32:
310          return ppc32::r1;
311       case Arch_ppc64:
312          return ppc64::r1;
313       case Arch_aarch64:
314          return aarch64::sp; //aarch64: stack pointer is an independent register
315       case Arch_aarch32:
316          assert(0);
317       case Arch_none:
318          return InvalidReg;
319       default:
320          assert(0);
321          return InvalidReg;
322    }
323    return InvalidReg;
324 }
325
326 MachRegister MachRegister::getSyscallNumberReg(Dyninst::Architecture arch)
327 {
328     switch (arch)
329     {
330         case Arch_x86:
331             return x86::eax;
332         case Arch_x86_64:
333             return x86_64::rax;
334         case Arch_ppc32:
335             return ppc32::r0;
336         case Arch_ppc64:
337             return ppc64::r0;
338         case Arch_aarch64:
339             return aarch64::x8;
340         case Arch_aarch32:
341             assert(0);
342         case Arch_none:
343             return InvalidReg;
344       default:
345          assert(0);
346          return InvalidReg;
347     }
348     return InvalidReg;
349 }
350
351 MachRegister MachRegister::getSyscallNumberOReg(Dyninst::Architecture arch)
352 {
353     switch (arch)
354     {
355         case Arch_x86:
356             return x86::oeax;
357         case Arch_x86_64:
358             return x86_64::orax;
359         case Arch_ppc32:
360             return ppc32::r0;
361         case Arch_ppc64:
362             return ppc64::r0;
363         case Arch_aarch64:
364             return aarch64::x8;
365         case Arch_none:
366             return InvalidReg;
367       default:
368          assert(0);
369          return InvalidReg;
370     }
371     return InvalidReg;
372 }
373
374 MachRegister MachRegister::getSyscallReturnValueReg(Dyninst::Architecture arch)
375 {
376     switch (arch)
377     {
378         case Arch_x86:
379             return x86::eax;
380         case Arch_x86_64:
381             return x86_64::rax;
382         case Arch_ppc32:
383             return ppc32::r3;
384         case Arch_ppc64:
385             return ppc64::r3;
386         case Arch_aarch64:
387             return aarch64::x0; //returned value is save in x0
388         case Arch_none:
389             return InvalidReg;
390       default:
391          assert(0);
392          return InvalidReg;
393     }
394     return InvalidReg;
395 }
396
397 MachRegister MachRegister::getArchRegFromAbstractReg(MachRegister abstract,
398         Dyninst::Architecture arch) {
399     switch(arch){
400         case Arch_aarch64:
401             if( abstract == ReturnAddr)
402                     return aarch64::x30;
403             if( abstract == FrameBase)
404                     return aarch64::x29;
405             if( abstract == StackTop)
406                     return aarch64::sp;
407             if( abstract == CFA)
408                 assert(0); //don't know what to do
409             //not abstract, return arch reg
410             return abstract;
411         default:
412             assert(0);
413     }
414     return Dyninst::InvalidReg;
415 }
416
417 bool MachRegister::isPC() const
418 {
419    return (*this == x86_64::rip || *this == x86::eip ||
420            *this == ppc32::pc || *this == ppc64::pc ||
421            *this == aarch64::pc );
422 }
423
424 bool MachRegister::isFramePointer() const
425 {
426    return (*this == x86_64::rbp || *this == x86::ebp ||
427            *this == FrameBase ||
428            *this == aarch64::x29);
429 }
430
431 bool MachRegister::isStackPointer() const
432 {
433    return (*this == x86_64::rsp || *this == x86::esp ||
434            *this == ppc32::r1   || *this == ppc64::r1 ||
435            *this == aarch64::sp);
436 }
437
438 bool MachRegister::isSyscallNumberReg() const
439 {
440    return ( *this == x86_64::orax || *this == x86::oeax ||
441             *this == ppc32::r1    || *this == ppc64::r1 ||
442             *this == aarch64::x8
443             );
444 }
445
446 bool MachRegister::isSyscallReturnValueReg() const
447 {
448    if(getArchitecture() == Arch_aarch64)
449       assert(0);
450     return (*this == x86_64::rax || *this == x86::eax ||
451             *this == ppc32::r1   || *this == ppc64::r1 ||
452             *this == aarch64::x0
453             );
454 }
455
456 COMMON_EXPORT bool Dyninst::isSegmentRegister(int regClass)
457 {
458    return 0 != (regClass & x86::SEG);
459 }
460
461 void MachRegister::getROSERegister(int &c, int &n, int &p)
462 {
463    // Rose: class, number, position
464    // Dyninst: category, base id, subrange
465
466    signed int category = (reg & 0x00ff0000);
467    signed int subrange = (reg & 0x0000ff00);
468    signed int baseID =   (reg & 0x000000ff);
469
470    switch (getArchitecture()) {
471       case Arch_x86:
472          switch (category) {
473             case x86::GPR:
474                c = x86_regclass_gpr;
475                switch (baseID) {
476                   case x86::BASEA:
477                      n = x86_gpr_ax;
478                      break;
479                   case x86::BASEC:
480                      n = x86_gpr_cx;
481                      break;
482                   case x86::BASED:
483                      n = x86_gpr_dx;
484                      break;
485                   case x86::BASEB:
486                      n = x86_gpr_bx;
487                      break;
488                   case x86::BASESP:
489                      n = x86_gpr_sp;
490                      break;
491                   case x86::BASEBP:
492                      n = x86_gpr_bp;
493                      break;
494                   case x86::BASESI:
495                      n = x86_gpr_si;
496                      break;
497                   case x86::BASEDI:
498                      n = x86_gpr_di;
499                      break;
500                   default:
501                      n = 0;
502                      break;
503                }
504                break;
505             case x86::SEG:
506                c = x86_regclass_segment;
507                switch (baseID) {
508                   case 0x0:
509                      n = x86_segreg_ds;
510                      break;
511                   case 0x1:
512                      n = x86_segreg_es;
513                      break;
514                   case 0x2:
515                      n = x86_segreg_fs;
516                      break;
517                   case 0x3:
518                      n = x86_segreg_gs;
519                      break;
520                   case 0x4:
521                      n = x86_segreg_cs;
522                      break;
523                   case 0x5:
524                      n = x86_segreg_ss;
525                      break;
526                   default:
527                      n = 0;
528                      break;
529                }
530                break;
531             case x86::FLAG:
532                c = x86_regclass_flags;
533                switch(baseID) {
534                  case x86::CF:
535                          n = x86_flag_cf;
536                          break;
537                  case x86::PF:
538                          n = x86_flag_pf;
539                          break;
540                  case x86::AF:
541                          n = x86_flag_af;
542                          break;
543                  case x86::ZF:
544                          n = x86_flag_zf;
545                          break;
546                  case x86::SF:
547                          n = x86_flag_sf;
548                          break;
549                  case x86::TF:
550                          n = x86_flag_tf;
551                          break;
552                  case x86::IF:
553                          n = x86_flag_if;
554                          break;
555                  case x86::DF:
556                          n = x86_flag_df;
557                          break;
558                  case x86::OF:
559                          n = x86_flag_of;
560                          break;
561                  default:
562                          assert(0);
563                          break;
564                  }
565          break;
566          case x86::MISC:
567                c = x86_regclass_unknown;
568                break;
569          case x86::XMM:
570             c = x86_regclass_xmm;
571             n = baseID;
572             break;
573          case x86::MMX:
574             c = x86_regclass_mm;
575             n = baseID;
576             break;
577          case x86::CTL:
578             c = x86_regclass_cr;
579             n = baseID;
580             break;
581          case x86::DBG:
582             c = x86_regclass_dr;
583             n = baseID;
584             break;
585          case x86::TST:
586             c = x86_regclass_unknown;
587             break;
588          case 0:
589            switch (baseID) {
590               case 0x10:
591                  c = x86_regclass_ip;
592                  n = 0;
593                  break;
594               default:
595                  c = x86_regclass_unknown;
596                  break;
597            }
598          break;
599          }
600       break;
601     case Arch_x86_64:
602          switch (category) {
603             case x86_64::GPR:
604                c = x86_regclass_gpr;
605                switch (baseID) {
606                   case x86_64::BASEA:
607                      n = x86_gpr_ax;
608                      break;
609                   case x86_64::BASEC:
610                      n = x86_gpr_cx;
611                      break;
612                   case x86_64::BASED:
613                      n = x86_gpr_dx;
614                      break;
615                   case x86_64::BASEB:
616                      n = x86_gpr_bx;
617                      break;
618                   case x86_64::BASESP:
619                      n = x86_gpr_sp;
620                      break;
621                   case x86_64::BASEBP:
622                      n = x86_gpr_bp;
623                      break;
624                   case x86_64::BASESI:
625                      n = x86_gpr_si;
626                      break;
627                   case x86_64::BASEDI:
628                      n = x86_gpr_di;
629                      break;
630                   case x86_64::BASE8:
631                      n = x86_gpr_r8;
632                      break;
633                   case x86_64::BASE9:
634                      n = x86_gpr_r9;
635                      break;
636                   case x86_64::BASE10:
637                      n = x86_gpr_r10;
638                      break;
639                   case x86_64::BASE11:
640                      n = x86_gpr_r11;
641                      break;
642                   case x86_64::BASE12:
643                      n = x86_gpr_r12;
644                      break;
645                   case x86_64::BASE13:
646                      n = x86_gpr_r13;
647                      break;
648                   case x86_64::BASE14:
649                      n = x86_gpr_r14;
650                      break;
651                   case x86_64::BASE15:
652                      n = x86_gpr_r15;
653                      break;
654                   default:
655                      n = 0;
656                      break;
657                }
658                break;
659             case x86_64::SEG:
660                c = x86_regclass_segment;
661                switch (baseID) {
662                   case 0x0:
663                      n = x86_segreg_ds;
664                      break;
665                   case 0x1:
666                      n = x86_segreg_es;
667                      break;
668                   case 0x2:
669                      n = x86_segreg_fs;
670                      break;
671                   case 0x3:
672                      n = x86_segreg_gs;
673                      break;
674                   case 0x4:
675                      n = x86_segreg_cs;
676                      break;
677                   case 0x5:
678                      n = x86_segreg_ss;
679                      break;
680                   default:
681                      n = 0;
682                      break;
683                }
684                break;
685             case x86_64::FLAG:
686                c = x86_regclass_flags;
687                switch(baseID) {
688                case x86_64::CF:
689                  n = x86_flag_cf;
690                  break;
691                case x86_64::PF:
692                  n = x86_flag_pf;
693                  break;
694                case x86_64::AF:
695                  n = x86_flag_af;
696                  break;
697                case x86_64::ZF:
698                  n = x86_flag_zf;
699                  break;
700                case x86_64::SF:
701                  n = x86_flag_sf;
702                  break;
703                case x86_64::TF:
704                  n = x86_flag_tf;
705                  break;
706                case x86_64::IF:
707                  n = x86_flag_if;
708                  break;
709                case x86_64::DF:
710                  n = x86_flag_df;
711                  break;
712                case x86_64::OF:
713                  n = x86_flag_of;
714                  break;
715                default:
716                  assert(0);
717                  break;
718                }
719                break;
720             case x86_64::MISC:
721                c = x86_regclass_unknown;
722                break;
723             case x86_64::XMM:
724                c = x86_regclass_xmm;
725                n = baseID;
726                break;
727             case x86_64::MMX:
728                c = x86_regclass_mm;
729                n = baseID;
730                break;
731             case x86_64::CTL:
732                c = x86_regclass_cr;
733                n = baseID;
734                break;
735             case x86_64::DBG:
736                c = x86_regclass_dr;
737                n = baseID;
738                break;
739             case x86_64::TST:
740                c = x86_regclass_unknown;
741                break;
742             case 0:
743                switch (baseID) {
744                   case 0x10:
745                      c = x86_regclass_ip;
746                      n = 0;
747                      break;
748                   default:
749                      c = x86_regclass_unknown;
750                      break;
751                }
752                break;
753          }
754          break;
755        case Arch_ppc32:
756        case Arch_ppc64: // 64-bit not supported in ROSE
757        {
758          baseID = reg & 0x0000FFFF;
759            n = baseID;
760            switch(category)
761            {
762                case ppc32::GPR:
763                    c = powerpc_regclass_gpr;
764                    break;
765                case ppc32::FPR:
766                case ppc32::FSR:
767                    c = powerpc_regclass_fpr;
768                    break;
769                case ppc32::SPR:
770                {
771                    if(baseID < 613) {
772                        c = powerpc_regclass_spr;
773                    } else if(baseID < 621 ) {
774                        c = powerpc_regclass_sr;
775                    } else {
776                        c = powerpc_regclass_cr;
777                        n = baseID - 621;
778                        if(n > 7) {
779                          n = 0;
780                          p = powerpc_condreggranularity_whole;
781                        } else {
782                          p = powerpc_condreggranularity_field;
783                        }
784
785                    }
786                }
787                break;
788                default:
789                    assert(!"unknown register type!");
790                    break;
791            }
792            return;
793        }
794        break;
795       case Arch_aarch64:
796       {
797         assert(0);
798         return;
799       }
800       default:
801          c = x86_regclass_unknown;
802          n = 0;
803          break;
804    }
805
806    switch (getArchitecture()) {
807       case Arch_x86:
808          switch (subrange) {
809             case x86::OCT:
810             case x86::FPDBL:
811                p = x86_regpos_qword;
812                break;
813             case x86::H_REG:
814                p = x86_regpos_high_byte;
815                break;
816             case x86::L_REG:
817                p = x86_regpos_low_byte;
818                break;
819             case x86::W_REG:
820                p = x86_regpos_word;
821                break;
822             case x86::FULL:
823             case x86_64::D_REG:
824                p = x86_regpos_dword;
825                break;
826             case x86::BIT:
827                p = x86_regpos_all;
828                break;
829          }
830          break;
831
832       case Arch_x86_64:
833          switch (subrange) {
834             case x86::FULL:
835             case x86::OCT:
836             case x86::FPDBL:
837                p = x86_regpos_qword;
838                break;
839             case x86::H_REG:
840                p = x86_regpos_high_byte;
841                break;
842             case x86::L_REG:
843                p = x86_regpos_low_byte;
844                break;
845             case x86::W_REG:
846                p = x86_regpos_word;
847                break;
848             case x86_64::D_REG:
849                p = x86_regpos_dword;
850                break;
851                  case x86::BIT:
852                  p = x86_regpos_all;
853                  break;
854          }
855       break;
856       case Arch_aarch64:
857       {
858           assert(0);
859         }
860       default:
861         p = x86_regpos_unknown;
862    }
863 }
864
865 MachRegister MachRegister::DwarfEncToReg(int encoding, Dyninst::Architecture arch)
866 {
867    switch (arch)
868    {
869       case Arch_x86:
870          switch (encoding) {
871             case 0: return Dyninst::x86::eax;
872             case 1: return Dyninst::x86::ecx;
873             case 2: return Dyninst::x86::edx;
874             case 3: return Dyninst::x86::ebx;
875             case 4: return Dyninst::x86::esp;
876             case 5: return Dyninst::x86::ebp;
877             case 6: return Dyninst::x86::esi;
878             case 7: return Dyninst::x86::edi;
879             case 8: return Dyninst::x86::eip;
880             case 9: return Dyninst::x86::flags;
881             case 10: return Dyninst::InvalidReg;
882             case 11: return Dyninst::x86::st0;
883             case 12: return Dyninst::x86::st1;
884             case 13: return Dyninst::x86::st2;
885             case 14: return Dyninst::x86::st3;
886             case 15: return Dyninst::x86::st4;
887             case 16: return Dyninst::x86::st5;
888             case 17: return Dyninst::x86::st6;
889             case 18: return Dyninst::x86::st7;
890             case 19: return Dyninst::InvalidReg;
891             case 20: return Dyninst::InvalidReg;
892             case 21: return Dyninst::x86::xmm0;
893             case 22: return Dyninst::x86::xmm1;
894             case 23: return Dyninst::x86::xmm2;
895             case 24: return Dyninst::x86::xmm3;
896             case 25: return Dyninst::x86::xmm4;
897             case 26: return Dyninst::x86::xmm5;
898             case 27: return Dyninst::x86::xmm6;
899             case 28: return Dyninst::x86::xmm7;
900             case 29: return Dyninst::x86::mm0;
901             case 30: return Dyninst::x86::mm1;
902             case 31: return Dyninst::x86::mm2;
903             case 32: return Dyninst::x86::mm3;
904             case 33: return Dyninst::x86::mm4;
905             case 34: return Dyninst::x86::mm5;
906             case 35: return Dyninst::x86::mm6;
907             case 36: return Dyninst::x86::mm7;
908             case 37: return Dyninst::InvalidReg; //fcw
909             case 38: return Dyninst::InvalidReg; //fsw
910             case 39: return Dyninst::InvalidReg; //mxcsr
911             case 40: return Dyninst::x86::es;
912             case 41: return Dyninst::x86::cs;
913             case 42: return Dyninst::x86::ss;
914             case 43: return Dyninst::x86::ds;
915             case 44: return Dyninst::x86::fs;
916             case 45: return Dyninst::x86::gs;
917             case 46: return Dyninst::InvalidReg;
918             case 47: return Dyninst::InvalidReg;
919             case 48: return Dyninst::InvalidReg; //tr
920             case 49: return Dyninst::InvalidReg; //ldtr
921             default: return Dyninst::InvalidReg;
922          }
923          break;
924       case Arch_x86_64:
925          switch (encoding) {
926             case 0: return Dyninst::x86_64::rax;
927             case 1: return Dyninst::x86_64::rdx;
928             case 2: return Dyninst::x86_64::rcx;
929             case 3: return Dyninst::x86_64::rbx;
930             case 4: return Dyninst::x86_64::rsi;
931             case 5: return Dyninst::x86_64::rdi;
932             case 6: return Dyninst::x86_64::rbp;
933             case 7: return Dyninst::x86_64::rsp;
934             case 8: return Dyninst::x86_64::r8;
935             case 9: return Dyninst::x86_64::r9;
936             case 10: return Dyninst::x86_64::r10;
937             case 11: return Dyninst::x86_64::r11;
938             case 12: return Dyninst::x86_64::r12;
939             case 13: return Dyninst::x86_64::r13;
940             case 14: return Dyninst::x86_64::r14;
941             case 15: return Dyninst::x86_64::r15;
942             case 16: return Dyninst::x86_64::rip;
943             case 17: return Dyninst::x86_64::xmm0;
944             case 18: return Dyninst::x86_64::xmm1;
945             case 19: return Dyninst::x86_64::xmm2;
946             case 20: return Dyninst::x86_64::xmm3;
947             case 21: return Dyninst::x86_64::xmm4;
948             case 22: return Dyninst::x86_64::xmm5;
949             case 23: return Dyninst::x86_64::xmm6;
950             case 24: return Dyninst::x86_64::xmm7;
951             case 25: return Dyninst::x86_64::xmm8;
952             case 26: return Dyninst::x86_64::xmm9;
953             case 27: return Dyninst::x86_64::xmm10;
954             case 28: return Dyninst::x86_64::xmm11;
955             case 29: return Dyninst::x86_64::xmm12;
956             case 30: return Dyninst::x86_64::xmm13;
957             case 31: return Dyninst::x86_64::xmm14;
958             case 32: return Dyninst::x86_64::xmm15;
959             case 33: return Dyninst::x86_64::st0;
960             case 34: return Dyninst::x86_64::st1;
961             case 35: return Dyninst::x86_64::st2;
962             case 36: return Dyninst::x86_64::st3;
963             case 37: return Dyninst::x86_64::st4;
964             case 38: return Dyninst::x86_64::st5;
965             case 39: return Dyninst::x86_64::st6;
966             case 40: return Dyninst::x86_64::st7;
967             case 41: return Dyninst::x86_64::mm0;
968             case 42: return Dyninst::x86_64::mm1;
969             case 43: return Dyninst::x86_64::mm2;
970             case 44: return Dyninst::x86_64::mm3;
971             case 45: return Dyninst::x86_64::mm4;
972             case 46: return Dyninst::x86_64::mm5;
973             case 47: return Dyninst::x86_64::mm6;
974             case 48: return Dyninst::x86_64::mm7;
975             case 49: return Dyninst::x86_64::flags;
976             case 50: return Dyninst::x86_64::es;
977             case 51: return Dyninst::x86_64::cs;
978             case 52: return Dyninst::x86_64::ss;
979             case 53: return Dyninst::x86_64::ds;
980             case 54: return Dyninst::x86_64::fs;
981             case 55: return Dyninst::x86_64::gs;
982             case 56: return Dyninst::InvalidReg;
983             case 57: return Dyninst::InvalidReg;
984             case 58: return Dyninst::x86_64::fsbase;
985             case 59: return Dyninst::x86_64::gsbase;
986             case 60: return Dyninst::InvalidReg;
987             case 61: return Dyninst::InvalidReg;
988             case 62: return Dyninst::InvalidReg; //tr
989             case 63: return Dyninst::InvalidReg; //ldtr
990             case 64: return Dyninst::InvalidReg; //mxcsr
991             case 65: return Dyninst::InvalidReg; //fcw
992             case 66: return Dyninst::InvalidReg; //fsw
993          }
994          break;
995       case Arch_ppc32:
996          switch (encoding) {
997             case 0: return Dyninst::ppc32::r0;
998             case 1: return Dyninst::ppc32::r1;
999             case 2: return Dyninst::ppc32::r2;
1000             case 3: return Dyninst::ppc32::r3;
1001             case 4: return Dyninst::ppc32::r4;
1002             case 5: return Dyninst::ppc32::r5;
1003             case 6: return Dyninst::ppc32::r6;
1004             case 7: return Dyninst::ppc32::r7;
1005             case 8: return Dyninst::ppc32::r8;
1006             case 9: return Dyninst::ppc32::r9;
1007             case 10: return Dyninst::ppc32::r10;
1008             case 11: return Dyninst::ppc32::r11;
1009             case 12: return Dyninst::ppc32::r12;
1010             case 13: return Dyninst::ppc32::r13;
1011             case 14: return Dyninst::ppc32::r14;
1012             case 15: return Dyninst::ppc32::r15;
1013             case 16: return Dyninst::ppc32::r16;
1014             case 17: return Dyninst::ppc32::r17;
1015             case 18: return Dyninst::ppc32::r18;
1016             case 19: return Dyninst::ppc32::r19;
1017             case 20: return Dyninst::ppc32::r20;
1018             case 21: return Dyninst::ppc32::r21;
1019             case 22: return Dyninst::ppc32::r22;
1020             case 23: return Dyninst::ppc32::r23;
1021             case 24: return Dyninst::ppc32::r24;
1022             case 25: return Dyninst::ppc32::r25;
1023             case 26: return Dyninst::ppc32::r26;
1024             case 27: return Dyninst::ppc32::r27;
1025             case 28: return Dyninst::ppc32::r28;
1026             case 29: return Dyninst::ppc32::r29;
1027             case 30: return Dyninst::ppc32::r30;
1028             case 31: return Dyninst::ppc32::r31;
1029             case 32: return Dyninst::ppc32::fpr0;
1030             case 33: return Dyninst::ppc32::fpr1;
1031             case 34: return Dyninst::ppc32::fpr2;
1032             case 35: return Dyninst::ppc32::fpr3;
1033             case 36: return Dyninst::ppc32::fpr4;
1034             case 37: return Dyninst::ppc32::fpr5;
1035             case 38: return Dyninst::ppc32::fpr6;
1036             case 39: return Dyninst::ppc32::fpr7;
1037             case 40: return Dyninst::ppc32::fpr8;
1038             case 41: return Dyninst::ppc32::fpr9;
1039             case 42: return Dyninst::ppc32::fpr10;
1040             case 43: return Dyninst::ppc32::fpr11;
1041             case 44: return Dyninst::ppc32::fpr12;
1042             case 45: return Dyninst::ppc32::fpr13;
1043             case 46: return Dyninst::ppc32::fpr14;
1044             case 47: return Dyninst::ppc32::fpr15;
1045             case 48: return Dyninst::ppc32::fpr16;
1046             case 49: return Dyninst::ppc32::fpr17;
1047             case 50: return Dyninst::ppc32::fpr18;
1048             case 51: return Dyninst::ppc32::fpr19;
1049             case 52: return Dyninst::ppc32::fpr20;
1050             case 53: return Dyninst::ppc32::fpr21;
1051             case 54: return Dyninst::ppc32::fpr22;
1052             case 55: return Dyninst::ppc32::fpr23;
1053             case 56: return Dyninst::ppc32::fpr24;
1054             case 57: return Dyninst::ppc32::fpr25;
1055             case 58: return Dyninst::ppc32::fpr26;
1056             case 59: return Dyninst::ppc32::fpr27;
1057             case 60: return Dyninst::ppc32::fpr28;
1058             case 61: return Dyninst::ppc32::fpr29;
1059             case 62: return Dyninst::ppc32::fpr30;
1060             case 63: return Dyninst::ppc32::fpr31;
1061             case 64: return Dyninst::ppc32::cr;
1062             case 65: return Dyninst::InvalidReg; //FPSCR
1063          }
1064          //Seperate switch statements to give compilers an easier time of
1065          // optimizing
1066          switch (encoding) {
1067             case 100: return Dyninst::ppc32::mq;
1068             case 101: return Dyninst::ppc32::xer;
1069             case 102: return Dyninst::InvalidReg;
1070             case 103: return Dyninst::InvalidReg;
1071             case 104: return Dyninst::InvalidReg; //RTCU
1072             case 105: return Dyninst::InvalidReg; //RTCL
1073             case 106: return Dyninst::InvalidReg;
1074             case 107: return Dyninst::InvalidReg;
1075             case 108: return Dyninst::ppc32::lr;
1076             case 109: return Dyninst::ppc32::ctr;
1077             default: return Dyninst::InvalidReg;
1078          }
1079          break;
1080       case Arch_ppc64:
1081          switch (encoding) {
1082             case 0: return Dyninst::ppc64::r0;
1083             case 1: return Dyninst::ppc64::r1;
1084             case 2: return Dyninst::ppc64::r2;
1085             case 3: return Dyninst::ppc64::r3;
1086             case 4: return Dyninst::ppc64::r4;
1087             case 5: return Dyninst::ppc64::r5;
1088             case 6: return Dyninst::ppc64::r6;
1089             case 7: return Dyninst::ppc64::r7;
1090             case 8: return Dyninst::ppc64::r8;
1091             case 9: return Dyninst::ppc64::r9;
1092             case 10: return Dyninst::ppc64::r10;
1093             case 11: return Dyninst::ppc64::r11;
1094             case 12: return Dyninst::ppc64::r12;
1095             case 13: return Dyninst::ppc64::r13;
1096             case 14: return Dyninst::ppc64::r14;
1097             case 15: return Dyninst::ppc64::r15;
1098             case 16: return Dyninst::ppc64::r16;
1099             case 17: return Dyninst::ppc64::r17;
1100             case 18: return Dyninst::ppc64::r18;
1101             case 19: return Dyninst::ppc64::r19;
1102             case 20: return Dyninst::ppc64::r20;
1103             case 21: return Dyninst::ppc64::r21;
1104             case 22: return Dyninst::ppc64::r22;
1105             case 23: return Dyninst::ppc64::r23;
1106             case 24: return Dyninst::ppc64::r24;
1107             case 25: return Dyninst::ppc64::r25;
1108             case 26: return Dyninst::ppc64::r26;
1109             case 27: return Dyninst::ppc64::r27;
1110             case 28: return Dyninst::ppc64::r28;
1111             case 29: return Dyninst::ppc64::r29;
1112             case 30: return Dyninst::ppc64::r30;
1113             case 31: return Dyninst::ppc64::r31;
1114             case 32: return Dyninst::ppc64::fpr0;
1115             case 33: return Dyninst::ppc64::fpr1;
1116             case 34: return Dyninst::ppc64::fpr2;
1117             case 35: return Dyninst::ppc64::fpr3;
1118             case 36: return Dyninst::ppc64::fpr4;
1119             case 37: return Dyninst::ppc64::fpr5;
1120             case 38: return Dyninst::ppc64::fpr6;
1121             case 39: return Dyninst::ppc64::fpr7;
1122             case 40: return Dyninst::ppc64::fpr8;
1123             case 41: return Dyninst::ppc64::fpr9;
1124             case 42: return Dyninst::ppc64::fpr10;
1125             case 43: return Dyninst::ppc64::fpr11;
1126             case 44: return Dyninst::ppc64::fpr12;
1127             case 45: return Dyninst::ppc64::fpr13;
1128             case 46: return Dyninst::ppc64::fpr14;
1129             case 47: return Dyninst::ppc64::fpr15;
1130             case 48: return Dyninst::ppc64::fpr16;
1131             case 49: return Dyninst::ppc64::fpr17;
1132             case 50: return Dyninst::ppc64::fpr18;
1133             case 51: return Dyninst::ppc64::fpr19;
1134             case 52: return Dyninst::ppc64::fpr20;
1135             case 53: return Dyninst::ppc64::fpr21;
1136             case 54: return Dyninst::ppc64::fpr22;
1137             case 55: return Dyninst::ppc64::fpr23;
1138             case 56: return Dyninst::ppc64::fpr24;
1139             case 57: return Dyninst::ppc64::fpr25;
1140             case 58: return Dyninst::ppc64::fpr26;
1141             case 59: return Dyninst::ppc64::fpr27;
1142             case 60: return Dyninst::ppc64::fpr28;
1143             case 61: return Dyninst::ppc64::fpr29;
1144             case 62: return Dyninst::ppc64::fpr30;
1145             case 63: return Dyninst::ppc64::fpr31;
1146             case 64: return Dyninst::ppc64::cr;
1147             case 65: return Dyninst::InvalidReg; //FPSCR
1148          }
1149          //Seperate switch statements to give compilers an easier time of
1150          // optimizing
1151          switch (encoding) {
1152             case 100: return Dyninst::ppc64::mq;
1153             case 101: return Dyninst::ppc64::xer;
1154             case 102: return Dyninst::InvalidReg;
1155             case 103: return Dyninst::InvalidReg;
1156             case 104: return Dyninst::InvalidReg; //RTCU
1157             case 105: return Dyninst::InvalidReg; //RTCL
1158             case 106: return Dyninst::InvalidReg;
1159             case 107: return Dyninst::InvalidReg;
1160             case 108: return Dyninst::ppc64::lr;
1161             case 109: return Dyninst::ppc64::ctr;
1162             default: return Dyninst::InvalidReg;
1163          }
1164          break;
1165       case Arch_aarch64:
1166          {
1167          // this info can be found in
1168          // DWARF for the ARM ® 64-bit Architecture (AArch64)
1169          switch(encoding){
1170             case 0:  return Dyninst::aarch64::x0;
1171             case 1:  return Dyninst::aarch64::x1;
1172             case 2:  return Dyninst::aarch64::x2;
1173             case 3:  return Dyninst::aarch64::x3;
1174             case 4:  return Dyninst::aarch64::x4;
1175             case 5:  return Dyninst::aarch64::x5;
1176             case 6:  return Dyninst::aarch64::x6;
1177             case 7:  return Dyninst::aarch64::x7;
1178             case 8:  return Dyninst::aarch64::x8;
1179             case 9:  return Dyninst::aarch64::x9;
1180             case 10: return Dyninst::aarch64::x10;
1181             case 11: return Dyninst::aarch64::x11;
1182             case 12: return Dyninst::aarch64::x12;
1183             case 13: return Dyninst::aarch64::x13;
1184             case 14: return Dyninst::aarch64::x14;
1185             case 15: return Dyninst::aarch64::x15;
1186             case 16: return Dyninst::aarch64::x16;
1187             case 17: return Dyninst::aarch64::x17;
1188             case 18: return Dyninst::aarch64::x18;
1189             case 19: return Dyninst::aarch64::x19;
1190             case 20: return Dyninst::aarch64::x20;
1191             case 21: return Dyninst::aarch64::x21;
1192             case 22: return Dyninst::aarch64::x22;
1193             case 23: return Dyninst::aarch64::x23;
1194             case 24: return Dyninst::aarch64::x24;
1195             case 25: return Dyninst::aarch64::x25;
1196             case 26: return Dyninst::aarch64::x26;
1197             case 27: return Dyninst::aarch64::x27;
1198             case 28: return Dyninst::aarch64::x28;
1199             case 29: return Dyninst::aarch64::x29;
1200             case 30: return Dyninst::aarch64::x30;
1201             case 31: return Dyninst::aarch64::sp;
1202             case 32: return Dyninst::InvalidReg;
1203          }
1204          switch(encoding){
1205             case 64: return Dyninst::aarch64::q0;
1206             case 65: return Dyninst::aarch64::q1;
1207             case 66: return Dyninst::aarch64::q2;
1208             case 67: return Dyninst::aarch64::q3;
1209             case 68: return Dyninst::aarch64::q4;
1210             case 69: return Dyninst::aarch64::q5;
1211             case 70: return Dyninst::aarch64::q6;
1212             case 71: return Dyninst::aarch64::q7;
1213             case 72: return Dyninst::aarch64::q8;
1214             case 73: return Dyninst::aarch64::q9;
1215             case 74: return Dyninst::aarch64::q10;
1216             case 75: return Dyninst::aarch64::q11;
1217             case 76: return Dyninst::aarch64::q12;
1218             case 77: return Dyninst::aarch64::q13;
1219             case 78: return Dyninst::aarch64::q14;
1220             case 79: return Dyninst::aarch64::q15;
1221             case 80: return Dyninst::aarch64::q16;
1222             case 81: return Dyninst::aarch64::q17;
1223             case 82: return Dyninst::aarch64::q18;
1224             case 83: return Dyninst::aarch64::q19;
1225             case 84: return Dyninst::aarch64::q20;
1226             case 85: return Dyninst::aarch64::q21;
1227             case 86: return Dyninst::aarch64::q22;
1228             case 87: return Dyninst::aarch64::q23;
1229             case 88: return Dyninst::aarch64::q24;
1230             case 89: return Dyninst::aarch64::q25;
1231             case 90: return Dyninst::aarch64::q26;
1232             case 91: return Dyninst::aarch64::q27;
1233             case 92: return Dyninst::aarch64::q28;
1234             case 93: return Dyninst::aarch64::q29;
1235             case 94: return Dyninst::aarch64::q30;
1236             case 95: return Dyninst::aarch64::q31;
1237
1238             default: return Dyninst::InvalidReg;
1239             break;
1240          }
1241          return Dyninst::InvalidReg;
1242          }
1243       case Arch_none:
1244          return Dyninst::InvalidReg;
1245          break;
1246       default:
1247          assert(0);
1248          return InvalidReg;
1249    }
1250    //Invalid Architecture passed
1251    return Dyninst::InvalidReg;
1252
1253 }
1254
1255 int MachRegister::getDwarfEnc() const
1256 {
1257    switch (getArchitecture())
1258    {
1259       case Arch_x86:
1260          switch (val()) {
1261             case Dyninst::x86::ieax: return 0;
1262             case Dyninst::x86::iecx: return 1;
1263             case Dyninst::x86::iedx: return 2;
1264             case Dyninst::x86::iebx: return 3;
1265             case Dyninst::x86::iesp: return 4;
1266             case Dyninst::x86::iebp: return 5;
1267             case Dyninst::x86::iesi: return 6;
1268             case Dyninst::x86::iedi: return 7;
1269             case Dyninst::x86::ieip: return 8;
1270             case Dyninst::x86::iflags: return 9;
1271             case Dyninst::x86::ixmm0: return 21;
1272             case Dyninst::x86::ixmm1: return 22;
1273             case Dyninst::x86::ixmm2: return 23;
1274             case Dyninst::x86::ixmm3: return 24;
1275             case Dyninst::x86::ixmm4: return 25;
1276             case Dyninst::x86::ixmm5: return 26;
1277             case Dyninst::x86::ixmm6: return 27;
1278             case Dyninst::x86::ixmm7: return 28;
1279             case Dyninst::x86::imm0: return 29;
1280             case Dyninst::x86::imm1: return 30;
1281             case Dyninst::x86::imm2: return 31;
1282             case Dyninst::x86::imm3: return 32;
1283             case Dyninst::x86::imm4: return 33;
1284             case Dyninst::x86::imm5: return 34;
1285             case Dyninst::x86::imm6: return 35;
1286             case Dyninst::x86::imm7: return 36;
1287             case Dyninst::x86::ies: return 40;
1288             case Dyninst::x86::ics: return 41;
1289             case Dyninst::x86::iss: return 42;
1290             case Dyninst::x86::ids: return 43;
1291             case Dyninst::x86::ifs: return 44;
1292             case Dyninst::x86::igs: return 45;
1293             default: return -1;
1294          }
1295          break;
1296       case Arch_x86_64:
1297          switch (val()) {
1298             case Dyninst::x86_64::irax: return 0;
1299             case Dyninst::x86_64::irdx: return 1;
1300             case Dyninst::x86_64::ircx: return 2;
1301             case Dyninst::x86_64::irbx: return 3;
1302             case Dyninst::x86_64::irsi: return 4;
1303             case Dyninst::x86_64::irdi: return 5;
1304             case Dyninst::x86_64::irbp: return 6;
1305             case Dyninst::x86_64::irsp: return 7;
1306             case Dyninst::x86_64::ir8: return 8;
1307             case Dyninst::x86_64::ir9: return 9;
1308             case Dyninst::x86_64::ir10: return 10;
1309             case Dyninst::x86_64::ir11: return 11;
1310             case Dyninst::x86_64::ir12: return 12;
1311             case Dyninst::x86_64::ir13: return 13;
1312             case Dyninst::x86_64::ir14: return 14;
1313             case Dyninst::x86_64::ir15: return 15;
1314             case Dyninst::x86_64::irip: return 16;
1315             case Dyninst::x86_64::ixmm0: return 17;
1316             case Dyninst::x86_64::ixmm1: return 18;
1317             case Dyninst::x86_64::ixmm2: return 19;
1318             case Dyninst::x86_64::ixmm3: return 20;
1319             case Dyninst::x86_64::ixmm4: return 21;
1320             case Dyninst::x86_64::ixmm5: return 22;
1321             case Dyninst::x86_64::ixmm6: return 23;
1322             case Dyninst::x86_64::ixmm7: return 24;
1323             case Dyninst::x86_64::ixmm8: return 25;
1324             case Dyninst::x86_64::ixmm9: return 26;
1325             case Dyninst::x86_64::ixmm10: return 27;
1326             case Dyninst::x86_64::ixmm11: return 28;
1327             case Dyninst::x86_64::ixmm12: return 29;
1328             case Dyninst::x86_64::ixmm13: return 30;
1329             case Dyninst::x86_64::ixmm14: return 31;
1330             case Dyninst::x86_64::ixmm15: return 32;
1331             case Dyninst::x86_64::imm0: return 41;
1332             case Dyninst::x86_64::imm1: return 42;
1333             case Dyninst::x86_64::imm2: return 43;
1334             case Dyninst::x86_64::imm3: return 44;
1335             case Dyninst::x86_64::imm4: return 45;
1336             case Dyninst::x86_64::imm5: return 46;
1337             case Dyninst::x86_64::imm6: return 47;
1338             case Dyninst::x86_64::imm7: return 48;
1339             case Dyninst::x86_64::iflags: return 49;
1340             case Dyninst::x86_64::ies: return 50;
1341             case Dyninst::x86_64::ics: return 51;
1342             case Dyninst::x86_64::iss: return 52;
1343             case Dyninst::x86_64::ids: return 53;
1344             case Dyninst::x86_64::ifs: return 54;
1345             case Dyninst::x86_64::igs: return 55;
1346             case Dyninst::x86_64::ifsbase: return 58;
1347             case Dyninst::x86_64::igsbase: return 59;
1348             default: return -1;
1349          }
1350          break;
1351       case Arch_ppc32:
1352          switch (val()) {
1353             case Dyninst::ppc32::ir0: return 0;
1354             case Dyninst::ppc32::ir1: return 1;
1355             case Dyninst::ppc32::ir2: return 2;
1356             case Dyninst::ppc32::ir3: return 3;
1357             case Dyninst::ppc32::ir4: return 4;
1358             case Dyninst::ppc32::ir5: return 5;
1359             case Dyninst::ppc32::ir6: return 6;
1360             case Dyninst::ppc32::ir7: return 7;
1361             case Dyninst::ppc32::ir8: return 8;
1362             case Dyninst::ppc32::ir9: return 9;
1363             case Dyninst::ppc32::ir10: return 10;
1364             case Dyninst::ppc32::ir11: return 11;
1365             case Dyninst::ppc32::ir12: return 12;
1366             case Dyninst::ppc32::ir13: return 13;
1367             case Dyninst::ppc32::ir14: return 14;
1368             case Dyninst::ppc32::ir15: return 15;
1369             case Dyninst::ppc32::ir16: return 16;
1370             case Dyninst::ppc32::ir17: return 17;
1371             case Dyninst::ppc32::ir18: return 18;
1372             case Dyninst::ppc32::ir19: return 19;
1373             case Dyninst::ppc32::ir20: return 20;
1374             case Dyninst::ppc32::ir21: return 21;
1375             case Dyninst::ppc32::ir22: return 22;
1376             case Dyninst::ppc32::ir23: return 23;
1377             case Dyninst::ppc32::ir24: return 24;
1378             case Dyninst::ppc32::ir25: return 25;
1379             case Dyninst::ppc32::ir26: return 26;
1380             case Dyninst::ppc32::ir27: return 27;
1381             case Dyninst::ppc32::ir28: return 28;
1382             case Dyninst::ppc32::ir29: return 29;
1383             case Dyninst::ppc32::ir30: return 30;
1384             case Dyninst::ppc32::ir31: return 31;
1385             case Dyninst::ppc32::ifpr0: return 32;
1386             case Dyninst::ppc32::ifpr1: return 33;
1387             case Dyninst::ppc32::ifpr2: return 34;
1388             case Dyninst::ppc32::ifpr3: return 35;
1389             case Dyninst::ppc32::ifpr4: return 36;
1390             case Dyninst::ppc32::ifpr5: return 37;
1391             case Dyninst::ppc32::ifpr6: return 38;
1392             case Dyninst::ppc32::ifpr7: return 39;
1393             case Dyninst::ppc32::ifpr8: return 40;
1394             case Dyninst::ppc32::ifpr9: return 41;
1395             case Dyninst::ppc32::ifpr10: return 42;
1396             case Dyninst::ppc32::ifpr11: return 43;
1397             case Dyninst::ppc32::ifpr12: return 44;
1398             case Dyninst::ppc32::ifpr13: return 45;
1399             case Dyninst::ppc32::ifpr14: return 46;
1400             case Dyninst::ppc32::ifpr15: return 47;
1401             case Dyninst::ppc32::ifpr16: return 48;
1402             case Dyninst::ppc32::ifpr17: return 49;
1403             case Dyninst::ppc32::ifpr18: return 50;
1404             case Dyninst::ppc32::ifpr19: return 51;
1405             case Dyninst::ppc32::ifpr20: return 52;
1406             case Dyninst::ppc32::ifpr21: return 53;
1407             case Dyninst::ppc32::ifpr22: return 54;
1408             case Dyninst::ppc32::ifpr23: return 55;
1409             case Dyninst::ppc32::ifpr24: return 56;
1410             case Dyninst::ppc32::ifpr25: return 57;
1411             case Dyninst::ppc32::ifpr26: return 58;
1412             case Dyninst::ppc32::ifpr27: return 59;
1413             case Dyninst::ppc32::ifpr28: return 60;
1414             case Dyninst::ppc32::ifpr29: return 61;
1415             case Dyninst::ppc32::ifpr30: return 62;
1416             case Dyninst::ppc32::ifpr31: return 63;
1417             case Dyninst::ppc32::icr: return 64;
1418             case Dyninst::ppc32::imq: return 100;
1419             case Dyninst::ppc32::ixer: return 101;
1420             case Dyninst::ppc32::ilr: return 108;
1421             case Dyninst::ppc32::ictr: return 109;
1422             default: return -1;
1423          }
1424       case Arch_ppc64:
1425          switch (val()) {
1426             case Dyninst::ppc64::ir0: return 0;
1427             case Dyninst::ppc64::ir1: return 1;
1428             case Dyninst::ppc64::ir2: return 2;
1429             case Dyninst::ppc64::ir3: return 3;
1430             case Dyninst::ppc64::ir4: return 4;
1431             case Dyninst::ppc64::ir5: return 5;
1432             case Dyninst::ppc64::ir6: return 6;
1433             case Dyninst::ppc64::ir7: return 7;
1434             case Dyninst::ppc64::ir8: return 8;
1435             case Dyninst::ppc64::ir9: return 9;
1436             case Dyninst::ppc64::ir10: return 10;
1437             case Dyninst::ppc64::ir11: return 11;
1438             case Dyninst::ppc64::ir12: return 12;
1439             case Dyninst::ppc64::ir13: return 13;
1440             case Dyninst::ppc64::ir14: return 14;
1441             case Dyninst::ppc64::ir15: return 15;
1442             case Dyninst::ppc64::ir16: return 16;
1443             case Dyninst::ppc64::ir17: return 17;
1444             case Dyninst::ppc64::ir18: return 18;
1445             case Dyninst::ppc64::ir19: return 19;
1446             case Dyninst::ppc64::ir20: return 20;
1447             case Dyninst::ppc64::ir21: return 21;
1448             case Dyninst::ppc64::ir22: return 22;
1449             case Dyninst::ppc64::ir23: return 23;
1450             case Dyninst::ppc64::ir24: return 24;
1451             case Dyninst::ppc64::ir25: return 25;
1452             case Dyninst::ppc64::ir26: return 26;
1453             case Dyninst::ppc64::ir27: return 27;
1454             case Dyninst::ppc64::ir28: return 28;
1455             case Dyninst::ppc64::ir29: return 29;
1456             case Dyninst::ppc64::ir30: return 30;
1457             case Dyninst::ppc64::ir31: return 31;
1458             case Dyninst::ppc64::ifpr0: return 32;
1459             case Dyninst::ppc64::ifpr1: return 33;
1460             case Dyninst::ppc64::ifpr2: return 34;
1461             case Dyninst::ppc64::ifpr3: return 35;
1462             case Dyninst::ppc64::ifpr4: return 36;
1463             case Dyninst::ppc64::ifpr5: return 37;
1464             case Dyninst::ppc64::ifpr6: return 38;
1465             case Dyninst::ppc64::ifpr7: return 39;
1466             case Dyninst::ppc64::ifpr8: return 40;
1467             case Dyninst::ppc64::ifpr9: return 41;
1468             case Dyninst::ppc64::ifpr10: return 42;
1469             case Dyninst::ppc64::ifpr11: return 43;
1470             case Dyninst::ppc64::ifpr12: return 44;
1471             case Dyninst::ppc64::ifpr13: return 45;
1472             case Dyninst::ppc64::ifpr14: return 46;
1473             case Dyninst::ppc64::ifpr15: return 47;
1474             case Dyninst::ppc64::ifpr16: return 48;
1475             case Dyninst::ppc64::ifpr17: return 49;
1476             case Dyninst::ppc64::ifpr18: return 50;
1477             case Dyninst::ppc64::ifpr19: return 51;
1478             case Dyninst::ppc64::ifpr20: return 52;
1479             case Dyninst::ppc64::ifpr21: return 53;
1480             case Dyninst::ppc64::ifpr22: return 54;
1481             case Dyninst::ppc64::ifpr23: return 55;
1482             case Dyninst::ppc64::ifpr24: return 56;
1483             case Dyninst::ppc64::ifpr25: return 57;
1484             case Dyninst::ppc64::ifpr26: return 58;
1485             case Dyninst::ppc64::ifpr27: return 59;
1486             case Dyninst::ppc64::ifpr28: return 60;
1487             case Dyninst::ppc64::ifpr29: return 61;
1488             case Dyninst::ppc64::ifpr30: return 62;
1489             case Dyninst::ppc64::ifpr31: return 63;
1490             case Dyninst::ppc64::icr: return 64;
1491             case Dyninst::ppc64::imq: return 100;
1492             case Dyninst::ppc64::ixer: return 101;
1493             case Dyninst::ppc64::ilr: return 108;
1494             case Dyninst::ppc64::ictr: return 109;
1495             default: return -1;
1496          }
1497          break;
1498       case Arch_aarch64:
1499          switch (val()) {
1500             case Dyninst::aarch64::ix0:             return 0;
1501             case Dyninst::aarch64::ix1:             return 1;
1502             case Dyninst::aarch64::ix2:             return 2;
1503             case Dyninst::aarch64::ix3:             return 3;
1504             case Dyninst::aarch64::ix4:             return 4;
1505             case Dyninst::aarch64::ix5:             return 5;
1506             case Dyninst::aarch64::ix6:             return 6;
1507             case Dyninst::aarch64::ix7:             return 7;
1508             case Dyninst::aarch64::ix8:             return 8;
1509             case Dyninst::aarch64::ix9:             return 9;
1510             case Dyninst::aarch64::ix10:        return 10;
1511             case Dyninst::aarch64::ix11:        return 11;
1512             case Dyninst::aarch64::ix12:        return 12;
1513             case Dyninst::aarch64::ix13:        return 13;
1514             case Dyninst::aarch64::ix14:        return 14;
1515             case Dyninst::aarch64::ix15:        return 15;
1516             case Dyninst::aarch64::ix16:        return 16;
1517             case Dyninst::aarch64::ix17:        return 17;
1518             case Dyninst::aarch64::ix18:        return 18;
1519             case Dyninst::aarch64::ix19:        return 19;
1520             case Dyninst::aarch64::ix20:        return 20;
1521             case Dyninst::aarch64::ix21:        return 21;
1522             case Dyninst::aarch64::ix22:        return 22;
1523             case Dyninst::aarch64::ix23:        return 23;
1524             case Dyninst::aarch64::ix24:        return 24;
1525             case Dyninst::aarch64::ix25:        return 25;
1526             case Dyninst::aarch64::ix26:        return 26;
1527             case Dyninst::aarch64::ix27:        return 27;
1528             case Dyninst::aarch64::ix28:        return 28;
1529             case Dyninst::aarch64::ix29:        return 29;
1530             case Dyninst::aarch64::ix30:        return 30;
1531             case Dyninst::aarch64::isp:      return 31;
1532
1533             case Dyninst::aarch64::iq0:      return 64;
1534             case Dyninst::aarch64::iq1:      return 65;
1535             case Dyninst::aarch64::iq2:      return 66;
1536             case Dyninst::aarch64::iq3:      return 67;
1537             case Dyninst::aarch64::iq4:      return 68;
1538             case Dyninst::aarch64::iq5:      return 69;
1539             case Dyninst::aarch64::iq6:      return 70;
1540             case Dyninst::aarch64::iq7:      return 71;
1541             case Dyninst::aarch64::iq8:      return 72;
1542             case Dyninst::aarch64::iq9:      return 73;
1543             case Dyninst::aarch64::iq10:     return 74;
1544             case Dyninst::aarch64::iq11:     return 75;
1545             case Dyninst::aarch64::iq12:     return 76;
1546             case Dyninst::aarch64::iq13:     return 77;
1547             case Dyninst::aarch64::iq14:     return 78;
1548             case Dyninst::aarch64::iq15:     return 79;
1549             case Dyninst::aarch64::iq16:     return 80;
1550             case Dyninst::aarch64::iq17:     return 81;
1551             case Dyninst::aarch64::iq18:     return 82;
1552             case Dyninst::aarch64::iq19:     return 83;
1553             case Dyninst::aarch64::iq20:     return 84;
1554             case Dyninst::aarch64::iq21:     return 85;
1555             case Dyninst::aarch64::iq22:     return 86;
1556             case Dyninst::aarch64::iq23:     return 87;
1557             case Dyninst::aarch64::iq24:     return 88;
1558             case Dyninst::aarch64::iq25:     return 89;
1559             case Dyninst::aarch64::iq26:     return 90;
1560             case Dyninst::aarch64::iq27:     return 91;
1561             case Dyninst::aarch64::iq28:     return 92;
1562             case Dyninst::aarch64::iq29:     return 93;
1563             case Dyninst::aarch64::iq30:     return 94;
1564             case Dyninst::aarch64::iq31:     return 95;
1565
1566             default: return -1;
1567          }
1568          break;
1569       case Arch_none:
1570          assert(0);
1571          return -1;
1572       default:
1573         assert(0);
1574         return -1;
1575    }
1576    //Invalid register passed
1577    return -1;
1578 }
1579
1580 unsigned Dyninst::getArchAddressWidth(Dyninst::Architecture arch)
1581 {
1582    switch (arch) {
1583       case Arch_none:
1584          return 0;
1585       case Arch_x86:
1586       case Arch_ppc32:
1587          return 4;
1588       case Arch_x86_64:
1589       case Arch_ppc64:
1590       case Arch_aarch64:
1591          return 8;
1592       default:
1593          assert(0);
1594          return InvalidReg;
1595    }
1596    return 0;
1597 }
1598
1599 MachRegister MachRegister::getArchReg(unsigned int regNum, Dyninst::Architecture arch){
1600     switch(arch){
1601       case Arch_aarch64:
1602          switch(regNum){
1603             case 0:  return Dyninst::aarch64::x0;
1604             case 1:  return Dyninst::aarch64::x1;
1605             case 2:  return Dyninst::aarch64::x2;
1606             case 3:  return Dyninst::aarch64::x3;
1607             case 4:  return Dyninst::aarch64::x4;
1608             case 5:  return Dyninst::aarch64::x5;
1609             case 6:  return Dyninst::aarch64::x6;
1610             case 7:  return Dyninst::aarch64::x7;
1611             case 8:  return Dyninst::aarch64::x8;
1612             case 9:  return Dyninst::aarch64::x9;
1613             case 10: return Dyninst::aarch64::x10;
1614             case 11: return Dyninst::aarch64::x11;
1615             case 12: return Dyninst::aarch64::x12;
1616             case 13: return Dyninst::aarch64::x13;
1617             case 14: return Dyninst::aarch64::x14;
1618             case 15: return Dyninst::aarch64::x15;
1619             case 16: return Dyninst::aarch64::x16;
1620             case 17: return Dyninst::aarch64::x17;
1621             case 18: return Dyninst::aarch64::x18;
1622             case 19: return Dyninst::aarch64::x19;
1623             case 20: return Dyninst::aarch64::x20;
1624             case 21: return Dyninst::aarch64::x21;
1625             case 22: return Dyninst::aarch64::x22;
1626             case 23: return Dyninst::aarch64::x23;
1627             case 24: return Dyninst::aarch64::x24;
1628             case 25: return Dyninst::aarch64::x25;
1629             case 26: return Dyninst::aarch64::x26;
1630             case 27: return Dyninst::aarch64::x27;
1631             case 28: return Dyninst::aarch64::x28;
1632             case 29: return Dyninst::aarch64::x29;
1633             case 30: return Dyninst::aarch64::x30;
1634
1635             case 100: return Dyninst::aarch64::sp;
1636             case 101: return Dyninst::aarch64::pc;
1637             case 102: return Dyninst::aarch64::pstate;
1638             case 103: return Dyninst::aarch64::zr;
1639          }
1640       default:
1641          return InvalidReg;
1642     }
1643     return InvalidReg;
1644 }