modified: cmake/cap_arch_def.cmake
[dyninst.git] / common / src / dyn_regs.C
1 /*
2  * See the dyninst/COPYRIGHT file for copyright information.
3  * 
4  * We provide the Paradyn Tools (below described as "Paradyn")
5  * on an AS IS basis, and do not warrant its validity or performance.
6  * We reserve the right to update, modify, or discontinue this
7  * software at any time.  We shall have no obligation to supply such
8  * updates or modifications or any other form of support to you.
9  * 
10  * By your use of Paradyn, you understand and agree that we (or any
11  * other person or entity with proprietary rights in Paradyn) are
12  * under no obligation to provide either maintenance services,
13  * update services, notices of latent defects, or correction of
14  * defects for Paradyn.
15  * 
16  * This library is free software; you can redistribute it and/or
17  * modify it under the terms of the GNU Lesser General Public
18  * License as published by the Free Software Foundation; either
19  * version 2.1 of the License, or (at your option) any later version.
20  * 
21  * This library is distributed in the hope that it will be useful,
22  * but WITHOUT ANY WARRANTY; without even the implied warranty of
23  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
24  * Lesser General Public License for more details.
25  * 
26  * You should have received a copy of the GNU Lesser General Public
27  * License along with this library; if not, write to the Free Software
28  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
29  */
30
31 #define DYN_DEFINE_REGS
32 #include "common/h/dyn_regs.h"
33
34 #include "external/rose/rose-compat.h"
35 #include "external/rose/powerpcInstructionEnum.h"
36
37 #include <iostream>
38
39 using namespace Dyninst;
40
41 boost::shared_ptr<MachRegister::NameMap> MachRegister::names()
42 {
43     static boost::shared_ptr<MachRegister::NameMap> store = 
44        boost::shared_ptr<MachRegister::NameMap>(new MachRegister::NameMap);
45     return store;
46 }
47
48 MachRegister::MachRegister() :
49    reg(0)
50
51 }
52
53 MachRegister::MachRegister(signed int r) :
54    reg(r)
55 {
56 }
57  
58 MachRegister::MachRegister(signed int r, const char *n) :
59    reg(r)
60 {
61         (*names())[r] = std::string(n);
62 }
63
64 MachRegister::MachRegister(signed int r, std::string n) :
65 reg(r)
66 {
67         (*names())[r] = n;
68 }
69
70 unsigned int MachRegister::regClass() const
71 {
72     return reg & 0x00ff0000;
73 }
74
75 MachRegister MachRegister::getBaseRegister() const { 
76    switch (getArchitecture()) {
77       case Arch_x86:
78          if (reg & x86::GPR) return MachRegister(reg & 0xfffff0ff);
79          else return *this;
80       case Arch_x86_64:
81          if (reg & x86_64::GPR) return MachRegister(reg & 0xfffff0ff);
82          else return *this;
83       case Arch_ppc32:
84       case Arch_ppc64:
85       case Arch_none:
86          return *this;
87    }
88    return InvalidReg;
89 }
90    
91 Architecture MachRegister::getArchitecture() const { 
92    return (Architecture) (reg & 0xff000000);
93 }
94
95 bool MachRegister::isValid() const {
96    return (reg != InvalidReg.reg);
97 }
98
99 MachRegisterVal MachRegister::getSubRegValue(const MachRegister& subreg, 
100                                              MachRegisterVal &orig) const
101 {
102    if (subreg.reg == reg || 
103        getArchitecture() == Arch_ppc32 ||
104        getArchitecture() == Arch_ppc64)
105       return orig;
106
107    assert(subreg.getBaseRegister() == getBaseRegister());
108    switch ((subreg.reg & 0x00000f00) >> 8) {
109       case 0x0: return orig;
110       case 0x1: return (orig & 0xff);
111       case 0x2: return (orig & 0xff00) >> 8;              
112       case 0x3: return (orig & 0xffff);
113       case 0xf: return (orig & 0xffffffff);
114       default: assert(0); return orig;
115    }
116 }
117
118 std::string MachRegister::name() const { 
119         assert(names() != NULL);
120         NameMap::const_iterator iter = names()->find(reg);
121         if (iter != names()->end()) {
122                 return iter->second;
123         }
124         return std::string("<INVALID_REG>");
125 }
126
127 unsigned int MachRegister::size() const {
128    switch (getArchitecture())
129    {
130       case Arch_x86:
131          switch (reg & 0x0000ff00) {
132             case x86::L_REG: //L_REG
133             case x86::H_REG: //H_REG
134                return 1;
135             case x86::W_REG: //W_REG
136                return 2;
137             case x86::FULL: //FULL
138                return 4;
139             case x86::QUAD:
140                return 8;
141             case x86::OCT:
142                return 16;
143             case x86::FPDBL:
144                return 10;
145             case x86::BIT:
146                return 0;
147             default:
148                return 0;//KEVINTODO: removed sanity-check assert because of asprotect fuzz testing, could use this as a sign that the parse has gone into junk
149                assert(0);
150          }
151       case Arch_x86_64:
152          switch (reg & 0x0000ff00) {
153             case x86_64::L_REG: //L_REG
154             case x86_64::H_REG: //H_REG
155                 return 1;
156             case x86_64::W_REG: //W_REG
157                 return 2;
158             case x86_64::FULL: //FULL
159                 return 8;
160             case x86_64::D_REG:
161                return 4;
162             case x86_64::OCT:
163                return 16;
164             case x86_64::FPDBL:
165                return 10;
166             case x86_64::BIT:
167                return 0;
168             default:
169                assert(0);
170          }
171       case Arch_ppc32: {
172          int reg_class = reg & 0x00ff0000;
173          if (reg_class == ppc32::FPR || reg_class == ppc32::FSR)
174             return 8;
175          return 4;
176       }
177       case Arch_ppc64:
178          return 8;
179       case Arch_none:
180          return 0;
181    }
182    return 0; //Unreachable, but disable warnings
183 }
184    
185 bool MachRegister::operator<(const MachRegister &a) const { 
186    return (reg < a.reg);
187 }
188  
189 bool MachRegister::operator==(const MachRegister &a) const { 
190    return (reg == a.reg);
191 }
192  
193 MachRegister::operator signed int() const {
194    return reg;
195 }
196
197 signed int MachRegister::val() const {
198    return reg;
199 }
200
201
202 MachRegister MachRegister::getPC(Dyninst::Architecture arch)
203 {
204    switch (arch)
205    {
206       case Arch_x86:
207          return x86::eip;
208       case Arch_x86_64:
209          return x86_64::rip;
210       case Arch_ppc32:
211          return ppc32::pc;
212       case Arch_ppc64:
213          return ppc64::pc;
214       case Arch_none:
215          return InvalidReg;
216    }
217    return InvalidReg;
218 }
219
220 MachRegister MachRegister::getFramePointer(Dyninst::Architecture arch)
221 {
222    switch (arch)
223    {
224       case Arch_x86:
225          return x86::ebp;
226       case Arch_x86_64:
227          return x86_64::rbp;
228       case Arch_ppc32:
229          return ppc32::r1;
230       case Arch_ppc64:
231          return ppc64::r1;
232       case Arch_none:
233          return InvalidReg;
234    }
235    return InvalidReg;
236 }
237
238 MachRegister MachRegister::getStackPointer(Dyninst::Architecture arch)
239 {
240    switch (arch)
241    {
242       case Arch_x86:
243          return x86::esp;
244       case Arch_x86_64:
245          return x86_64::rsp;
246       case Arch_ppc32:
247          return ppc32::r1;
248       case Arch_ppc64:
249          return ppc64::r1;
250       case Arch_none:
251          return InvalidReg;
252    }
253    return InvalidReg;
254 }
255
256 MachRegister MachRegister::getSyscallNumberReg(Dyninst::Architecture arch)
257 {
258     switch (arch)
259     {
260         case Arch_x86:
261             return x86::eax;
262         case Arch_x86_64:
263             return x86_64::rax;
264         case Arch_ppc32:
265             return ppc32::r0;
266         case Arch_ppc64:
267             return ppc64::r0;
268         case Arch_none:
269             return InvalidReg;
270     }
271     return InvalidReg;
272 }
273
274 MachRegister MachRegister::getSyscallNumberOReg(Dyninst::Architecture arch)
275 {
276     switch (arch)
277     {
278         case Arch_x86:
279             return x86::oeax;
280         case Arch_x86_64:
281             return x86_64::orax;
282         case Arch_ppc32: 
283             return ppc32::r0;
284         case Arch_ppc64:
285             return ppc64::r0;
286         case Arch_none:
287             return InvalidReg;
288     }
289     return InvalidReg;
290 }
291
292 MachRegister MachRegister::getSyscallReturnValueReg(Dyninst::Architecture arch)
293 {
294     switch (arch)
295     {
296         case Arch_x86:
297             return x86::eax;
298         case Arch_x86_64:
299             return x86_64::rax;
300         case Arch_ppc32: 
301             return ppc32::r3;
302         case Arch_ppc64:
303             return ppc64::r3;
304         case Arch_none:
305             return InvalidReg;
306     }
307     return InvalidReg;
308 }
309
310 bool MachRegister::isPC() const
311 {
312    return (*this == x86_64::rip || *this == x86::eip ||
313            *this == ppc32::pc || *this == ppc64::pc);
314 }
315
316 bool MachRegister::isFramePointer() const
317 {
318    return (*this == x86_64::rbp || *this == x86::ebp ||
319            *this == FrameBase);
320 }
321
322 bool MachRegister::isStackPointer() const
323 {
324    return (*this == x86_64::rsp || *this == x86::esp ||
325            *this == ppc32::r1 || *this == ppc64::r1);
326 }
327
328 bool MachRegister::isSyscallNumberReg() const
329 {
330     return (*this == x86_64::orax || *this == x86::oeax ||
331             *this == ppc32::r1 || *this == ppc64::r1);
332 }
333
334 bool MachRegister::isSyscallReturnValueReg() const
335 {
336     return (*this == x86_64::rax || *this == x86::eax ||
337             *this == ppc32::r1 || *this == ppc64::r1);
338 }
339
340 COMMON_EXPORT bool Dyninst::isSegmentRegister(int regClass)
341 {
342    return 0 != (regClass & x86::SEG);
343 }
344
345 void MachRegister::getROSERegister(int &c, int &n, int &p)
346 {
347    // Rose: class, number, position
348    // Dyninst: category, base id, subrange
349
350    signed int category = (reg & 0x00ff0000);
351    signed int subrange = (reg & 0x0000ff00);
352    signed int baseID =   (reg & 0x000000ff);
353
354    switch (getArchitecture()) {
355       case Arch_x86:
356       case Arch_x86_64: // 64-bit not supported in ROSE
357          switch (category) {
358             case x86::GPR:
359                c = x86_regclass_gpr;
360                switch (baseID) {
361                   case x86::BASEA:
362                      n = x86_gpr_ax;
363                      break;
364                   case x86::BASEC:
365                      n = x86_gpr_cx;
366                      break;
367                   case x86::BASED:
368                      n = x86_gpr_dx;
369                      break;
370                   case x86::BASEB:
371                      n = x86_gpr_bx;
372                      break;
373                   case x86::BASESP:
374                      n = x86_gpr_sp;
375                      break;
376                   case x86::BASEBP:
377                      n = x86_gpr_bp;
378                      break;
379                   case x86::BASESI:
380                      n = x86_gpr_si;
381                      break;
382                   case x86::BASEDI:
383                      n = x86_gpr_di;
384                      break;
385                   default:
386                      n = 0;
387                      break;
388                }
389                break;
390             case x86::SEG:
391                c = x86_regclass_segment;
392                switch (baseID) {
393                   case 0x0:
394                      n = x86_segreg_ds;
395                      break;
396                   case 0x1:
397                      n = x86_segreg_es;
398                      break;
399                   case 0x2:
400                      n = x86_segreg_fs;
401                      break;
402                   case 0x3:
403                      n = x86_segreg_gs;
404                      break;
405                   case 0x4:
406                      n = x86_segreg_cs;
407                      break;
408                   case 0x5:
409                      n = x86_segreg_ss;
410                      break;
411                   default:
412                      n = 0;
413                      break;
414                }
415                break;
416             case x86::FLAG:
417                c = x86_regclass_flags;
418                switch(baseID) {
419                case x86::CF:
420                  n = x86_flag_cf;
421                  break;
422                case x86::PF:
423                  n = x86_flag_pf;
424                  break;
425                case x86::AF:
426                  n = x86_flag_af;
427                  break;
428                case x86::ZF:
429                  n = x86_flag_zf;
430                  break;
431                case x86::SF:
432                  n = x86_flag_sf;
433                  break;
434                case x86::TF:
435                  n = x86_flag_tf;
436                  break;
437                case x86::IF:
438                  n = x86_flag_if;
439                  break;
440                case x86::DF:
441                  n = x86_flag_df;
442                  break;
443                case x86::OF:
444                  n = x86_flag_of;
445                  break;
446                default:
447                  assert(0);
448                  break;
449                }
450                break;
451             case x86::MISC:
452                c = x86_regclass_unknown;
453                break;
454             case x86::XMM:
455                c = x86_regclass_xmm;
456                n = baseID;
457                break;
458             case x86::MMX:
459                c = x86_regclass_mm;
460                n = baseID;
461                break;
462             case x86::CTL:
463                c = x86_regclass_cr;
464                n = baseID;
465                break;
466             case x86::DBG:
467                c = x86_regclass_dr;
468                n = baseID;
469                break;
470             case x86::TST:
471                c = x86_regclass_unknown;
472                break;
473             case 0:
474                switch (baseID) {
475                   case 0x10:
476                      c = x86_regclass_ip;
477                      n = 0;
478                      break;
479                   default:
480                      c = x86_regclass_unknown;
481                      break;
482                }
483                break;
484          }
485          break;
486        case Arch_ppc32:
487        case Arch_ppc64: // 64-bit not supported in ROSE
488        {
489          baseID = reg & 0x0000FFFF;
490            n = baseID;
491            switch(category)
492            {
493                case ppc32::GPR:
494                    c = powerpc_regclass_gpr;
495                    break;
496                case ppc32::FPR:
497                case ppc32::FSR:
498                    c = powerpc_regclass_fpr;
499                    break;
500                case ppc32::SPR:
501                {
502                    if(baseID < 613) {
503                        c = powerpc_regclass_spr;
504                    } else if(baseID < 621 ) {
505                        c = powerpc_regclass_sr; 
506                    } else {
507                        c = powerpc_regclass_cr;
508                        n = baseID - 621;
509                        if(n > 7) {
510                          n = 0;
511                          p = powerpc_condreggranularity_whole;
512                        } else {
513                          p = powerpc_condreggranularity_field;
514                        }
515
516                    }
517                }
518                break;
519                default:
520                    assert(!"unknown register type!");
521                    break;
522            }
523            return;
524        }
525        default:
526          c = x86_regclass_unknown;
527          n = 0;
528          break;
529    }
530
531    switch (getArchitecture()) {
532       case Arch_x86:
533       case Arch_x86_64:
534          switch (subrange) {
535             case x86::FULL:
536             case x86::OCT:
537             case x86::FPDBL:
538                p = x86_regpos_all;
539                break;
540             case x86::H_REG:
541                p = x86_regpos_high_byte;
542                break;
543             case x86::L_REG:
544                p = x86_regpos_low_byte;
545                break;
546             case x86::W_REG:
547                p = x86_regpos_word;
548                break;
549             case x86_64::D_REG:
550                p = x86_regpos_dword;
551                break;
552             case x86::BIT:
553                p = x86_regpos_all;
554                break;
555          }
556          break;
557       default:
558         p = x86_regpos_unknown;
559    }
560 }
561
562 MachRegister MachRegister::DwarfEncToReg(int encoding, Dyninst::Architecture arch)
563 {
564    switch (arch)
565    {
566       case Arch_x86:
567          switch (encoding) {
568             case 0: return Dyninst::x86::eax;
569             case 1: return Dyninst::x86::ecx;
570             case 2: return Dyninst::x86::edx;
571             case 3: return Dyninst::x86::ebx;
572             case 4: return Dyninst::x86::esp;
573             case 5: return Dyninst::x86::ebp;
574             case 6: return Dyninst::x86::esi;
575             case 7: return Dyninst::x86::edi;
576             case 8: return Dyninst::x86::eip;
577             case 9: return Dyninst::x86::flags;
578             case 10: return Dyninst::InvalidReg;
579             case 11: return Dyninst::x86::st0;
580             case 12: return Dyninst::x86::st1;
581             case 13: return Dyninst::x86::st2;
582             case 14: return Dyninst::x86::st3;
583             case 15: return Dyninst::x86::st4;
584             case 16: return Dyninst::x86::st5;
585             case 17: return Dyninst::x86::st6;
586             case 18: return Dyninst::x86::st7;
587             case 19: return Dyninst::InvalidReg;
588             case 20: return Dyninst::InvalidReg;
589             case 21: return Dyninst::x86::xmm0;
590             case 22: return Dyninst::x86::xmm1;
591             case 23: return Dyninst::x86::xmm2;
592             case 24: return Dyninst::x86::xmm3;
593             case 25: return Dyninst::x86::xmm4;
594             case 26: return Dyninst::x86::xmm5;
595             case 27: return Dyninst::x86::xmm6;
596             case 28: return Dyninst::x86::xmm7;
597             case 29: return Dyninst::x86::mm0;
598             case 30: return Dyninst::x86::mm1;
599             case 31: return Dyninst::x86::mm2;
600             case 32: return Dyninst::x86::mm3;
601             case 33: return Dyninst::x86::mm4;
602             case 34: return Dyninst::x86::mm5;
603             case 35: return Dyninst::x86::mm6;
604             case 36: return Dyninst::x86::mm7;
605             case 37: return Dyninst::InvalidReg; //fcw
606             case 38: return Dyninst::InvalidReg; //fsw
607             case 39: return Dyninst::InvalidReg; //mxcsr
608             case 40: return Dyninst::x86::es;
609             case 41: return Dyninst::x86::cs;
610             case 42: return Dyninst::x86::ss;
611             case 43: return Dyninst::x86::ds;
612             case 44: return Dyninst::x86::fs;
613             case 45: return Dyninst::x86::gs;
614             case 46: return Dyninst::InvalidReg;
615             case 47: return Dyninst::InvalidReg;
616             case 48: return Dyninst::InvalidReg; //tr
617             case 49: return Dyninst::InvalidReg; //ldtr
618             default: return Dyninst::InvalidReg;
619          }
620          break;
621       case Arch_x86_64:
622          switch (encoding) {
623             case 0: return Dyninst::x86_64::rax;
624             case 1: return Dyninst::x86_64::rdx;
625             case 2: return Dyninst::x86_64::rcx;
626             case 3: return Dyninst::x86_64::rbx;
627             case 4: return Dyninst::x86_64::rsi;
628             case 5: return Dyninst::x86_64::rdi;
629             case 6: return Dyninst::x86_64::rbp;
630             case 7: return Dyninst::x86_64::rsp;
631             case 8: return Dyninst::x86_64::r8;
632             case 9: return Dyninst::x86_64::r9;
633             case 10: return Dyninst::x86_64::r10;
634             case 11: return Dyninst::x86_64::r11;
635             case 12: return Dyninst::x86_64::r12;
636             case 13: return Dyninst::x86_64::r13;
637             case 14: return Dyninst::x86_64::r14;
638             case 15: return Dyninst::x86_64::r15;
639             case 16: return Dyninst::x86_64::rip;
640             case 17: return Dyninst::x86_64::xmm0;
641             case 18: return Dyninst::x86_64::xmm1;
642             case 19: return Dyninst::x86_64::xmm2;
643             case 20: return Dyninst::x86_64::xmm3;
644             case 21: return Dyninst::x86_64::xmm4;
645             case 22: return Dyninst::x86_64::xmm5;
646             case 23: return Dyninst::x86_64::xmm6;
647             case 24: return Dyninst::x86_64::xmm7;
648             case 25: return Dyninst::x86_64::xmm8;
649             case 26: return Dyninst::x86_64::xmm9;
650             case 27: return Dyninst::x86_64::xmm10;
651             case 28: return Dyninst::x86_64::xmm11;
652             case 29: return Dyninst::x86_64::xmm12;
653             case 30: return Dyninst::x86_64::xmm13;
654             case 31: return Dyninst::x86_64::xmm14;
655             case 32: return Dyninst::x86_64::xmm15;
656             case 33: return Dyninst::x86_64::st0;
657             case 34: return Dyninst::x86_64::st1;
658             case 35: return Dyninst::x86_64::st2;
659             case 36: return Dyninst::x86_64::st3;
660             case 37: return Dyninst::x86_64::st4;
661             case 38: return Dyninst::x86_64::st5;
662             case 39: return Dyninst::x86_64::st6;
663             case 40: return Dyninst::x86_64::st7;
664             case 41: return Dyninst::x86_64::mm0;
665             case 42: return Dyninst::x86_64::mm1;
666             case 43: return Dyninst::x86_64::mm2;
667             case 44: return Dyninst::x86_64::mm3;
668             case 45: return Dyninst::x86_64::mm4;
669             case 46: return Dyninst::x86_64::mm5;
670             case 47: return Dyninst::x86_64::mm6;
671             case 48: return Dyninst::x86_64::mm7;
672             case 49: return Dyninst::x86_64::flags;
673             case 50: return Dyninst::x86_64::es;
674             case 51: return Dyninst::x86_64::cs;
675             case 52: return Dyninst::x86_64::ss;
676             case 53: return Dyninst::x86_64::ds;
677             case 54: return Dyninst::x86_64::fs;
678             case 55: return Dyninst::x86_64::gs;
679             case 56: return Dyninst::InvalidReg;
680             case 57: return Dyninst::InvalidReg;
681             case 58: return Dyninst::x86_64::fsbase;
682             case 59: return Dyninst::x86_64::gsbase;
683             case 60: return Dyninst::InvalidReg; 
684             case 61: return Dyninst::InvalidReg; 
685             case 62: return Dyninst::InvalidReg; //tr
686             case 63: return Dyninst::InvalidReg; //ldtr
687             case 64: return Dyninst::InvalidReg; //mxcsr
688             case 65: return Dyninst::InvalidReg; //fcw
689             case 66: return Dyninst::InvalidReg; //fsw
690          }
691          break;
692       case Arch_ppc32:
693          switch (encoding) {
694             case 0: return Dyninst::ppc32::r0;
695             case 1: return Dyninst::ppc32::r1;
696             case 2: return Dyninst::ppc32::r2;
697             case 3: return Dyninst::ppc32::r3;
698             case 4: return Dyninst::ppc32::r4;
699             case 5: return Dyninst::ppc32::r5;
700             case 6: return Dyninst::ppc32::r6;
701             case 7: return Dyninst::ppc32::r7;
702             case 8: return Dyninst::ppc32::r8;
703             case 9: return Dyninst::ppc32::r9;
704             case 10: return Dyninst::ppc32::r10;
705             case 11: return Dyninst::ppc32::r11;
706             case 12: return Dyninst::ppc32::r12;
707             case 13: return Dyninst::ppc32::r13;
708             case 14: return Dyninst::ppc32::r14;
709             case 15: return Dyninst::ppc32::r15;
710             case 16: return Dyninst::ppc32::r16;
711             case 17: return Dyninst::ppc32::r17;
712             case 18: return Dyninst::ppc32::r18;
713             case 19: return Dyninst::ppc32::r19;
714             case 20: return Dyninst::ppc32::r20;
715             case 21: return Dyninst::ppc32::r21;
716             case 22: return Dyninst::ppc32::r22;
717             case 23: return Dyninst::ppc32::r23;
718             case 24: return Dyninst::ppc32::r24;
719             case 25: return Dyninst::ppc32::r25;
720             case 26: return Dyninst::ppc32::r26;
721             case 27: return Dyninst::ppc32::r27;
722             case 28: return Dyninst::ppc32::r28;
723             case 29: return Dyninst::ppc32::r29;
724             case 30: return Dyninst::ppc32::r30;
725             case 31: return Dyninst::ppc32::r31;
726             case 32: return Dyninst::ppc32::fpr0;
727             case 33: return Dyninst::ppc32::fpr1;
728             case 34: return Dyninst::ppc32::fpr2;
729             case 35: return Dyninst::ppc32::fpr3;
730             case 36: return Dyninst::ppc32::fpr4;
731             case 37: return Dyninst::ppc32::fpr5;
732             case 38: return Dyninst::ppc32::fpr6;
733             case 39: return Dyninst::ppc32::fpr7;
734             case 40: return Dyninst::ppc32::fpr8;
735             case 41: return Dyninst::ppc32::fpr9;
736             case 42: return Dyninst::ppc32::fpr10;
737             case 43: return Dyninst::ppc32::fpr11;
738             case 44: return Dyninst::ppc32::fpr12;
739             case 45: return Dyninst::ppc32::fpr13;
740             case 46: return Dyninst::ppc32::fpr14;
741             case 47: return Dyninst::ppc32::fpr15;
742             case 48: return Dyninst::ppc32::fpr16;
743             case 49: return Dyninst::ppc32::fpr17;
744             case 50: return Dyninst::ppc32::fpr18;
745             case 51: return Dyninst::ppc32::fpr19;
746             case 52: return Dyninst::ppc32::fpr20;
747             case 53: return Dyninst::ppc32::fpr21;
748             case 54: return Dyninst::ppc32::fpr22;
749             case 55: return Dyninst::ppc32::fpr23;
750             case 56: return Dyninst::ppc32::fpr24;
751             case 57: return Dyninst::ppc32::fpr25;
752             case 58: return Dyninst::ppc32::fpr26;
753             case 59: return Dyninst::ppc32::fpr27;
754             case 60: return Dyninst::ppc32::fpr28;
755             case 61: return Dyninst::ppc32::fpr29;
756             case 62: return Dyninst::ppc32::fpr30;
757             case 63: return Dyninst::ppc32::fpr31;
758             case 64: return Dyninst::ppc32::cr;
759             case 65: return Dyninst::InvalidReg; //FPSCR
760          }
761          //Seperate switch statements to give compilers an easier time of 
762          // optimizing
763          switch (encoding) {
764             case 100: return Dyninst::ppc32::mq;
765             case 101: return Dyninst::ppc32::xer;
766             case 102: return Dyninst::InvalidReg;
767             case 103: return Dyninst::InvalidReg;
768             case 104: return Dyninst::InvalidReg; //RTCU
769             case 105: return Dyninst::InvalidReg; //RTCL
770             case 106: return Dyninst::InvalidReg;
771             case 107: return Dyninst::InvalidReg;
772             case 108: return Dyninst::ppc32::lr;
773             case 109: return Dyninst::ppc32::ctr;
774             default: return Dyninst::InvalidReg;
775          }
776          break;
777       case Arch_ppc64:
778          switch (encoding) {
779             case 0: return Dyninst::ppc64::r0;
780             case 1: return Dyninst::ppc64::r1;
781             case 2: return Dyninst::ppc64::r2;
782             case 3: return Dyninst::ppc64::r3;
783             case 4: return Dyninst::ppc64::r4;
784             case 5: return Dyninst::ppc64::r5;
785             case 6: return Dyninst::ppc64::r6;
786             case 7: return Dyninst::ppc64::r7;
787             case 8: return Dyninst::ppc64::r8;
788             case 9: return Dyninst::ppc64::r9;
789             case 10: return Dyninst::ppc64::r10;
790             case 11: return Dyninst::ppc64::r11;
791             case 12: return Dyninst::ppc64::r12;
792             case 13: return Dyninst::ppc64::r13;
793             case 14: return Dyninst::ppc64::r14;
794             case 15: return Dyninst::ppc64::r15;
795             case 16: return Dyninst::ppc64::r16;
796             case 17: return Dyninst::ppc64::r17;
797             case 18: return Dyninst::ppc64::r18;
798             case 19: return Dyninst::ppc64::r19;
799             case 20: return Dyninst::ppc64::r20;
800             case 21: return Dyninst::ppc64::r21;
801             case 22: return Dyninst::ppc64::r22;
802             case 23: return Dyninst::ppc64::r23;
803             case 24: return Dyninst::ppc64::r24;
804             case 25: return Dyninst::ppc64::r25;
805             case 26: return Dyninst::ppc64::r26;
806             case 27: return Dyninst::ppc64::r27;
807             case 28: return Dyninst::ppc64::r28;
808             case 29: return Dyninst::ppc64::r29;
809             case 30: return Dyninst::ppc64::r30;
810             case 31: return Dyninst::ppc64::r31;
811             case 32: return Dyninst::ppc64::fpr0;
812             case 33: return Dyninst::ppc64::fpr1;
813             case 34: return Dyninst::ppc64::fpr2;
814             case 35: return Dyninst::ppc64::fpr3;
815             case 36: return Dyninst::ppc64::fpr4;
816             case 37: return Dyninst::ppc64::fpr5;
817             case 38: return Dyninst::ppc64::fpr6;
818             case 39: return Dyninst::ppc64::fpr7;
819             case 40: return Dyninst::ppc64::fpr8;
820             case 41: return Dyninst::ppc64::fpr9;
821             case 42: return Dyninst::ppc64::fpr10;
822             case 43: return Dyninst::ppc64::fpr11;
823             case 44: return Dyninst::ppc64::fpr12;
824             case 45: return Dyninst::ppc64::fpr13;
825             case 46: return Dyninst::ppc64::fpr14;
826             case 47: return Dyninst::ppc64::fpr15;
827             case 48: return Dyninst::ppc64::fpr16;
828             case 49: return Dyninst::ppc64::fpr17;
829             case 50: return Dyninst::ppc64::fpr18;
830             case 51: return Dyninst::ppc64::fpr19;
831             case 52: return Dyninst::ppc64::fpr20;
832             case 53: return Dyninst::ppc64::fpr21;
833             case 54: return Dyninst::ppc64::fpr22;
834             case 55: return Dyninst::ppc64::fpr23;
835             case 56: return Dyninst::ppc64::fpr24;
836             case 57: return Dyninst::ppc64::fpr25;
837             case 58: return Dyninst::ppc64::fpr26;
838             case 59: return Dyninst::ppc64::fpr27;
839             case 60: return Dyninst::ppc64::fpr28;
840             case 61: return Dyninst::ppc64::fpr29;
841             case 62: return Dyninst::ppc64::fpr30;
842             case 63: return Dyninst::ppc64::fpr31;
843             case 64: return Dyninst::ppc64::cr;
844             case 65: return Dyninst::InvalidReg; //FPSCR
845          }
846          //Seperate switch statements to give compilers an easier time of 
847          // optimizing
848          switch (encoding) {
849             case 100: return Dyninst::ppc64::mq;
850             case 101: return Dyninst::ppc64::xer;
851             case 102: return Dyninst::InvalidReg;
852             case 103: return Dyninst::InvalidReg;
853             case 104: return Dyninst::InvalidReg; //RTCU
854             case 105: return Dyninst::InvalidReg; //RTCL
855             case 106: return Dyninst::InvalidReg;
856             case 107: return Dyninst::InvalidReg;
857             case 108: return Dyninst::ppc64::lr;
858             case 109: return Dyninst::ppc64::ctr;
859             default: return Dyninst::InvalidReg;
860          }
861          break;
862       case Arch_none:
863          return Dyninst::InvalidReg;
864          break;
865    }
866    //Invalid Architecture passed
867    return Dyninst::InvalidReg;
868
869 }
870
871 int MachRegister::getDwarfEnc() const
872 {
873    switch (getArchitecture())
874    {
875       case Arch_x86:
876          switch (val()) {
877             case Dyninst::x86::ieax: return 0;
878             case Dyninst::x86::iecx: return 1;
879             case Dyninst::x86::iedx: return 2;
880             case Dyninst::x86::iebx: return 3;
881             case Dyninst::x86::iesp: return 4;
882             case Dyninst::x86::iebp: return 5;
883             case Dyninst::x86::iesi: return 6;
884             case Dyninst::x86::iedi: return 7;
885             case Dyninst::x86::ieip: return 8;
886             case Dyninst::x86::iflags: return 9;
887             case Dyninst::x86::ixmm0: return 21;
888             case Dyninst::x86::ixmm1: return 22;
889             case Dyninst::x86::ixmm2: return 23;
890             case Dyninst::x86::ixmm3: return 24;
891             case Dyninst::x86::ixmm4: return 25;
892             case Dyninst::x86::ixmm5: return 26;
893             case Dyninst::x86::ixmm6: return 27;
894             case Dyninst::x86::ixmm7: return 28;
895             case Dyninst::x86::imm0: return 29;
896             case Dyninst::x86::imm1: return 30;
897             case Dyninst::x86::imm2: return 31;
898             case Dyninst::x86::imm3: return 32;
899             case Dyninst::x86::imm4: return 33;
900             case Dyninst::x86::imm5: return 34;
901             case Dyninst::x86::imm6: return 35;
902             case Dyninst::x86::imm7: return 36;
903             case Dyninst::x86::ies: return 40;
904             case Dyninst::x86::ics: return 41;
905             case Dyninst::x86::iss: return 42;
906             case Dyninst::x86::ids: return 43;
907             case Dyninst::x86::ifs: return 44;
908             case Dyninst::x86::igs: return 45;
909             default: return -1;
910          }
911          break;
912       case Arch_x86_64:
913          switch (val()) {
914             case Dyninst::x86_64::irax: return 0;
915             case Dyninst::x86_64::irdx: return 1;
916             case Dyninst::x86_64::ircx: return 2;
917             case Dyninst::x86_64::irbx: return 3;
918             case Dyninst::x86_64::irsi: return 4;
919             case Dyninst::x86_64::irdi: return 5;
920             case Dyninst::x86_64::irbp: return 6;
921             case Dyninst::x86_64::irsp: return 7;
922             case Dyninst::x86_64::ir8: return 8;
923             case Dyninst::x86_64::ir9: return 9;
924             case Dyninst::x86_64::ir10: return 10;
925             case Dyninst::x86_64::ir11: return 11;
926             case Dyninst::x86_64::ir12: return 12;
927             case Dyninst::x86_64::ir13: return 13;
928             case Dyninst::x86_64::ir14: return 14;
929             case Dyninst::x86_64::ir15: return 15;
930             case Dyninst::x86_64::irip: return 16;
931             case Dyninst::x86_64::ixmm0: return 17;
932             case Dyninst::x86_64::ixmm1: return 18;
933             case Dyninst::x86_64::ixmm2: return 19;
934             case Dyninst::x86_64::ixmm3: return 20;
935             case Dyninst::x86_64::ixmm4: return 21;
936             case Dyninst::x86_64::ixmm5: return 22;
937             case Dyninst::x86_64::ixmm6: return 23;
938             case Dyninst::x86_64::ixmm7: return 24;
939             case Dyninst::x86_64::ixmm8: return 25;
940             case Dyninst::x86_64::ixmm9: return 26;
941             case Dyninst::x86_64::ixmm10: return 27;
942             case Dyninst::x86_64::ixmm11: return 28;
943             case Dyninst::x86_64::ixmm12: return 29;
944             case Dyninst::x86_64::ixmm13: return 30;
945             case Dyninst::x86_64::ixmm14: return 31;
946             case Dyninst::x86_64::ixmm15: return 32;
947             case Dyninst::x86_64::imm0: return 41;
948             case Dyninst::x86_64::imm1: return 42;
949             case Dyninst::x86_64::imm2: return 43;
950             case Dyninst::x86_64::imm3: return 44;
951             case Dyninst::x86_64::imm4: return 45;
952             case Dyninst::x86_64::imm5: return 46;
953             case Dyninst::x86_64::imm6: return 47;
954             case Dyninst::x86_64::imm7: return 48;
955             case Dyninst::x86_64::iflags: return 49;
956             case Dyninst::x86_64::ies: return 50;
957             case Dyninst::x86_64::ics: return 51;
958             case Dyninst::x86_64::iss: return 52;
959             case Dyninst::x86_64::ids: return 53;
960             case Dyninst::x86_64::ifs: return 54;
961             case Dyninst::x86_64::igs: return 55;
962             case Dyninst::x86_64::ifsbase: return 58;
963             case Dyninst::x86_64::igsbase: return 59;
964             default: return -1;
965          }
966          break;
967       case Arch_ppc32:
968          switch (val()) {
969             case Dyninst::ppc32::ir0: return 0;
970             case Dyninst::ppc32::ir1: return 1;
971             case Dyninst::ppc32::ir2: return 2;
972             case Dyninst::ppc32::ir3: return 3;
973             case Dyninst::ppc32::ir4: return 4;
974             case Dyninst::ppc32::ir5: return 5;
975             case Dyninst::ppc32::ir6: return 6;
976             case Dyninst::ppc32::ir7: return 7;
977             case Dyninst::ppc32::ir8: return 8;
978             case Dyninst::ppc32::ir9: return 9;
979             case Dyninst::ppc32::ir10: return 10;
980             case Dyninst::ppc32::ir11: return 11;
981             case Dyninst::ppc32::ir12: return 12;
982             case Dyninst::ppc32::ir13: return 13;
983             case Dyninst::ppc32::ir14: return 14;
984             case Dyninst::ppc32::ir15: return 15;
985             case Dyninst::ppc32::ir16: return 16;
986             case Dyninst::ppc32::ir17: return 17;
987             case Dyninst::ppc32::ir18: return 18;
988             case Dyninst::ppc32::ir19: return 19;
989             case Dyninst::ppc32::ir20: return 20;
990             case Dyninst::ppc32::ir21: return 21;
991             case Dyninst::ppc32::ir22: return 22;
992             case Dyninst::ppc32::ir23: return 23;
993             case Dyninst::ppc32::ir24: return 24;
994             case Dyninst::ppc32::ir25: return 25;
995             case Dyninst::ppc32::ir26: return 26;
996             case Dyninst::ppc32::ir27: return 27;
997             case Dyninst::ppc32::ir28: return 28;
998             case Dyninst::ppc32::ir29: return 29;
999             case Dyninst::ppc32::ir30: return 30;
1000             case Dyninst::ppc32::ir31: return 31;
1001             case Dyninst::ppc32::ifpr0: return 32;
1002             case Dyninst::ppc32::ifpr1: return 33;
1003             case Dyninst::ppc32::ifpr2: return 34;
1004             case Dyninst::ppc32::ifpr3: return 35;
1005             case Dyninst::ppc32::ifpr4: return 36;
1006             case Dyninst::ppc32::ifpr5: return 37;
1007             case Dyninst::ppc32::ifpr6: return 38;
1008             case Dyninst::ppc32::ifpr7: return 39;
1009             case Dyninst::ppc32::ifpr8: return 40;
1010             case Dyninst::ppc32::ifpr9: return 41;
1011             case Dyninst::ppc32::ifpr10: return 42;
1012             case Dyninst::ppc32::ifpr11: return 43;
1013             case Dyninst::ppc32::ifpr12: return 44;
1014             case Dyninst::ppc32::ifpr13: return 45;
1015             case Dyninst::ppc32::ifpr14: return 46;
1016             case Dyninst::ppc32::ifpr15: return 47;
1017             case Dyninst::ppc32::ifpr16: return 48;
1018             case Dyninst::ppc32::ifpr17: return 49;
1019             case Dyninst::ppc32::ifpr18: return 50;
1020             case Dyninst::ppc32::ifpr19: return 51;
1021             case Dyninst::ppc32::ifpr20: return 52;
1022             case Dyninst::ppc32::ifpr21: return 53;
1023             case Dyninst::ppc32::ifpr22: return 54;
1024             case Dyninst::ppc32::ifpr23: return 55;
1025             case Dyninst::ppc32::ifpr24: return 56;
1026             case Dyninst::ppc32::ifpr25: return 57;
1027             case Dyninst::ppc32::ifpr26: return 58;
1028             case Dyninst::ppc32::ifpr27: return 59;
1029             case Dyninst::ppc32::ifpr28: return 60;
1030             case Dyninst::ppc32::ifpr29: return 61;
1031             case Dyninst::ppc32::ifpr30: return 62;
1032             case Dyninst::ppc32::ifpr31: return 63;
1033             case Dyninst::ppc32::icr: return 64;
1034             case Dyninst::ppc32::imq: return 100;
1035             case Dyninst::ppc32::ixer: return 101;
1036             case Dyninst::ppc32::ilr: return 108;
1037             case Dyninst::ppc32::ictr: return 109;
1038             default: return -1;
1039          }
1040       case Arch_ppc64:
1041          switch (val()) {
1042             case Dyninst::ppc64::ir0: return 0;
1043             case Dyninst::ppc64::ir1: return 1;
1044             case Dyninst::ppc64::ir2: return 2;
1045             case Dyninst::ppc64::ir3: return 3;
1046             case Dyninst::ppc64::ir4: return 4;
1047             case Dyninst::ppc64::ir5: return 5;
1048             case Dyninst::ppc64::ir6: return 6;
1049             case Dyninst::ppc64::ir7: return 7;
1050             case Dyninst::ppc64::ir8: return 8;
1051             case Dyninst::ppc64::ir9: return 9;
1052             case Dyninst::ppc64::ir10: return 10;
1053             case Dyninst::ppc64::ir11: return 11;
1054             case Dyninst::ppc64::ir12: return 12;
1055             case Dyninst::ppc64::ir13: return 13;
1056             case Dyninst::ppc64::ir14: return 14;
1057             case Dyninst::ppc64::ir15: return 15;
1058             case Dyninst::ppc64::ir16: return 16;
1059             case Dyninst::ppc64::ir17: return 17;
1060             case Dyninst::ppc64::ir18: return 18;
1061             case Dyninst::ppc64::ir19: return 19;
1062             case Dyninst::ppc64::ir20: return 20;
1063             case Dyninst::ppc64::ir21: return 21;
1064             case Dyninst::ppc64::ir22: return 22;
1065             case Dyninst::ppc64::ir23: return 23;
1066             case Dyninst::ppc64::ir24: return 24;
1067             case Dyninst::ppc64::ir25: return 25;
1068             case Dyninst::ppc64::ir26: return 26;
1069             case Dyninst::ppc64::ir27: return 27;
1070             case Dyninst::ppc64::ir28: return 28;
1071             case Dyninst::ppc64::ir29: return 29;
1072             case Dyninst::ppc64::ir30: return 30;
1073             case Dyninst::ppc64::ir31: return 31;
1074             case Dyninst::ppc64::ifpr0: return 32;
1075             case Dyninst::ppc64::ifpr1: return 33;
1076             case Dyninst::ppc64::ifpr2: return 34;
1077             case Dyninst::ppc64::ifpr3: return 35;
1078             case Dyninst::ppc64::ifpr4: return 36;
1079             case Dyninst::ppc64::ifpr5: return 37;
1080             case Dyninst::ppc64::ifpr6: return 38;
1081             case Dyninst::ppc64::ifpr7: return 39;
1082             case Dyninst::ppc64::ifpr8: return 40;
1083             case Dyninst::ppc64::ifpr9: return 41;
1084             case Dyninst::ppc64::ifpr10: return 42;
1085             case Dyninst::ppc64::ifpr11: return 43;
1086             case Dyninst::ppc64::ifpr12: return 44;
1087             case Dyninst::ppc64::ifpr13: return 45;
1088             case Dyninst::ppc64::ifpr14: return 46;
1089             case Dyninst::ppc64::ifpr15: return 47;
1090             case Dyninst::ppc64::ifpr16: return 48;
1091             case Dyninst::ppc64::ifpr17: return 49;
1092             case Dyninst::ppc64::ifpr18: return 50;
1093             case Dyninst::ppc64::ifpr19: return 51;
1094             case Dyninst::ppc64::ifpr20: return 52;
1095             case Dyninst::ppc64::ifpr21: return 53;
1096             case Dyninst::ppc64::ifpr22: return 54;
1097             case Dyninst::ppc64::ifpr23: return 55;
1098             case Dyninst::ppc64::ifpr24: return 56;
1099             case Dyninst::ppc64::ifpr25: return 57;
1100             case Dyninst::ppc64::ifpr26: return 58;
1101             case Dyninst::ppc64::ifpr27: return 59;
1102             case Dyninst::ppc64::ifpr28: return 60;
1103             case Dyninst::ppc64::ifpr29: return 61;
1104             case Dyninst::ppc64::ifpr30: return 62;
1105             case Dyninst::ppc64::ifpr31: return 63;
1106             case Dyninst::ppc64::icr: return 64;
1107             case Dyninst::ppc64::imq: return 100;
1108             case Dyninst::ppc64::ixer: return 101;
1109             case Dyninst::ppc64::ilr: return 108;
1110             case Dyninst::ppc64::ictr: return 109;
1111             default: return -1;
1112          }
1113          break;
1114       case Arch_none:
1115          return -1;
1116    }
1117    //Invalid register passed
1118    return -1;
1119 }
1120
1121 unsigned Dyninst::getArchAddressWidth(Dyninst::Architecture arch)
1122 {
1123    switch (arch) {
1124       case Arch_none: 
1125          return 0;
1126       case Arch_x86:
1127       case Arch_ppc32:
1128          return 4;
1129       case Arch_x86_64:
1130       case Arch_ppc64:
1131                         //steve: added, 64bit width
1132                         case Arch_aarch64:
1133          return 8;
1134    }
1135    return 0;
1136 }
1137