Fix a mapping problem from Dyninst MachRegister to Rose register
[dyninst.git] / common / src / dyn_regs.C
1 /*
2  * See the dyninst/COPYRIGHT file for copyright information.
3  * 
4  * We provide the Paradyn Tools (below described as "Paradyn")
5  * on an AS IS basis, and do not warrant its validity or performance.
6  * We reserve the right to update, modify, or discontinue this
7  * software at any time.  We shall have no obligation to supply such
8  * updates or modifications or any other form of support to you.
9  * 
10  * By your use of Paradyn, you understand and agree that we (or any
11  * other person or entity with proprietary rights in Paradyn) are
12  * under no obligation to provide either maintenance services,
13  * update services, notices of latent defects, or correction of
14  * defects for Paradyn.
15  * 
16  * This library is free software; you can redistribute it and/or
17  * modify it under the terms of the GNU Lesser General Public
18  * License as published by the Free Software Foundation; either
19  * version 2.1 of the License, or (at your option) any later version.
20  * 
21  * This library is distributed in the hope that it will be useful,
22  * but WITHOUT ANY WARRANTY; without even the implied warranty of
23  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
24  * Lesser General Public License for more details.
25  * 
26  * You should have received a copy of the GNU Lesser General Public
27  * License along with this library; if not, write to the Free Software
28  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
29  */
30
31 #define DYN_DEFINE_REGS
32 #include "common/h/dyn_regs.h"
33
34 #include "external/rose/rose-compat.h"
35 #include "external/rose/powerpcInstructionEnum.h"
36
37 #include <iostream>
38
39 using namespace Dyninst;
40
41 boost::shared_ptr<MachRegister::NameMap> MachRegister::names()
42 {
43     static boost::shared_ptr<MachRegister::NameMap> store = 
44        boost::shared_ptr<MachRegister::NameMap>(new MachRegister::NameMap);
45     return store;
46 }
47
48 MachRegister::MachRegister() :
49    reg(0)
50
51 }
52
53 MachRegister::MachRegister(signed int r) :
54    reg(r)
55 {
56 }
57  
58 MachRegister::MachRegister(signed int r, const char *n) :
59    reg(r)
60 {
61         (*names())[r] = std::string(n);
62 }
63
64 MachRegister::MachRegister(signed int r, std::string n) :
65 reg(r)
66 {
67         (*names())[r] = n;
68 }
69
70 unsigned int MachRegister::regClass() const
71 {
72     return reg & 0x00ff0000;
73 }
74
75 MachRegister MachRegister::getBaseRegister() const { 
76    switch (getArchitecture()) {
77       case Arch_x86:
78          if (reg & x86::GPR) return MachRegister(reg & 0xfffff0ff);
79          else return *this;
80       case Arch_x86_64:
81          if (reg & x86_64::GPR) return MachRegister(reg & 0xfffff0ff);
82          else return *this;
83       case Arch_ppc32:
84       case Arch_ppc64:
85       case Arch_none:
86          return *this;
87    }
88    return InvalidReg;
89 }
90    
91 Architecture MachRegister::getArchitecture() const { 
92    return (Architecture) (reg & 0xff000000);
93 }
94
95 bool MachRegister::isValid() const {
96    return (reg != InvalidReg.reg);
97 }
98
99 MachRegisterVal MachRegister::getSubRegValue(const MachRegister& subreg, 
100                                              MachRegisterVal &orig) const
101 {
102    if (subreg.reg == reg || 
103        getArchitecture() == Arch_ppc32 ||
104        getArchitecture() == Arch_ppc64)
105       return orig;
106
107    assert(subreg.getBaseRegister() == getBaseRegister());
108    switch ((subreg.reg & 0x00000f00) >> 8) {
109       case 0x0: return orig;
110       case 0x1: return (orig & 0xff);
111       case 0x2: return (orig & 0xff00) >> 8;              
112       case 0x3: return (orig & 0xffff);
113       case 0xf: return (orig & 0xffffffff);
114       default: assert(0); return orig;
115    }
116 }
117
118 std::string MachRegister::name() const { 
119         assert(names() != NULL);
120         NameMap::const_iterator iter = names()->find(reg);
121         if (iter != names()->end()) {
122                 return iter->second;
123         }
124         return std::string("<INVALID_REG>");
125 }
126
127 unsigned int MachRegister::size() const {
128    switch (getArchitecture())
129    {
130       case Arch_x86:
131          switch (reg & 0x0000ff00) {
132             case x86::L_REG: //L_REG
133             case x86::H_REG: //H_REG
134                return 1;
135             case x86::W_REG: //W_REG
136                return 2;
137             case x86::FULL: //FULL
138                return 4;
139             case x86::QUAD:
140                return 8;
141             case x86::OCT:
142                return 16;
143             case x86::FPDBL:
144                return 10;
145             case x86::BIT:
146                return 0;
147             default:
148                return 0;//KEVINTODO: removed sanity-check assert because of asprotect fuzz testing, could use this as a sign that the parse has gone into junk
149                assert(0);
150          }
151       case Arch_x86_64:
152          switch (reg & 0x0000ff00) {
153             case x86_64::L_REG: //L_REG
154             case x86_64::H_REG: //H_REG
155                 return 1;
156             case x86_64::W_REG: //W_REG
157                 return 2;
158             case x86_64::FULL: //FULL
159                 return 8;
160             case x86_64::D_REG:
161                return 4;
162             case x86_64::OCT:
163                return 16;
164             case x86_64::FPDBL:
165                return 10;
166             case x86_64::BIT:
167                return 0;
168             default:
169                assert(0);
170          }
171       case Arch_ppc32: {
172          int reg_class = reg & 0x00ff0000;
173          if (reg_class == ppc32::FPR || reg_class == ppc32::FSR)
174             return 8;
175          return 4;
176       }
177       case Arch_ppc64:
178          return 8;
179       case Arch_none:
180          return 0;
181    }
182    return 0; //Unreachable, but disable warnings
183 }
184    
185 bool MachRegister::operator<(const MachRegister &a) const { 
186    return (reg < a.reg);
187 }
188  
189 bool MachRegister::operator==(const MachRegister &a) const { 
190    return (reg == a.reg);
191 }
192  
193 MachRegister::operator signed int() const {
194    return reg;
195 }
196
197 signed int MachRegister::val() const {
198    return reg;
199 }
200
201
202 MachRegister MachRegister::getPC(Dyninst::Architecture arch)
203 {
204    switch (arch)
205    {
206       case Arch_x86:
207          return x86::eip;
208       case Arch_x86_64:
209          return x86_64::rip;
210       case Arch_ppc32:
211          return ppc32::pc;
212       case Arch_ppc64:
213          return ppc64::pc;
214       case Arch_none:
215          return InvalidReg;
216    }
217    return InvalidReg;
218 }
219
220 MachRegister MachRegister::getFramePointer(Dyninst::Architecture arch)
221 {
222    switch (arch)
223    {
224       case Arch_x86:
225          return x86::ebp;
226       case Arch_x86_64:
227          return x86_64::rbp;
228       case Arch_ppc32:
229          return ppc32::r1;
230       case Arch_ppc64:
231          return ppc64::r1;
232       case Arch_none:
233          return InvalidReg;
234    }
235    return InvalidReg;
236 }
237
238 MachRegister MachRegister::getStackPointer(Dyninst::Architecture arch)
239 {
240    switch (arch)
241    {
242       case Arch_x86:
243          return x86::esp;
244       case Arch_x86_64:
245          return x86_64::rsp;
246       case Arch_ppc32:
247          return ppc32::r1;
248       case Arch_ppc64:
249          return ppc64::r1;
250       case Arch_none:
251          return InvalidReg;
252    }
253    return InvalidReg;
254 }
255
256 bool MachRegister::isPC() const
257 {
258    return (*this == x86_64::rip || *this == x86::eip ||
259            *this == ppc32::pc || *this == ppc64::pc);
260 }
261
262 bool MachRegister::isFramePointer() const
263 {
264    return (*this == x86_64::rbp || *this == x86::ebp ||
265            *this == FrameBase);
266 }
267
268 bool MachRegister::isStackPointer() const
269 {
270    return (*this == x86_64::rsp || *this == x86::esp ||
271            *this == ppc32::r1 || *this == ppc64::r1);
272 }
273
274 COMMON_EXPORT bool Dyninst::isSegmentRegister(int regClass)
275 {
276    return 0 != (regClass & x86::SEG);
277 }
278
279 void MachRegister::getROSERegister(int &c, int &n, int &p)
280 {
281    // Rose: class, number, position
282    // Dyninst: category, base id, subrange
283
284    signed int category = (reg & 0x00ff0000);
285    signed int subrange = (reg & 0x0000ff00);
286    signed int baseID =   (reg & 0x000000ff);
287
288    switch (getArchitecture()) {
289       case Arch_x86:
290          switch (category) {
291             case x86::GPR:
292                c = x86_regclass_gpr;
293                switch (baseID) {
294                   case x86::BASEA:
295                      n = x86_gpr_ax;
296                      break;
297                   case x86::BASEC:
298                      n = x86_gpr_cx;
299                      break;
300                   case x86::BASED:
301                      n = x86_gpr_dx;
302                      break;
303                   case x86::BASEB:
304                      n = x86_gpr_bx;
305                      break;
306                   case x86::BASESP:
307                      n = x86_gpr_sp;
308                      break;
309                   case x86::BASEBP:
310                      n = x86_gpr_bp;
311                      break;
312                   case x86::BASESI:
313                      n = x86_gpr_si;
314                      break;
315                   case x86::BASEDI:
316                      n = x86_gpr_di;
317                      break;
318                   default:
319                      n = 0;
320                      break;
321                }
322                break;
323             case x86::SEG:
324                c = x86_regclass_segment;
325                switch (baseID) {
326                   case 0x0:
327                      n = x86_segreg_ds;
328                      break;
329                   case 0x1:
330                      n = x86_segreg_es;
331                      break;
332                   case 0x2:
333                      n = x86_segreg_fs;
334                      break;
335                   case 0x3:
336                      n = x86_segreg_gs;
337                      break;
338                   case 0x4:
339                      n = x86_segreg_cs;
340                      break;
341                   case 0x5:
342                      n = x86_segreg_ss;
343                      break;
344                   default:
345                      n = 0;
346                      break;
347                }
348                break;
349             case x86::FLAG:
350                c = x86_regclass_flags;
351                switch(baseID) {
352                case x86::CF:
353                  n = x86_flag_cf;
354                  break;
355                case x86::PF:
356                  n = x86_flag_pf;
357                  break;
358                case x86::AF:
359                  n = x86_flag_af;
360                  break;
361                case x86::ZF:
362                  n = x86_flag_zf;
363                  break;
364                case x86::SF:
365                  n = x86_flag_sf;
366                  break;
367                case x86::TF:
368                  n = x86_flag_tf;
369                  break;
370                case x86::IF:
371                  n = x86_flag_if;
372                  break;
373                case x86::DF:
374                  n = x86_flag_df;
375                  break;
376                case x86::OF:
377                  n = x86_flag_of;
378                  break;
379                default:
380                  assert(0);
381                  break;
382                }
383                break;
384             case x86::MISC:
385                c = x86_regclass_unknown;
386                break;
387             case x86::XMM:
388                c = x86_regclass_xmm;
389                n = baseID;
390                break;
391             case x86::MMX:
392                c = x86_regclass_mm;
393                n = baseID;
394                break;
395             case x86::CTL:
396                c = x86_regclass_cr;
397                n = baseID;
398                break;
399             case x86::DBG:
400                c = x86_regclass_dr;
401                n = baseID;
402                break;
403             case x86::TST:
404                c = x86_regclass_unknown;
405                break;
406             case 0:
407                switch (baseID) {
408                   case 0x10:
409                      c = x86_regclass_ip;
410                      n = 0;
411                      break;
412                   default:
413                      c = x86_regclass_unknown;
414                      break;
415                }
416                break;
417          }
418          break;
419      case Arch_x86_64:
420          switch (category) {
421             case x86_64::GPR:
422                c = x86_regclass_gpr;
423                switch (baseID) {
424                   case x86_64::BASEA:
425                      n = x86_gpr_ax;
426                      break;
427                   case x86_64::BASEC:
428                      n = x86_gpr_cx;
429                      break;
430                   case x86_64::BASED:
431                      n = x86_gpr_dx;
432                      break;
433                   case x86_64::BASEB:
434                      n = x86_gpr_bx;
435                      break;
436                   case x86_64::BASESP:
437                      n = x86_gpr_sp;
438                      break;
439                   case x86_64::BASEBP:
440                      n = x86_gpr_bp;
441                      break;
442                   case x86_64::BASESI:
443                      n = x86_gpr_si;
444                      break;
445                   case x86_64::BASEDI:
446                      n = x86_gpr_di;
447                      break;
448                   case x86_64::BASE8:
449                      n = x86_gpr_r8;
450                      break;
451                   case x86_64::BASE9:
452                      n = x86_gpr_r9;
453                      break;
454                   case x86_64::BASE10:
455                      n = x86_gpr_r10;
456                      break;
457                   case x86_64::BASE11:
458                      n = x86_gpr_r11;
459                      break;
460                   case x86_64::BASE12:
461                      n = x86_gpr_r12;
462                      break;
463                   case x86_64::BASE13:
464                      n = x86_gpr_r13;
465                      break;
466                   case x86_64::BASE14:
467                      n = x86_gpr_r14;
468                      break;
469                   case x86_64::BASE15:
470                      n = x86_gpr_r15;
471                      break;
472                   default:
473                      n = 0;
474                      break;
475                }
476                break;
477             case x86_64::SEG:
478                c = x86_regclass_segment;
479                switch (baseID) {
480                   case 0x0:
481                      n = x86_segreg_ds;
482                      break;
483                   case 0x1:
484                      n = x86_segreg_es;
485                      break;
486                   case 0x2:
487                      n = x86_segreg_fs;
488                      break;
489                   case 0x3:
490                      n = x86_segreg_gs;
491                      break;
492                   case 0x4:
493                      n = x86_segreg_cs;
494                      break;
495                   case 0x5:
496                      n = x86_segreg_ss;
497                      break;
498                   default:
499                      n = 0;
500                      break;
501                }
502                break;
503             case x86_64::FLAG:
504                c = x86_regclass_flags;
505                switch(baseID) {
506                case x86_64::CF:
507                  n = x86_flag_cf;
508                  break;
509                case x86_64::PF:
510                  n = x86_flag_pf;
511                  break;
512                case x86_64::AF:
513                  n = x86_flag_af;
514                  break;
515                case x86_64::ZF:
516                  n = x86_flag_zf;
517                  break;
518                case x86_64::SF:
519                  n = x86_flag_sf;
520                  break;
521                case x86_64::TF:
522                  n = x86_flag_tf;
523                  break;
524                case x86_64::IF:
525                  n = x86_flag_if;
526                  break;
527                case x86_64::DF:
528                  n = x86_flag_df;
529                  break;
530                case x86_64::OF:
531                  n = x86_flag_of;
532                  break;
533                default:
534                  assert(0);
535                  break;
536                }
537                break;
538             case x86_64::MISC:
539                c = x86_regclass_unknown;
540                break;
541             case x86_64::XMM:
542                c = x86_regclass_xmm;
543                n = baseID;
544                break;
545             case x86_64::MMX:
546                c = x86_regclass_mm;
547                n = baseID;
548                break;
549             case x86_64::CTL:
550                c = x86_regclass_cr;
551                n = baseID;
552                break;
553             case x86_64::DBG:
554                c = x86_regclass_dr;
555                n = baseID;
556                break;
557             case x86_64::TST:
558                c = x86_regclass_unknown;
559                break;
560             case 0:
561                switch (baseID) {
562                   case 0x10:
563                      c = x86_regclass_ip;
564                      n = 0;
565                      break;
566                   default:
567                      c = x86_regclass_unknown;
568                      break;
569                }
570                break;
571          }
572          break;
573  
574        case Arch_ppc32:
575        case Arch_ppc64: // 64-bit not supported in ROSE
576        {
577          baseID = reg & 0x0000FFFF;
578            n = baseID;
579            switch(category)
580            {
581                case ppc32::GPR:
582                    c = powerpc_regclass_gpr;
583                    break;
584                case ppc32::FPR:
585                case ppc32::FSR:
586                    c = powerpc_regclass_fpr;
587                    break;
588                case ppc32::SPR:
589                {
590                    if(baseID < 613) {
591                        c = powerpc_regclass_spr;
592                    } else if(baseID < 621 ) {
593                        c = powerpc_regclass_sr; 
594                    } else {
595                        c = powerpc_regclass_cr;
596                        n = baseID - 621;
597                        if(n > 7) {
598                          n = 0;
599                          p = powerpc_condreggranularity_whole;
600                        } else {
601                          p = powerpc_condreggranularity_field;
602                        }
603
604                    }
605                }
606                break;
607                default:
608                    assert(!"unknown register type!");
609                    break;
610            }
611            return;
612        }
613        default:
614          c = x86_regclass_unknown;
615          n = 0;
616          break;
617    }
618
619    switch (getArchitecture()) {
620       case Arch_x86:
621          switch (subrange) {
622             case x86::OCT:
623             case x86::FPDBL:
624                p = x86_regpos_qword;
625                break;
626             case x86::H_REG:
627                p = x86_regpos_high_byte;
628                break;
629             case x86::L_REG:
630                p = x86_regpos_low_byte;
631                break;
632             case x86::W_REG:
633                p = x86_regpos_word;
634                break;
635             case x86::FULL:
636             case x86_64::D_REG:
637                p = x86_regpos_dword;
638                break;
639             case x86::BIT:
640                p = x86_regpos_all;
641                break;
642          }
643          break;
644
645       case Arch_x86_64:
646          switch (subrange) {
647             case x86::FULL:
648             case x86::OCT:
649             case x86::FPDBL:
650                p = x86_regpos_qword;
651                break;
652             case x86::H_REG:
653                p = x86_regpos_high_byte;
654                break;
655             case x86::L_REG:
656                p = x86_regpos_low_byte;
657                break;
658             case x86::W_REG:
659                p = x86_regpos_word;
660                break;
661             case x86_64::D_REG:
662                p = x86_regpos_dword;
663                break;
664             case x86::BIT:
665                p = x86_regpos_all;
666                break;
667          }
668          break;
669       default:
670         p = x86_regpos_unknown;
671    }
672 }
673
674 MachRegister MachRegister::DwarfEncToReg(int encoding, Dyninst::Architecture arch)
675 {
676    switch (arch)
677    {
678       case Arch_x86:
679          switch (encoding) {
680             case 0: return Dyninst::x86::eax;
681             case 1: return Dyninst::x86::ecx;
682             case 2: return Dyninst::x86::edx;
683             case 3: return Dyninst::x86::ebx;
684             case 4: return Dyninst::x86::esp;
685             case 5: return Dyninst::x86::ebp;
686             case 6: return Dyninst::x86::esi;
687             case 7: return Dyninst::x86::edi;
688             case 8: return Dyninst::x86::eip;
689             case 9: return Dyninst::x86::flags;
690             case 10: return Dyninst::InvalidReg;
691             case 11: return Dyninst::x86::st0;
692             case 12: return Dyninst::x86::st1;
693             case 13: return Dyninst::x86::st2;
694             case 14: return Dyninst::x86::st3;
695             case 15: return Dyninst::x86::st4;
696             case 16: return Dyninst::x86::st5;
697             case 17: return Dyninst::x86::st6;
698             case 18: return Dyninst::x86::st7;
699             case 19: return Dyninst::InvalidReg;
700             case 20: return Dyninst::InvalidReg;
701             case 21: return Dyninst::x86::xmm0;
702             case 22: return Dyninst::x86::xmm1;
703             case 23: return Dyninst::x86::xmm2;
704             case 24: return Dyninst::x86::xmm3;
705             case 25: return Dyninst::x86::xmm4;
706             case 26: return Dyninst::x86::xmm5;
707             case 27: return Dyninst::x86::xmm6;
708             case 28: return Dyninst::x86::xmm7;
709             case 29: return Dyninst::x86::mm0;
710             case 30: return Dyninst::x86::mm1;
711             case 31: return Dyninst::x86::mm2;
712             case 32: return Dyninst::x86::mm3;
713             case 33: return Dyninst::x86::mm4;
714             case 34: return Dyninst::x86::mm5;
715             case 35: return Dyninst::x86::mm6;
716             case 36: return Dyninst::x86::mm7;
717             case 37: return Dyninst::InvalidReg; //fcw
718             case 38: return Dyninst::InvalidReg; //fsw
719             case 39: return Dyninst::InvalidReg; //mxcsr
720             case 40: return Dyninst::x86::es;
721             case 41: return Dyninst::x86::cs;
722             case 42: return Dyninst::x86::ss;
723             case 43: return Dyninst::x86::ds;
724             case 44: return Dyninst::x86::fs;
725             case 45: return Dyninst::x86::gs;
726             case 46: return Dyninst::InvalidReg;
727             case 47: return Dyninst::InvalidReg;
728             case 48: return Dyninst::InvalidReg; //tr
729             case 49: return Dyninst::InvalidReg; //ldtr
730             default: return Dyninst::InvalidReg;
731          }
732          break;
733       case Arch_x86_64:
734          switch (encoding) {
735             case 0: return Dyninst::x86_64::rax;
736             case 1: return Dyninst::x86_64::rdx;
737             case 2: return Dyninst::x86_64::rcx;
738             case 3: return Dyninst::x86_64::rbx;
739             case 4: return Dyninst::x86_64::rsi;
740             case 5: return Dyninst::x86_64::rdi;
741             case 6: return Dyninst::x86_64::rbp;
742             case 7: return Dyninst::x86_64::rsp;
743             case 8: return Dyninst::x86_64::r8;
744             case 9: return Dyninst::x86_64::r9;
745             case 10: return Dyninst::x86_64::r10;
746             case 11: return Dyninst::x86_64::r11;
747             case 12: return Dyninst::x86_64::r12;
748             case 13: return Dyninst::x86_64::r13;
749             case 14: return Dyninst::x86_64::r14;
750             case 15: return Dyninst::x86_64::r15;
751             case 16: return Dyninst::x86_64::rip;
752             case 17: return Dyninst::x86_64::xmm0;
753             case 18: return Dyninst::x86_64::xmm1;
754             case 19: return Dyninst::x86_64::xmm2;
755             case 20: return Dyninst::x86_64::xmm3;
756             case 21: return Dyninst::x86_64::xmm4;
757             case 22: return Dyninst::x86_64::xmm5;
758             case 23: return Dyninst::x86_64::xmm6;
759             case 24: return Dyninst::x86_64::xmm7;
760             case 25: return Dyninst::x86_64::xmm8;
761             case 26: return Dyninst::x86_64::xmm9;
762             case 27: return Dyninst::x86_64::xmm10;
763             case 28: return Dyninst::x86_64::xmm11;
764             case 29: return Dyninst::x86_64::xmm12;
765             case 30: return Dyninst::x86_64::xmm13;
766             case 31: return Dyninst::x86_64::xmm14;
767             case 32: return Dyninst::x86_64::xmm15;
768             case 33: return Dyninst::x86_64::st0;
769             case 34: return Dyninst::x86_64::st1;
770             case 35: return Dyninst::x86_64::st2;
771             case 36: return Dyninst::x86_64::st3;
772             case 37: return Dyninst::x86_64::st4;
773             case 38: return Dyninst::x86_64::st5;
774             case 39: return Dyninst::x86_64::st6;
775             case 40: return Dyninst::x86_64::st7;
776             case 41: return Dyninst::x86_64::mm0;
777             case 42: return Dyninst::x86_64::mm1;
778             case 43: return Dyninst::x86_64::mm2;
779             case 44: return Dyninst::x86_64::mm3;
780             case 45: return Dyninst::x86_64::mm4;
781             case 46: return Dyninst::x86_64::mm5;
782             case 47: return Dyninst::x86_64::mm6;
783             case 48: return Dyninst::x86_64::mm7;
784             case 49: return Dyninst::x86_64::flags;
785             case 50: return Dyninst::x86_64::es;
786             case 51: return Dyninst::x86_64::cs;
787             case 52: return Dyninst::x86_64::ss;
788             case 53: return Dyninst::x86_64::ds;
789             case 54: return Dyninst::x86_64::fs;
790             case 55: return Dyninst::x86_64::gs;
791             case 56: return Dyninst::InvalidReg;
792             case 57: return Dyninst::InvalidReg;
793             case 58: return Dyninst::x86_64::fsbase;
794             case 59: return Dyninst::x86_64::gsbase;
795             case 60: return Dyninst::InvalidReg; 
796             case 61: return Dyninst::InvalidReg; 
797             case 62: return Dyninst::InvalidReg; //tr
798             case 63: return Dyninst::InvalidReg; //ldtr
799             case 64: return Dyninst::InvalidReg; //mxcsr
800             case 65: return Dyninst::InvalidReg; //fcw
801             case 66: return Dyninst::InvalidReg; //fsw
802          }
803          break;
804       case Arch_ppc32:
805          switch (encoding) {
806             case 0: return Dyninst::ppc32::r0;
807             case 1: return Dyninst::ppc32::r1;
808             case 2: return Dyninst::ppc32::r2;
809             case 3: return Dyninst::ppc32::r3;
810             case 4: return Dyninst::ppc32::r4;
811             case 5: return Dyninst::ppc32::r5;
812             case 6: return Dyninst::ppc32::r6;
813             case 7: return Dyninst::ppc32::r7;
814             case 8: return Dyninst::ppc32::r8;
815             case 9: return Dyninst::ppc32::r9;
816             case 10: return Dyninst::ppc32::r10;
817             case 11: return Dyninst::ppc32::r11;
818             case 12: return Dyninst::ppc32::r12;
819             case 13: return Dyninst::ppc32::r13;
820             case 14: return Dyninst::ppc32::r14;
821             case 15: return Dyninst::ppc32::r15;
822             case 16: return Dyninst::ppc32::r16;
823             case 17: return Dyninst::ppc32::r17;
824             case 18: return Dyninst::ppc32::r18;
825             case 19: return Dyninst::ppc32::r19;
826             case 20: return Dyninst::ppc32::r20;
827             case 21: return Dyninst::ppc32::r21;
828             case 22: return Dyninst::ppc32::r22;
829             case 23: return Dyninst::ppc32::r23;
830             case 24: return Dyninst::ppc32::r24;
831             case 25: return Dyninst::ppc32::r25;
832             case 26: return Dyninst::ppc32::r26;
833             case 27: return Dyninst::ppc32::r27;
834             case 28: return Dyninst::ppc32::r28;
835             case 29: return Dyninst::ppc32::r29;
836             case 30: return Dyninst::ppc32::r30;
837             case 31: return Dyninst::ppc32::r31;
838             case 32: return Dyninst::ppc32::fpr0;
839             case 33: return Dyninst::ppc32::fpr1;
840             case 34: return Dyninst::ppc32::fpr2;
841             case 35: return Dyninst::ppc32::fpr3;
842             case 36: return Dyninst::ppc32::fpr4;
843             case 37: return Dyninst::ppc32::fpr5;
844             case 38: return Dyninst::ppc32::fpr6;
845             case 39: return Dyninst::ppc32::fpr7;
846             case 40: return Dyninst::ppc32::fpr8;
847             case 41: return Dyninst::ppc32::fpr9;
848             case 42: return Dyninst::ppc32::fpr10;
849             case 43: return Dyninst::ppc32::fpr11;
850             case 44: return Dyninst::ppc32::fpr12;
851             case 45: return Dyninst::ppc32::fpr13;
852             case 46: return Dyninst::ppc32::fpr14;
853             case 47: return Dyninst::ppc32::fpr15;
854             case 48: return Dyninst::ppc32::fpr16;
855             case 49: return Dyninst::ppc32::fpr17;
856             case 50: return Dyninst::ppc32::fpr18;
857             case 51: return Dyninst::ppc32::fpr19;
858             case 52: return Dyninst::ppc32::fpr20;
859             case 53: return Dyninst::ppc32::fpr21;
860             case 54: return Dyninst::ppc32::fpr22;
861             case 55: return Dyninst::ppc32::fpr23;
862             case 56: return Dyninst::ppc32::fpr24;
863             case 57: return Dyninst::ppc32::fpr25;
864             case 58: return Dyninst::ppc32::fpr26;
865             case 59: return Dyninst::ppc32::fpr27;
866             case 60: return Dyninst::ppc32::fpr28;
867             case 61: return Dyninst::ppc32::fpr29;
868             case 62: return Dyninst::ppc32::fpr30;
869             case 63: return Dyninst::ppc32::fpr31;
870             case 64: return Dyninst::ppc32::cr;
871             case 65: return Dyninst::InvalidReg; //FPSCR
872          }
873          //Seperate switch statements to give compilers an easier time of 
874          // optimizing
875          switch (encoding) {
876             case 100: return Dyninst::ppc32::mq;
877             case 101: return Dyninst::ppc32::xer;
878             case 102: return Dyninst::InvalidReg;
879             case 103: return Dyninst::InvalidReg;
880             case 104: return Dyninst::InvalidReg; //RTCU
881             case 105: return Dyninst::InvalidReg; //RTCL
882             case 106: return Dyninst::InvalidReg;
883             case 107: return Dyninst::InvalidReg;
884             case 108: return Dyninst::ppc32::lr;
885             case 109: return Dyninst::ppc32::ctr;
886             default: return Dyninst::InvalidReg;
887          }
888          break;
889       case Arch_ppc64:
890          switch (encoding) {
891             case 0: return Dyninst::ppc64::r0;
892             case 1: return Dyninst::ppc64::r1;
893             case 2: return Dyninst::ppc64::r2;
894             case 3: return Dyninst::ppc64::r3;
895             case 4: return Dyninst::ppc64::r4;
896             case 5: return Dyninst::ppc64::r5;
897             case 6: return Dyninst::ppc64::r6;
898             case 7: return Dyninst::ppc64::r7;
899             case 8: return Dyninst::ppc64::r8;
900             case 9: return Dyninst::ppc64::r9;
901             case 10: return Dyninst::ppc64::r10;
902             case 11: return Dyninst::ppc64::r11;
903             case 12: return Dyninst::ppc64::r12;
904             case 13: return Dyninst::ppc64::r13;
905             case 14: return Dyninst::ppc64::r14;
906             case 15: return Dyninst::ppc64::r15;
907             case 16: return Dyninst::ppc64::r16;
908             case 17: return Dyninst::ppc64::r17;
909             case 18: return Dyninst::ppc64::r18;
910             case 19: return Dyninst::ppc64::r19;
911             case 20: return Dyninst::ppc64::r20;
912             case 21: return Dyninst::ppc64::r21;
913             case 22: return Dyninst::ppc64::r22;
914             case 23: return Dyninst::ppc64::r23;
915             case 24: return Dyninst::ppc64::r24;
916             case 25: return Dyninst::ppc64::r25;
917             case 26: return Dyninst::ppc64::r26;
918             case 27: return Dyninst::ppc64::r27;
919             case 28: return Dyninst::ppc64::r28;
920             case 29: return Dyninst::ppc64::r29;
921             case 30: return Dyninst::ppc64::r30;
922             case 31: return Dyninst::ppc64::r31;
923             case 32: return Dyninst::ppc64::fpr0;
924             case 33: return Dyninst::ppc64::fpr1;
925             case 34: return Dyninst::ppc64::fpr2;
926             case 35: return Dyninst::ppc64::fpr3;
927             case 36: return Dyninst::ppc64::fpr4;
928             case 37: return Dyninst::ppc64::fpr5;
929             case 38: return Dyninst::ppc64::fpr6;
930             case 39: return Dyninst::ppc64::fpr7;
931             case 40: return Dyninst::ppc64::fpr8;
932             case 41: return Dyninst::ppc64::fpr9;
933             case 42: return Dyninst::ppc64::fpr10;
934             case 43: return Dyninst::ppc64::fpr11;
935             case 44: return Dyninst::ppc64::fpr12;
936             case 45: return Dyninst::ppc64::fpr13;
937             case 46: return Dyninst::ppc64::fpr14;
938             case 47: return Dyninst::ppc64::fpr15;
939             case 48: return Dyninst::ppc64::fpr16;
940             case 49: return Dyninst::ppc64::fpr17;
941             case 50: return Dyninst::ppc64::fpr18;
942             case 51: return Dyninst::ppc64::fpr19;
943             case 52: return Dyninst::ppc64::fpr20;
944             case 53: return Dyninst::ppc64::fpr21;
945             case 54: return Dyninst::ppc64::fpr22;
946             case 55: return Dyninst::ppc64::fpr23;
947             case 56: return Dyninst::ppc64::fpr24;
948             case 57: return Dyninst::ppc64::fpr25;
949             case 58: return Dyninst::ppc64::fpr26;
950             case 59: return Dyninst::ppc64::fpr27;
951             case 60: return Dyninst::ppc64::fpr28;
952             case 61: return Dyninst::ppc64::fpr29;
953             case 62: return Dyninst::ppc64::fpr30;
954             case 63: return Dyninst::ppc64::fpr31;
955             case 64: return Dyninst::ppc64::cr;
956             case 65: return Dyninst::InvalidReg; //FPSCR
957          }
958          //Seperate switch statements to give compilers an easier time of 
959          // optimizing
960          switch (encoding) {
961             case 100: return Dyninst::ppc64::mq;
962             case 101: return Dyninst::ppc64::xer;
963             case 102: return Dyninst::InvalidReg;
964             case 103: return Dyninst::InvalidReg;
965             case 104: return Dyninst::InvalidReg; //RTCU
966             case 105: return Dyninst::InvalidReg; //RTCL
967             case 106: return Dyninst::InvalidReg;
968             case 107: return Dyninst::InvalidReg;
969             case 108: return Dyninst::ppc64::lr;
970             case 109: return Dyninst::ppc64::ctr;
971             default: return Dyninst::InvalidReg;
972          }
973          break;
974       case Arch_none:
975          return Dyninst::InvalidReg;
976          break;
977    }
978    //Invalid Architecture passed
979    return Dyninst::InvalidReg;
980
981 }
982
983 int MachRegister::getDwarfEnc() const
984 {
985    switch (getArchitecture())
986    {
987       case Arch_x86:
988          switch (val()) {
989             case Dyninst::x86::ieax: return 0;
990             case Dyninst::x86::iecx: return 1;
991             case Dyninst::x86::iedx: return 2;
992             case Dyninst::x86::iebx: return 3;
993             case Dyninst::x86::iesp: return 4;
994             case Dyninst::x86::iebp: return 5;
995             case Dyninst::x86::iesi: return 6;
996             case Dyninst::x86::iedi: return 7;
997             case Dyninst::x86::ieip: return 8;
998             case Dyninst::x86::iflags: return 9;
999             case Dyninst::x86::ixmm0: return 21;
1000             case Dyninst::x86::ixmm1: return 22;
1001             case Dyninst::x86::ixmm2: return 23;
1002             case Dyninst::x86::ixmm3: return 24;
1003             case Dyninst::x86::ixmm4: return 25;
1004             case Dyninst::x86::ixmm5: return 26;
1005             case Dyninst::x86::ixmm6: return 27;
1006             case Dyninst::x86::ixmm7: return 28;
1007             case Dyninst::x86::imm0: return 29;
1008             case Dyninst::x86::imm1: return 30;
1009             case Dyninst::x86::imm2: return 31;
1010             case Dyninst::x86::imm3: return 32;
1011             case Dyninst::x86::imm4: return 33;
1012             case Dyninst::x86::imm5: return 34;
1013             case Dyninst::x86::imm6: return 35;
1014             case Dyninst::x86::imm7: return 36;
1015             case Dyninst::x86::ies: return 40;
1016             case Dyninst::x86::ics: return 41;
1017             case Dyninst::x86::iss: return 42;
1018             case Dyninst::x86::ids: return 43;
1019             case Dyninst::x86::ifs: return 44;
1020             case Dyninst::x86::igs: return 45;
1021             default: return -1;
1022          }
1023          break;
1024       case Arch_x86_64:
1025          switch (val()) {
1026             case Dyninst::x86_64::irax: return 0;
1027             case Dyninst::x86_64::irdx: return 1;
1028             case Dyninst::x86_64::ircx: return 2;
1029             case Dyninst::x86_64::irbx: return 3;
1030             case Dyninst::x86_64::irsi: return 4;
1031             case Dyninst::x86_64::irdi: return 5;
1032             case Dyninst::x86_64::irbp: return 6;
1033             case Dyninst::x86_64::irsp: return 7;
1034             case Dyninst::x86_64::ir8: return 8;
1035             case Dyninst::x86_64::ir9: return 9;
1036             case Dyninst::x86_64::ir10: return 10;
1037             case Dyninst::x86_64::ir11: return 11;
1038             case Dyninst::x86_64::ir12: return 12;
1039             case Dyninst::x86_64::ir13: return 13;
1040             case Dyninst::x86_64::ir14: return 14;
1041             case Dyninst::x86_64::ir15: return 15;
1042             case Dyninst::x86_64::irip: return 16;
1043             case Dyninst::x86_64::ixmm0: return 17;
1044             case Dyninst::x86_64::ixmm1: return 18;
1045             case Dyninst::x86_64::ixmm2: return 19;
1046             case Dyninst::x86_64::ixmm3: return 20;
1047             case Dyninst::x86_64::ixmm4: return 21;
1048             case Dyninst::x86_64::ixmm5: return 22;
1049             case Dyninst::x86_64::ixmm6: return 23;
1050             case Dyninst::x86_64::ixmm7: return 24;
1051             case Dyninst::x86_64::ixmm8: return 25;
1052             case Dyninst::x86_64::ixmm9: return 26;
1053             case Dyninst::x86_64::ixmm10: return 27;
1054             case Dyninst::x86_64::ixmm11: return 28;
1055             case Dyninst::x86_64::ixmm12: return 29;
1056             case Dyninst::x86_64::ixmm13: return 30;
1057             case Dyninst::x86_64::ixmm14: return 31;
1058             case Dyninst::x86_64::ixmm15: return 32;
1059             case Dyninst::x86_64::imm0: return 41;
1060             case Dyninst::x86_64::imm1: return 42;
1061             case Dyninst::x86_64::imm2: return 43;
1062             case Dyninst::x86_64::imm3: return 44;
1063             case Dyninst::x86_64::imm4: return 45;
1064             case Dyninst::x86_64::imm5: return 46;
1065             case Dyninst::x86_64::imm6: return 47;
1066             case Dyninst::x86_64::imm7: return 48;
1067             case Dyninst::x86_64::iflags: return 49;
1068             case Dyninst::x86_64::ies: return 50;
1069             case Dyninst::x86_64::ics: return 51;
1070             case Dyninst::x86_64::iss: return 52;
1071             case Dyninst::x86_64::ids: return 53;
1072             case Dyninst::x86_64::ifs: return 54;
1073             case Dyninst::x86_64::igs: return 55;
1074             case Dyninst::x86_64::ifsbase: return 58;
1075             case Dyninst::x86_64::igsbase: return 59;
1076             default: return -1;
1077          }
1078          break;
1079       case Arch_ppc32:
1080          switch (val()) {
1081             case Dyninst::ppc32::ir0: return 0;
1082             case Dyninst::ppc32::ir1: return 1;
1083             case Dyninst::ppc32::ir2: return 2;
1084             case Dyninst::ppc32::ir3: return 3;
1085             case Dyninst::ppc32::ir4: return 4;
1086             case Dyninst::ppc32::ir5: return 5;
1087             case Dyninst::ppc32::ir6: return 6;
1088             case Dyninst::ppc32::ir7: return 7;
1089             case Dyninst::ppc32::ir8: return 8;
1090             case Dyninst::ppc32::ir9: return 9;
1091             case Dyninst::ppc32::ir10: return 10;
1092             case Dyninst::ppc32::ir11: return 11;
1093             case Dyninst::ppc32::ir12: return 12;
1094             case Dyninst::ppc32::ir13: return 13;
1095             case Dyninst::ppc32::ir14: return 14;
1096             case Dyninst::ppc32::ir15: return 15;
1097             case Dyninst::ppc32::ir16: return 16;
1098             case Dyninst::ppc32::ir17: return 17;
1099             case Dyninst::ppc32::ir18: return 18;
1100             case Dyninst::ppc32::ir19: return 19;
1101             case Dyninst::ppc32::ir20: return 20;
1102             case Dyninst::ppc32::ir21: return 21;
1103             case Dyninst::ppc32::ir22: return 22;
1104             case Dyninst::ppc32::ir23: return 23;
1105             case Dyninst::ppc32::ir24: return 24;
1106             case Dyninst::ppc32::ir25: return 25;
1107             case Dyninst::ppc32::ir26: return 26;
1108             case Dyninst::ppc32::ir27: return 27;
1109             case Dyninst::ppc32::ir28: return 28;
1110             case Dyninst::ppc32::ir29: return 29;
1111             case Dyninst::ppc32::ir30: return 30;
1112             case Dyninst::ppc32::ir31: return 31;
1113             case Dyninst::ppc32::ifpr0: return 32;
1114             case Dyninst::ppc32::ifpr1: return 33;
1115             case Dyninst::ppc32::ifpr2: return 34;
1116             case Dyninst::ppc32::ifpr3: return 35;
1117             case Dyninst::ppc32::ifpr4: return 36;
1118             case Dyninst::ppc32::ifpr5: return 37;
1119             case Dyninst::ppc32::ifpr6: return 38;
1120             case Dyninst::ppc32::ifpr7: return 39;
1121             case Dyninst::ppc32::ifpr8: return 40;
1122             case Dyninst::ppc32::ifpr9: return 41;
1123             case Dyninst::ppc32::ifpr10: return 42;
1124             case Dyninst::ppc32::ifpr11: return 43;
1125             case Dyninst::ppc32::ifpr12: return 44;
1126             case Dyninst::ppc32::ifpr13: return 45;
1127             case Dyninst::ppc32::ifpr14: return 46;
1128             case Dyninst::ppc32::ifpr15: return 47;
1129             case Dyninst::ppc32::ifpr16: return 48;
1130             case Dyninst::ppc32::ifpr17: return 49;
1131             case Dyninst::ppc32::ifpr18: return 50;
1132             case Dyninst::ppc32::ifpr19: return 51;
1133             case Dyninst::ppc32::ifpr20: return 52;
1134             case Dyninst::ppc32::ifpr21: return 53;
1135             case Dyninst::ppc32::ifpr22: return 54;
1136             case Dyninst::ppc32::ifpr23: return 55;
1137             case Dyninst::ppc32::ifpr24: return 56;
1138             case Dyninst::ppc32::ifpr25: return 57;
1139             case Dyninst::ppc32::ifpr26: return 58;
1140             case Dyninst::ppc32::ifpr27: return 59;
1141             case Dyninst::ppc32::ifpr28: return 60;
1142             case Dyninst::ppc32::ifpr29: return 61;
1143             case Dyninst::ppc32::ifpr30: return 62;
1144             case Dyninst::ppc32::ifpr31: return 63;
1145             case Dyninst::ppc32::icr: return 64;
1146             case Dyninst::ppc32::imq: return 100;
1147             case Dyninst::ppc32::ixer: return 101;
1148             case Dyninst::ppc32::ilr: return 108;
1149             case Dyninst::ppc32::ictr: return 109;
1150             default: return -1;
1151          }
1152       case Arch_ppc64:
1153          switch (val()) {
1154             case Dyninst::ppc64::ir0: return 0;
1155             case Dyninst::ppc64::ir1: return 1;
1156             case Dyninst::ppc64::ir2: return 2;
1157             case Dyninst::ppc64::ir3: return 3;
1158             case Dyninst::ppc64::ir4: return 4;
1159             case Dyninst::ppc64::ir5: return 5;
1160             case Dyninst::ppc64::ir6: return 6;
1161             case Dyninst::ppc64::ir7: return 7;
1162             case Dyninst::ppc64::ir8: return 8;
1163             case Dyninst::ppc64::ir9: return 9;
1164             case Dyninst::ppc64::ir10: return 10;
1165             case Dyninst::ppc64::ir11: return 11;
1166             case Dyninst::ppc64::ir12: return 12;
1167             case Dyninst::ppc64::ir13: return 13;
1168             case Dyninst::ppc64::ir14: return 14;
1169             case Dyninst::ppc64::ir15: return 15;
1170             case Dyninst::ppc64::ir16: return 16;
1171             case Dyninst::ppc64::ir17: return 17;
1172             case Dyninst::ppc64::ir18: return 18;
1173             case Dyninst::ppc64::ir19: return 19;
1174             case Dyninst::ppc64::ir20: return 20;
1175             case Dyninst::ppc64::ir21: return 21;
1176             case Dyninst::ppc64::ir22: return 22;
1177             case Dyninst::ppc64::ir23: return 23;
1178             case Dyninst::ppc64::ir24: return 24;
1179             case Dyninst::ppc64::ir25: return 25;
1180             case Dyninst::ppc64::ir26: return 26;
1181             case Dyninst::ppc64::ir27: return 27;
1182             case Dyninst::ppc64::ir28: return 28;
1183             case Dyninst::ppc64::ir29: return 29;
1184             case Dyninst::ppc64::ir30: return 30;
1185             case Dyninst::ppc64::ir31: return 31;
1186             case Dyninst::ppc64::ifpr0: return 32;
1187             case Dyninst::ppc64::ifpr1: return 33;
1188             case Dyninst::ppc64::ifpr2: return 34;
1189             case Dyninst::ppc64::ifpr3: return 35;
1190             case Dyninst::ppc64::ifpr4: return 36;
1191             case Dyninst::ppc64::ifpr5: return 37;
1192             case Dyninst::ppc64::ifpr6: return 38;
1193             case Dyninst::ppc64::ifpr7: return 39;
1194             case Dyninst::ppc64::ifpr8: return 40;
1195             case Dyninst::ppc64::ifpr9: return 41;
1196             case Dyninst::ppc64::ifpr10: return 42;
1197             case Dyninst::ppc64::ifpr11: return 43;
1198             case Dyninst::ppc64::ifpr12: return 44;
1199             case Dyninst::ppc64::ifpr13: return 45;
1200             case Dyninst::ppc64::ifpr14: return 46;
1201             case Dyninst::ppc64::ifpr15: return 47;
1202             case Dyninst::ppc64::ifpr16: return 48;
1203             case Dyninst::ppc64::ifpr17: return 49;
1204             case Dyninst::ppc64::ifpr18: return 50;
1205             case Dyninst::ppc64::ifpr19: return 51;
1206             case Dyninst::ppc64::ifpr20: return 52;
1207             case Dyninst::ppc64::ifpr21: return 53;
1208             case Dyninst::ppc64::ifpr22: return 54;
1209             case Dyninst::ppc64::ifpr23: return 55;
1210             case Dyninst::ppc64::ifpr24: return 56;
1211             case Dyninst::ppc64::ifpr25: return 57;
1212             case Dyninst::ppc64::ifpr26: return 58;
1213             case Dyninst::ppc64::ifpr27: return 59;
1214             case Dyninst::ppc64::ifpr28: return 60;
1215             case Dyninst::ppc64::ifpr29: return 61;
1216             case Dyninst::ppc64::ifpr30: return 62;
1217             case Dyninst::ppc64::ifpr31: return 63;
1218             case Dyninst::ppc64::icr: return 64;
1219             case Dyninst::ppc64::imq: return 100;
1220             case Dyninst::ppc64::ixer: return 101;
1221             case Dyninst::ppc64::ilr: return 108;
1222             case Dyninst::ppc64::ictr: return 109;
1223             default: return -1;
1224          }
1225          break;
1226       case Arch_none:
1227          return -1;
1228    }
1229    //Invalid register passed
1230    return -1;
1231 }
1232
1233 unsigned Dyninst::getArchAddressWidth(Dyninst::Architecture arch)
1234 {
1235    switch (arch) {
1236       case Arch_none: 
1237          return 0;
1238       case Arch_x86:
1239       case Arch_ppc32:
1240          return 4;
1241       case Arch_x86_64:
1242       case Arch_ppc64:
1243          return 8;
1244    }
1245    return 0;
1246 }
1247