Merge branch 'master' into IndirectControlFlow
[dyninst.git] / common / src / dyn_regs.C
1 /*
2  * See the dyninst/COPYRIGHT file for copyright information.
3  * 
4  * We provide the Paradyn Tools (below described as "Paradyn")
5  * on an AS IS basis, and do not warrant its validity or performance.
6  * We reserve the right to update, modify, or discontinue this
7  * software at any time.  We shall have no obligation to supply such
8  * updates or modifications or any other form of support to you.
9  * 
10  * By your use of Paradyn, you understand and agree that we (or any
11  * other person or entity with proprietary rights in Paradyn) are
12  * under no obligation to provide either maintenance services,
13  * update services, notices of latent defects, or correction of
14  * defects for Paradyn.
15  * 
16  * This library is free software; you can redistribute it and/or
17  * modify it under the terms of the GNU Lesser General Public
18  * License as published by the Free Software Foundation; either
19  * version 2.1 of the License, or (at your option) any later version.
20  * 
21  * This library is distributed in the hope that it will be useful,
22  * but WITHOUT ANY WARRANTY; without even the implied warranty of
23  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
24  * Lesser General Public License for more details.
25  * 
26  * You should have received a copy of the GNU Lesser General Public
27  * License along with this library; if not, write to the Free Software
28  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
29  */
30
31 #define DYN_DEFINE_REGS
32 #include "common/h/dyn_regs.h"
33
34 #include "external/rose/rose-compat.h"
35 #include "external/rose/powerpcInstructionEnum.h"
36
37 #include <iostream>
38
39 using namespace Dyninst;
40
41 boost::shared_ptr<MachRegister::NameMap> MachRegister::names()
42 {
43     static boost::shared_ptr<MachRegister::NameMap> store = 
44        boost::shared_ptr<MachRegister::NameMap>(new MachRegister::NameMap);
45     return store;
46 }
47
48 MachRegister::MachRegister() :
49    reg(0)
50
51 }
52
53 MachRegister::MachRegister(signed int r) :
54    reg(r)
55 {
56 }
57  
58 MachRegister::MachRegister(signed int r, const char *n) :
59    reg(r)
60 {
61         (*names())[r] = std::string(n);
62 }
63
64 MachRegister::MachRegister(signed int r, std::string n) :
65 reg(r)
66 {
67         (*names())[r] = n;
68 }
69
70 unsigned int MachRegister::regClass() const
71 {
72     return reg & 0x00ff0000;
73 }
74
75 MachRegister MachRegister::getBaseRegister() const { 
76    switch (getArchitecture()) {
77       case Arch_x86:
78          if (reg & x86::GPR) return MachRegister(reg & 0xfffff0ff);
79          else return *this;
80       case Arch_x86_64:
81          if (reg & x86_64::GPR) return MachRegister(reg & 0xfffff0ff);
82          else return *this;
83       case Arch_ppc32:
84       case Arch_ppc64:
85       case Arch_none:
86          return *this;
87    }
88    return InvalidReg;
89 }
90    
91 Architecture MachRegister::getArchitecture() const { 
92    return (Architecture) (reg & 0xff000000);
93 }
94
95 bool MachRegister::isValid() const {
96    return (reg != InvalidReg.reg);
97 }
98
99 MachRegisterVal MachRegister::getSubRegValue(const MachRegister& subreg, 
100                                              MachRegisterVal &orig) const
101 {
102    if (subreg.reg == reg || 
103        getArchitecture() == Arch_ppc32 ||
104        getArchitecture() == Arch_ppc64)
105       return orig;
106
107    assert(subreg.getBaseRegister() == getBaseRegister());
108    switch ((subreg.reg & 0x00000f00) >> 8) {
109       case 0x0: return orig;
110       case 0x1: return (orig & 0xff);
111       case 0x2: return (orig & 0xff00) >> 8;              
112       case 0x3: return (orig & 0xffff);
113       case 0xf: return (orig & 0xffffffff);
114       default: assert(0); return orig;
115    }
116 }
117
118 std::string MachRegister::name() const { 
119         assert(names() != NULL);
120         NameMap::const_iterator iter = names()->find(reg);
121         if (iter != names()->end()) {
122                 return iter->second;
123         }
124         return std::string("<INVALID_REG>");
125 }
126
127 unsigned int MachRegister::size() const {
128    switch (getArchitecture())
129    {
130       case Arch_x86:
131          switch (reg & 0x0000ff00) {
132             case x86::L_REG: //L_REG
133             case x86::H_REG: //H_REG
134                return 1;
135             case x86::W_REG: //W_REG
136                return 2;
137             case x86::FULL: //FULL
138                return 4;
139             case x86::QUAD:
140                return 8;
141             case x86::OCT:
142                return 16;
143             case x86::FPDBL:
144                return 10;
145             case x86::BIT:
146                return 0;
147             default:
148                return 0;//KEVINTODO: removed sanity-check assert because of asprotect fuzz testing, could use this as a sign that the parse has gone into junk
149                assert(0);
150          }
151       case Arch_x86_64:
152          switch (reg & 0x0000ff00) {
153             case x86_64::L_REG: //L_REG
154             case x86_64::H_REG: //H_REG
155                 return 1;
156             case x86_64::W_REG: //W_REG
157                 return 2;
158             case x86_64::FULL: //FULL
159                 return 8;
160             case x86_64::D_REG:
161                return 4;
162             case x86_64::OCT:
163                return 16;
164             case x86_64::FPDBL:
165                return 10;
166             case x86_64::BIT:
167                return 0;
168             default:
169                assert(0);
170          }
171       case Arch_ppc32: {
172          int reg_class = reg & 0x00ff0000;
173          if (reg_class == ppc32::FPR || reg_class == ppc32::FSR)
174             return 8;
175          return 4;
176       }
177       case Arch_ppc64:
178          return 8;
179       case Arch_none:
180          return 0;
181    }
182    return 0; //Unreachable, but disable warnings
183 }
184    
185 bool MachRegister::operator<(const MachRegister &a) const { 
186    return (reg < a.reg);
187 }
188  
189 bool MachRegister::operator==(const MachRegister &a) const { 
190    return (reg == a.reg);
191 }
192  
193 MachRegister::operator signed int() const {
194    return reg;
195 }
196
197 signed int MachRegister::val() const {
198    return reg;
199 }
200
201
202 MachRegister MachRegister::getPC(Dyninst::Architecture arch)
203 {
204    switch (arch)
205    {
206       case Arch_x86:
207          return x86::eip;
208       case Arch_x86_64:
209          return x86_64::rip;
210       case Arch_ppc32:
211          return ppc32::pc;
212       case Arch_ppc64:
213          return ppc64::pc;
214       case Arch_none:
215          return InvalidReg;
216    }
217    return InvalidReg;
218 }
219
220 MachRegister MachRegister::getFramePointer(Dyninst::Architecture arch)
221 {
222    switch (arch)
223    {
224       case Arch_x86:
225          return x86::ebp;
226       case Arch_x86_64:
227          return x86_64::rbp;
228       case Arch_ppc32:
229          return ppc32::r1;
230       case Arch_ppc64:
231          return ppc64::r1;
232       case Arch_none:
233          return InvalidReg;
234    }
235    return InvalidReg;
236 }
237
238 MachRegister MachRegister::getStackPointer(Dyninst::Architecture arch)
239 {
240    switch (arch)
241    {
242       case Arch_x86:
243          return x86::esp;
244       case Arch_x86_64:
245          return x86_64::rsp;
246       case Arch_ppc32:
247          return ppc32::r1;
248       case Arch_ppc64:
249          return ppc64::r1;
250       case Arch_none:
251          return InvalidReg;
252    }
253    return InvalidReg;
254 }
255
256 MachRegister MachRegister::getSyscallNumberReg(Dyninst::Architecture arch)
257 {
258     switch (arch)
259     {
260         case Arch_x86:
261             return x86::eax;
262         case Arch_x86_64:
263             return x86_64::rax;
264         case Arch_ppc32:
265             return ppc32::r0;
266         case Arch_ppc64:
267             return ppc64::r0;
268         case Arch_none:
269             return InvalidReg;
270     }
271     return InvalidReg;
272 }
273
274 MachRegister MachRegister::getSyscallNumberOReg(Dyninst::Architecture arch)
275 {
276     switch (arch)
277     {
278         case Arch_x86:
279             return x86::oeax;
280         case Arch_x86_64:
281             return x86_64::orax;
282         case Arch_ppc32: 
283             return ppc32::r0;
284         case Arch_ppc64:
285             return ppc64::r0;
286         case Arch_none:
287             return InvalidReg;
288     }
289     return InvalidReg;
290 }
291
292 MachRegister MachRegister::getSyscallReturnValueReg(Dyninst::Architecture arch)
293 {
294     switch (arch)
295     {
296         case Arch_x86:
297             return x86::eax;
298         case Arch_x86_64:
299             return x86_64::rax;
300         case Arch_ppc32: 
301             return ppc32::r3;
302         case Arch_ppc64:
303             return ppc64::r3;
304         case Arch_none:
305             return InvalidReg;
306     }
307     return InvalidReg;
308 }
309
310 bool MachRegister::isPC() const
311 {
312    return (*this == x86_64::rip || *this == x86::eip ||
313            *this == ppc32::pc || *this == ppc64::pc);
314 }
315
316 bool MachRegister::isFramePointer() const
317 {
318    return (*this == x86_64::rbp || *this == x86::ebp ||
319            *this == FrameBase);
320 }
321
322 bool MachRegister::isStackPointer() const
323 {
324    return (*this == x86_64::rsp || *this == x86::esp ||
325            *this == ppc32::r1 || *this == ppc64::r1);
326 }
327
328 bool MachRegister::isSyscallNumberReg() const
329 {
330     return (*this == x86_64::orax || *this == x86::oeax ||
331             *this == ppc32::r1 || *this == ppc64::r1);
332 }
333
334 bool MachRegister::isSyscallReturnValueReg() const
335 {
336     return (*this == x86_64::rax || *this == x86::eax ||
337             *this == ppc32::r1 || *this == ppc64::r1);
338 }
339
340 COMMON_EXPORT bool Dyninst::isSegmentRegister(int regClass)
341 {
342    return 0 != (regClass & x86::SEG);
343 }
344
345 void MachRegister::getROSERegister(int &c, int &n, int &p)
346 {
347    // Rose: class, number, position
348    // Dyninst: category, base id, subrange
349
350    signed int category = (reg & 0x00ff0000);
351    signed int subrange = (reg & 0x0000ff00);
352    signed int baseID =   (reg & 0x000000ff);
353
354    switch (getArchitecture()) {
355       case Arch_x86:
356          switch (category) {
357             case x86::GPR:
358                c = x86_regclass_gpr;
359                switch (baseID) {
360                   case x86::BASEA:
361                      n = x86_gpr_ax;
362                      break;
363                   case x86::BASEC:
364                      n = x86_gpr_cx;
365                      break;
366                   case x86::BASED:
367                      n = x86_gpr_dx;
368                      break;
369                   case x86::BASEB:
370                      n = x86_gpr_bx;
371                      break;
372                   case x86::BASESP:
373                      n = x86_gpr_sp;
374                      break;
375                   case x86::BASEBP:
376                      n = x86_gpr_bp;
377                      break;
378                   case x86::BASESI:
379                      n = x86_gpr_si;
380                      break;
381                   case x86::BASEDI:
382                      n = x86_gpr_di;
383                      break;
384                   default:
385                      n = 0;
386                      break;
387                }
388                break;
389             case x86::SEG:
390                c = x86_regclass_segment;
391                switch (baseID) {
392                   case 0x0:
393                      n = x86_segreg_ds;
394                      break;
395                   case 0x1:
396                      n = x86_segreg_es;
397                      break;
398                   case 0x2:
399                      n = x86_segreg_fs;
400                      break;
401                   case 0x3:
402                      n = x86_segreg_gs;
403                      break;
404                   case 0x4:
405                      n = x86_segreg_cs;
406                      break;
407                   case 0x5:
408                      n = x86_segreg_ss;
409                      break;
410                   default:
411                      n = 0;
412                      break;
413                }
414                break;
415             case x86::FLAG:
416                c = x86_regclass_flags;
417                switch(baseID) {
418                case x86::CF:
419                  n = x86_flag_cf;
420                  break;
421                case x86::PF:
422                  n = x86_flag_pf;
423                  break;
424                case x86::AF:
425                  n = x86_flag_af;
426                  break;
427                case x86::ZF:
428                  n = x86_flag_zf;
429                  break;
430                case x86::SF:
431                  n = x86_flag_sf;
432                  break;
433                case x86::TF:
434                  n = x86_flag_tf;
435                  break;
436                case x86::IF:
437                  n = x86_flag_if;
438                  break;
439                case x86::DF:
440                  n = x86_flag_df;
441                  break;
442                case x86::OF:
443                  n = x86_flag_of;
444                  break;
445                default:
446                  assert(0);
447                  break;
448                }
449                break;
450             case x86::MISC:
451                c = x86_regclass_unknown;
452                break;
453             case x86::XMM:
454                c = x86_regclass_xmm;
455                n = baseID;
456                break;
457             case x86::MMX:
458                c = x86_regclass_mm;
459                n = baseID;
460                break;
461             case x86::CTL:
462                c = x86_regclass_cr;
463                n = baseID;
464                break;
465             case x86::DBG:
466                c = x86_regclass_dr;
467                n = baseID;
468                break;
469             case x86::TST:
470                c = x86_regclass_unknown;
471                break;
472             case 0:
473                switch (baseID) {
474                   case 0x10:
475                      c = x86_regclass_ip;
476                      n = 0;
477                      break;
478                   default:
479                      c = x86_regclass_unknown;
480                      break;
481                }
482                break;
483          }
484          break;
485      case Arch_x86_64:
486          switch (category) {
487             case x86_64::GPR:
488                c = x86_regclass_gpr;
489                switch (baseID) {
490                   case x86_64::BASEA:
491                      n = x86_gpr_ax;
492                      break;
493                   case x86_64::BASEC:
494                      n = x86_gpr_cx;
495                      break;
496                   case x86_64::BASED:
497                      n = x86_gpr_dx;
498                      break;
499                   case x86_64::BASEB:
500                      n = x86_gpr_bx;
501                      break;
502                   case x86_64::BASESP:
503                      n = x86_gpr_sp;
504                      break;
505                   case x86_64::BASEBP:
506                      n = x86_gpr_bp;
507                      break;
508                   case x86_64::BASESI:
509                      n = x86_gpr_si;
510                      break;
511                   case x86_64::BASEDI:
512                      n = x86_gpr_di;
513                      break;
514                   case x86_64::BASE8:
515                      n = x86_gpr_r8;
516                      break;
517                   case x86_64::BASE9:
518                      n = x86_gpr_r9;
519                      break;
520                   case x86_64::BASE10:
521                      n = x86_gpr_r10;
522                      break;
523                   case x86_64::BASE11:
524                      n = x86_gpr_r11;
525                      break;
526                   case x86_64::BASE12:
527                      n = x86_gpr_r12;
528                      break;
529                   case x86_64::BASE13:
530                      n = x86_gpr_r13;
531                      break;
532                   case x86_64::BASE14:
533                      n = x86_gpr_r14;
534                      break;
535                   case x86_64::BASE15:
536                      n = x86_gpr_r15;
537                      break;
538                   default:
539                      n = 0;
540                      break;
541                }
542                break;
543             case x86_64::SEG:
544                c = x86_regclass_segment;
545                switch (baseID) {
546                   case 0x0:
547                      n = x86_segreg_ds;
548                      break;
549                   case 0x1:
550                      n = x86_segreg_es;
551                      break;
552                   case 0x2:
553                      n = x86_segreg_fs;
554                      break;
555                   case 0x3:
556                      n = x86_segreg_gs;
557                      break;
558                   case 0x4:
559                      n = x86_segreg_cs;
560                      break;
561                   case 0x5:
562                      n = x86_segreg_ss;
563                      break;
564                   default:
565                      n = 0;
566                      break;
567                }
568                break;
569             case x86_64::FLAG:
570                c = x86_regclass_flags;
571                switch(baseID) {
572                case x86_64::CF:
573                  n = x86_flag_cf;
574                  break;
575                case x86_64::PF:
576                  n = x86_flag_pf;
577                  break;
578                case x86_64::AF:
579                  n = x86_flag_af;
580                  break;
581                case x86_64::ZF:
582                  n = x86_flag_zf;
583                  break;
584                case x86_64::SF:
585                  n = x86_flag_sf;
586                  break;
587                case x86_64::TF:
588                  n = x86_flag_tf;
589                  break;
590                case x86_64::IF:
591                  n = x86_flag_if;
592                  break;
593                case x86_64::DF:
594                  n = x86_flag_df;
595                  break;
596                case x86_64::OF:
597                  n = x86_flag_of;
598                  break;
599                default:
600                  assert(0);
601                  break;
602                }
603                break;
604             case x86_64::MISC:
605                c = x86_regclass_unknown;
606                break;
607             case x86_64::XMM:
608                c = x86_regclass_xmm;
609                n = baseID;
610                break;
611             case x86_64::MMX:
612                c = x86_regclass_mm;
613                n = baseID;
614                break;
615             case x86_64::CTL:
616                c = x86_regclass_cr;
617                n = baseID;
618                break;
619             case x86_64::DBG:
620                c = x86_regclass_dr;
621                n = baseID;
622                break;
623             case x86_64::TST:
624                c = x86_regclass_unknown;
625                break;
626             case 0:
627                switch (baseID) {
628                   case 0x10:
629                      c = x86_regclass_ip;
630                      n = 0;
631                      break;
632                   default:
633                      c = x86_regclass_unknown;
634                      break;
635                }
636                break;
637          }
638          break;
639  
640        case Arch_ppc32:
641        case Arch_ppc64: // 64-bit not supported in ROSE
642        {
643          baseID = reg & 0x0000FFFF;
644            n = baseID;
645            switch(category)
646            {
647                case ppc32::GPR:
648                    c = powerpc_regclass_gpr;
649                    break;
650                case ppc32::FPR:
651                case ppc32::FSR:
652                    c = powerpc_regclass_fpr;
653                    break;
654                case ppc32::SPR:
655                {
656                    if(baseID < 613) {
657                        c = powerpc_regclass_spr;
658                    } else if(baseID < 621 ) {
659                        c = powerpc_regclass_sr; 
660                    } else {
661                        c = powerpc_regclass_cr;
662                        n = baseID - 621;
663                        if(n > 7) {
664                          n = 0;
665                          p = powerpc_condreggranularity_whole;
666                        } else {
667                          p = powerpc_condreggranularity_field;
668                        }
669
670                    }
671                }
672                break;
673                default:
674                    assert(!"unknown register type!");
675                    break;
676            }
677            return;
678        }
679        default:
680          c = x86_regclass_unknown;
681          n = 0;
682          break;
683    }
684
685    switch (getArchitecture()) {
686       case Arch_x86:
687          switch (subrange) {
688             case x86::OCT:
689             case x86::FPDBL:
690                p = x86_regpos_qword;
691                break;
692             case x86::H_REG:
693                p = x86_regpos_high_byte;
694                break;
695             case x86::L_REG:
696                p = x86_regpos_low_byte;
697                break;
698             case x86::W_REG:
699                p = x86_regpos_word;
700                break;
701             case x86::FULL:
702             case x86_64::D_REG:
703                p = x86_regpos_dword;
704                break;
705             case x86::BIT:
706                p = x86_regpos_all;
707                break;
708          }
709          break;
710
711       case Arch_x86_64:
712          switch (subrange) {
713             case x86::FULL:
714             case x86::OCT:
715             case x86::FPDBL:
716                p = x86_regpos_qword;
717                break;
718             case x86::H_REG:
719                p = x86_regpos_high_byte;
720                break;
721             case x86::L_REG:
722                p = x86_regpos_low_byte;
723                break;
724             case x86::W_REG:
725                p = x86_regpos_word;
726                break;
727             case x86_64::D_REG:
728                p = x86_regpos_dword;
729                break;
730             case x86::BIT:
731                p = x86_regpos_all;
732                break;
733          }
734          break;
735       default:
736         p = x86_regpos_unknown;
737    }
738 }
739
740 MachRegister MachRegister::DwarfEncToReg(int encoding, Dyninst::Architecture arch)
741 {
742    switch (arch)
743    {
744       case Arch_x86:
745          switch (encoding) {
746             case 0: return Dyninst::x86::eax;
747             case 1: return Dyninst::x86::ecx;
748             case 2: return Dyninst::x86::edx;
749             case 3: return Dyninst::x86::ebx;
750             case 4: return Dyninst::x86::esp;
751             case 5: return Dyninst::x86::ebp;
752             case 6: return Dyninst::x86::esi;
753             case 7: return Dyninst::x86::edi;
754             case 8: return Dyninst::x86::eip;
755             case 9: return Dyninst::x86::flags;
756             case 10: return Dyninst::InvalidReg;
757             case 11: return Dyninst::x86::st0;
758             case 12: return Dyninst::x86::st1;
759             case 13: return Dyninst::x86::st2;
760             case 14: return Dyninst::x86::st3;
761             case 15: return Dyninst::x86::st4;
762             case 16: return Dyninst::x86::st5;
763             case 17: return Dyninst::x86::st6;
764             case 18: return Dyninst::x86::st7;
765             case 19: return Dyninst::InvalidReg;
766             case 20: return Dyninst::InvalidReg;
767             case 21: return Dyninst::x86::xmm0;
768             case 22: return Dyninst::x86::xmm1;
769             case 23: return Dyninst::x86::xmm2;
770             case 24: return Dyninst::x86::xmm3;
771             case 25: return Dyninst::x86::xmm4;
772             case 26: return Dyninst::x86::xmm5;
773             case 27: return Dyninst::x86::xmm6;
774             case 28: return Dyninst::x86::xmm7;
775             case 29: return Dyninst::x86::mm0;
776             case 30: return Dyninst::x86::mm1;
777             case 31: return Dyninst::x86::mm2;
778             case 32: return Dyninst::x86::mm3;
779             case 33: return Dyninst::x86::mm4;
780             case 34: return Dyninst::x86::mm5;
781             case 35: return Dyninst::x86::mm6;
782             case 36: return Dyninst::x86::mm7;
783             case 37: return Dyninst::InvalidReg; //fcw
784             case 38: return Dyninst::InvalidReg; //fsw
785             case 39: return Dyninst::InvalidReg; //mxcsr
786             case 40: return Dyninst::x86::es;
787             case 41: return Dyninst::x86::cs;
788             case 42: return Dyninst::x86::ss;
789             case 43: return Dyninst::x86::ds;
790             case 44: return Dyninst::x86::fs;
791             case 45: return Dyninst::x86::gs;
792             case 46: return Dyninst::InvalidReg;
793             case 47: return Dyninst::InvalidReg;
794             case 48: return Dyninst::InvalidReg; //tr
795             case 49: return Dyninst::InvalidReg; //ldtr
796             default: return Dyninst::InvalidReg;
797          }
798          break;
799       case Arch_x86_64:
800          switch (encoding) {
801             case 0: return Dyninst::x86_64::rax;
802             case 1: return Dyninst::x86_64::rdx;
803             case 2: return Dyninst::x86_64::rcx;
804             case 3: return Dyninst::x86_64::rbx;
805             case 4: return Dyninst::x86_64::rsi;
806             case 5: return Dyninst::x86_64::rdi;
807             case 6: return Dyninst::x86_64::rbp;
808             case 7: return Dyninst::x86_64::rsp;
809             case 8: return Dyninst::x86_64::r8;
810             case 9: return Dyninst::x86_64::r9;
811             case 10: return Dyninst::x86_64::r10;
812             case 11: return Dyninst::x86_64::r11;
813             case 12: return Dyninst::x86_64::r12;
814             case 13: return Dyninst::x86_64::r13;
815             case 14: return Dyninst::x86_64::r14;
816             case 15: return Dyninst::x86_64::r15;
817             case 16: return Dyninst::x86_64::rip;
818             case 17: return Dyninst::x86_64::xmm0;
819             case 18: return Dyninst::x86_64::xmm1;
820             case 19: return Dyninst::x86_64::xmm2;
821             case 20: return Dyninst::x86_64::xmm3;
822             case 21: return Dyninst::x86_64::xmm4;
823             case 22: return Dyninst::x86_64::xmm5;
824             case 23: return Dyninst::x86_64::xmm6;
825             case 24: return Dyninst::x86_64::xmm7;
826             case 25: return Dyninst::x86_64::xmm8;
827             case 26: return Dyninst::x86_64::xmm9;
828             case 27: return Dyninst::x86_64::xmm10;
829             case 28: return Dyninst::x86_64::xmm11;
830             case 29: return Dyninst::x86_64::xmm12;
831             case 30: return Dyninst::x86_64::xmm13;
832             case 31: return Dyninst::x86_64::xmm14;
833             case 32: return Dyninst::x86_64::xmm15;
834             case 33: return Dyninst::x86_64::st0;
835             case 34: return Dyninst::x86_64::st1;
836             case 35: return Dyninst::x86_64::st2;
837             case 36: return Dyninst::x86_64::st3;
838             case 37: return Dyninst::x86_64::st4;
839             case 38: return Dyninst::x86_64::st5;
840             case 39: return Dyninst::x86_64::st6;
841             case 40: return Dyninst::x86_64::st7;
842             case 41: return Dyninst::x86_64::mm0;
843             case 42: return Dyninst::x86_64::mm1;
844             case 43: return Dyninst::x86_64::mm2;
845             case 44: return Dyninst::x86_64::mm3;
846             case 45: return Dyninst::x86_64::mm4;
847             case 46: return Dyninst::x86_64::mm5;
848             case 47: return Dyninst::x86_64::mm6;
849             case 48: return Dyninst::x86_64::mm7;
850             case 49: return Dyninst::x86_64::flags;
851             case 50: return Dyninst::x86_64::es;
852             case 51: return Dyninst::x86_64::cs;
853             case 52: return Dyninst::x86_64::ss;
854             case 53: return Dyninst::x86_64::ds;
855             case 54: return Dyninst::x86_64::fs;
856             case 55: return Dyninst::x86_64::gs;
857             case 56: return Dyninst::InvalidReg;
858             case 57: return Dyninst::InvalidReg;
859             case 58: return Dyninst::x86_64::fsbase;
860             case 59: return Dyninst::x86_64::gsbase;
861             case 60: return Dyninst::InvalidReg; 
862             case 61: return Dyninst::InvalidReg; 
863             case 62: return Dyninst::InvalidReg; //tr
864             case 63: return Dyninst::InvalidReg; //ldtr
865             case 64: return Dyninst::InvalidReg; //mxcsr
866             case 65: return Dyninst::InvalidReg; //fcw
867             case 66: return Dyninst::InvalidReg; //fsw
868          }
869          break;
870       case Arch_ppc32:
871          switch (encoding) {
872             case 0: return Dyninst::ppc32::r0;
873             case 1: return Dyninst::ppc32::r1;
874             case 2: return Dyninst::ppc32::r2;
875             case 3: return Dyninst::ppc32::r3;
876             case 4: return Dyninst::ppc32::r4;
877             case 5: return Dyninst::ppc32::r5;
878             case 6: return Dyninst::ppc32::r6;
879             case 7: return Dyninst::ppc32::r7;
880             case 8: return Dyninst::ppc32::r8;
881             case 9: return Dyninst::ppc32::r9;
882             case 10: return Dyninst::ppc32::r10;
883             case 11: return Dyninst::ppc32::r11;
884             case 12: return Dyninst::ppc32::r12;
885             case 13: return Dyninst::ppc32::r13;
886             case 14: return Dyninst::ppc32::r14;
887             case 15: return Dyninst::ppc32::r15;
888             case 16: return Dyninst::ppc32::r16;
889             case 17: return Dyninst::ppc32::r17;
890             case 18: return Dyninst::ppc32::r18;
891             case 19: return Dyninst::ppc32::r19;
892             case 20: return Dyninst::ppc32::r20;
893             case 21: return Dyninst::ppc32::r21;
894             case 22: return Dyninst::ppc32::r22;
895             case 23: return Dyninst::ppc32::r23;
896             case 24: return Dyninst::ppc32::r24;
897             case 25: return Dyninst::ppc32::r25;
898             case 26: return Dyninst::ppc32::r26;
899             case 27: return Dyninst::ppc32::r27;
900             case 28: return Dyninst::ppc32::r28;
901             case 29: return Dyninst::ppc32::r29;
902             case 30: return Dyninst::ppc32::r30;
903             case 31: return Dyninst::ppc32::r31;
904             case 32: return Dyninst::ppc32::fpr0;
905             case 33: return Dyninst::ppc32::fpr1;
906             case 34: return Dyninst::ppc32::fpr2;
907             case 35: return Dyninst::ppc32::fpr3;
908             case 36: return Dyninst::ppc32::fpr4;
909             case 37: return Dyninst::ppc32::fpr5;
910             case 38: return Dyninst::ppc32::fpr6;
911             case 39: return Dyninst::ppc32::fpr7;
912             case 40: return Dyninst::ppc32::fpr8;
913             case 41: return Dyninst::ppc32::fpr9;
914             case 42: return Dyninst::ppc32::fpr10;
915             case 43: return Dyninst::ppc32::fpr11;
916             case 44: return Dyninst::ppc32::fpr12;
917             case 45: return Dyninst::ppc32::fpr13;
918             case 46: return Dyninst::ppc32::fpr14;
919             case 47: return Dyninst::ppc32::fpr15;
920             case 48: return Dyninst::ppc32::fpr16;
921             case 49: return Dyninst::ppc32::fpr17;
922             case 50: return Dyninst::ppc32::fpr18;
923             case 51: return Dyninst::ppc32::fpr19;
924             case 52: return Dyninst::ppc32::fpr20;
925             case 53: return Dyninst::ppc32::fpr21;
926             case 54: return Dyninst::ppc32::fpr22;
927             case 55: return Dyninst::ppc32::fpr23;
928             case 56: return Dyninst::ppc32::fpr24;
929             case 57: return Dyninst::ppc32::fpr25;
930             case 58: return Dyninst::ppc32::fpr26;
931             case 59: return Dyninst::ppc32::fpr27;
932             case 60: return Dyninst::ppc32::fpr28;
933             case 61: return Dyninst::ppc32::fpr29;
934             case 62: return Dyninst::ppc32::fpr30;
935             case 63: return Dyninst::ppc32::fpr31;
936             case 64: return Dyninst::ppc32::cr;
937             case 65: return Dyninst::InvalidReg; //FPSCR
938          }
939          //Seperate switch statements to give compilers an easier time of 
940          // optimizing
941          switch (encoding) {
942             case 100: return Dyninst::ppc32::mq;
943             case 101: return Dyninst::ppc32::xer;
944             case 102: return Dyninst::InvalidReg;
945             case 103: return Dyninst::InvalidReg;
946             case 104: return Dyninst::InvalidReg; //RTCU
947             case 105: return Dyninst::InvalidReg; //RTCL
948             case 106: return Dyninst::InvalidReg;
949             case 107: return Dyninst::InvalidReg;
950             case 108: return Dyninst::ppc32::lr;
951             case 109: return Dyninst::ppc32::ctr;
952             default: return Dyninst::InvalidReg;
953          }
954          break;
955       case Arch_ppc64:
956          switch (encoding) {
957             case 0: return Dyninst::ppc64::r0;
958             case 1: return Dyninst::ppc64::r1;
959             case 2: return Dyninst::ppc64::r2;
960             case 3: return Dyninst::ppc64::r3;
961             case 4: return Dyninst::ppc64::r4;
962             case 5: return Dyninst::ppc64::r5;
963             case 6: return Dyninst::ppc64::r6;
964             case 7: return Dyninst::ppc64::r7;
965             case 8: return Dyninst::ppc64::r8;
966             case 9: return Dyninst::ppc64::r9;
967             case 10: return Dyninst::ppc64::r10;
968             case 11: return Dyninst::ppc64::r11;
969             case 12: return Dyninst::ppc64::r12;
970             case 13: return Dyninst::ppc64::r13;
971             case 14: return Dyninst::ppc64::r14;
972             case 15: return Dyninst::ppc64::r15;
973             case 16: return Dyninst::ppc64::r16;
974             case 17: return Dyninst::ppc64::r17;
975             case 18: return Dyninst::ppc64::r18;
976             case 19: return Dyninst::ppc64::r19;
977             case 20: return Dyninst::ppc64::r20;
978             case 21: return Dyninst::ppc64::r21;
979             case 22: return Dyninst::ppc64::r22;
980             case 23: return Dyninst::ppc64::r23;
981             case 24: return Dyninst::ppc64::r24;
982             case 25: return Dyninst::ppc64::r25;
983             case 26: return Dyninst::ppc64::r26;
984             case 27: return Dyninst::ppc64::r27;
985             case 28: return Dyninst::ppc64::r28;
986             case 29: return Dyninst::ppc64::r29;
987             case 30: return Dyninst::ppc64::r30;
988             case 31: return Dyninst::ppc64::r31;
989             case 32: return Dyninst::ppc64::fpr0;
990             case 33: return Dyninst::ppc64::fpr1;
991             case 34: return Dyninst::ppc64::fpr2;
992             case 35: return Dyninst::ppc64::fpr3;
993             case 36: return Dyninst::ppc64::fpr4;
994             case 37: return Dyninst::ppc64::fpr5;
995             case 38: return Dyninst::ppc64::fpr6;
996             case 39: return Dyninst::ppc64::fpr7;
997             case 40: return Dyninst::ppc64::fpr8;
998             case 41: return Dyninst::ppc64::fpr9;
999             case 42: return Dyninst::ppc64::fpr10;
1000             case 43: return Dyninst::ppc64::fpr11;
1001             case 44: return Dyninst::ppc64::fpr12;
1002             case 45: return Dyninst::ppc64::fpr13;
1003             case 46: return Dyninst::ppc64::fpr14;
1004             case 47: return Dyninst::ppc64::fpr15;
1005             case 48: return Dyninst::ppc64::fpr16;
1006             case 49: return Dyninst::ppc64::fpr17;
1007             case 50: return Dyninst::ppc64::fpr18;
1008             case 51: return Dyninst::ppc64::fpr19;
1009             case 52: return Dyninst::ppc64::fpr20;
1010             case 53: return Dyninst::ppc64::fpr21;
1011             case 54: return Dyninst::ppc64::fpr22;
1012             case 55: return Dyninst::ppc64::fpr23;
1013             case 56: return Dyninst::ppc64::fpr24;
1014             case 57: return Dyninst::ppc64::fpr25;
1015             case 58: return Dyninst::ppc64::fpr26;
1016             case 59: return Dyninst::ppc64::fpr27;
1017             case 60: return Dyninst::ppc64::fpr28;
1018             case 61: return Dyninst::ppc64::fpr29;
1019             case 62: return Dyninst::ppc64::fpr30;
1020             case 63: return Dyninst::ppc64::fpr31;
1021             case 64: return Dyninst::ppc64::cr;
1022             case 65: return Dyninst::InvalidReg; //FPSCR
1023          }
1024          //Seperate switch statements to give compilers an easier time of 
1025          // optimizing
1026          switch (encoding) {
1027             case 100: return Dyninst::ppc64::mq;
1028             case 101: return Dyninst::ppc64::xer;
1029             case 102: return Dyninst::InvalidReg;
1030             case 103: return Dyninst::InvalidReg;
1031             case 104: return Dyninst::InvalidReg; //RTCU
1032             case 105: return Dyninst::InvalidReg; //RTCL
1033             case 106: return Dyninst::InvalidReg;
1034             case 107: return Dyninst::InvalidReg;
1035             case 108: return Dyninst::ppc64::lr;
1036             case 109: return Dyninst::ppc64::ctr;
1037             default: return Dyninst::InvalidReg;
1038          }
1039          break;
1040       case Arch_none:
1041          return Dyninst::InvalidReg;
1042          break;
1043    }
1044    //Invalid Architecture passed
1045    return Dyninst::InvalidReg;
1046
1047 }
1048
1049 int MachRegister::getDwarfEnc() const
1050 {
1051    switch (getArchitecture())
1052    {
1053       case Arch_x86:
1054          switch (val()) {
1055             case Dyninst::x86::ieax: return 0;
1056             case Dyninst::x86::iecx: return 1;
1057             case Dyninst::x86::iedx: return 2;
1058             case Dyninst::x86::iebx: return 3;
1059             case Dyninst::x86::iesp: return 4;
1060             case Dyninst::x86::iebp: return 5;
1061             case Dyninst::x86::iesi: return 6;
1062             case Dyninst::x86::iedi: return 7;
1063             case Dyninst::x86::ieip: return 8;
1064             case Dyninst::x86::iflags: return 9;
1065             case Dyninst::x86::ixmm0: return 21;
1066             case Dyninst::x86::ixmm1: return 22;
1067             case Dyninst::x86::ixmm2: return 23;
1068             case Dyninst::x86::ixmm3: return 24;
1069             case Dyninst::x86::ixmm4: return 25;
1070             case Dyninst::x86::ixmm5: return 26;
1071             case Dyninst::x86::ixmm6: return 27;
1072             case Dyninst::x86::ixmm7: return 28;
1073             case Dyninst::x86::imm0: return 29;
1074             case Dyninst::x86::imm1: return 30;
1075             case Dyninst::x86::imm2: return 31;
1076             case Dyninst::x86::imm3: return 32;
1077             case Dyninst::x86::imm4: return 33;
1078             case Dyninst::x86::imm5: return 34;
1079             case Dyninst::x86::imm6: return 35;
1080             case Dyninst::x86::imm7: return 36;
1081             case Dyninst::x86::ies: return 40;
1082             case Dyninst::x86::ics: return 41;
1083             case Dyninst::x86::iss: return 42;
1084             case Dyninst::x86::ids: return 43;
1085             case Dyninst::x86::ifs: return 44;
1086             case Dyninst::x86::igs: return 45;
1087             default: return -1;
1088          }
1089          break;
1090       case Arch_x86_64:
1091          switch (val()) {
1092             case Dyninst::x86_64::irax: return 0;
1093             case Dyninst::x86_64::irdx: return 1;
1094             case Dyninst::x86_64::ircx: return 2;
1095             case Dyninst::x86_64::irbx: return 3;
1096             case Dyninst::x86_64::irsi: return 4;
1097             case Dyninst::x86_64::irdi: return 5;
1098             case Dyninst::x86_64::irbp: return 6;
1099             case Dyninst::x86_64::irsp: return 7;
1100             case Dyninst::x86_64::ir8: return 8;
1101             case Dyninst::x86_64::ir9: return 9;
1102             case Dyninst::x86_64::ir10: return 10;
1103             case Dyninst::x86_64::ir11: return 11;
1104             case Dyninst::x86_64::ir12: return 12;
1105             case Dyninst::x86_64::ir13: return 13;
1106             case Dyninst::x86_64::ir14: return 14;
1107             case Dyninst::x86_64::ir15: return 15;
1108             case Dyninst::x86_64::irip: return 16;
1109             case Dyninst::x86_64::ixmm0: return 17;
1110             case Dyninst::x86_64::ixmm1: return 18;
1111             case Dyninst::x86_64::ixmm2: return 19;
1112             case Dyninst::x86_64::ixmm3: return 20;
1113             case Dyninst::x86_64::ixmm4: return 21;
1114             case Dyninst::x86_64::ixmm5: return 22;
1115             case Dyninst::x86_64::ixmm6: return 23;
1116             case Dyninst::x86_64::ixmm7: return 24;
1117             case Dyninst::x86_64::ixmm8: return 25;
1118             case Dyninst::x86_64::ixmm9: return 26;
1119             case Dyninst::x86_64::ixmm10: return 27;
1120             case Dyninst::x86_64::ixmm11: return 28;
1121             case Dyninst::x86_64::ixmm12: return 29;
1122             case Dyninst::x86_64::ixmm13: return 30;
1123             case Dyninst::x86_64::ixmm14: return 31;
1124             case Dyninst::x86_64::ixmm15: return 32;
1125             case Dyninst::x86_64::imm0: return 41;
1126             case Dyninst::x86_64::imm1: return 42;
1127             case Dyninst::x86_64::imm2: return 43;
1128             case Dyninst::x86_64::imm3: return 44;
1129             case Dyninst::x86_64::imm4: return 45;
1130             case Dyninst::x86_64::imm5: return 46;
1131             case Dyninst::x86_64::imm6: return 47;
1132             case Dyninst::x86_64::imm7: return 48;
1133             case Dyninst::x86_64::iflags: return 49;
1134             case Dyninst::x86_64::ies: return 50;
1135             case Dyninst::x86_64::ics: return 51;
1136             case Dyninst::x86_64::iss: return 52;
1137             case Dyninst::x86_64::ids: return 53;
1138             case Dyninst::x86_64::ifs: return 54;
1139             case Dyninst::x86_64::igs: return 55;
1140             case Dyninst::x86_64::ifsbase: return 58;
1141             case Dyninst::x86_64::igsbase: return 59;
1142             default: return -1;
1143          }
1144          break;
1145       case Arch_ppc32:
1146          switch (val()) {
1147             case Dyninst::ppc32::ir0: return 0;
1148             case Dyninst::ppc32::ir1: return 1;
1149             case Dyninst::ppc32::ir2: return 2;
1150             case Dyninst::ppc32::ir3: return 3;
1151             case Dyninst::ppc32::ir4: return 4;
1152             case Dyninst::ppc32::ir5: return 5;
1153             case Dyninst::ppc32::ir6: return 6;
1154             case Dyninst::ppc32::ir7: return 7;
1155             case Dyninst::ppc32::ir8: return 8;
1156             case Dyninst::ppc32::ir9: return 9;
1157             case Dyninst::ppc32::ir10: return 10;
1158             case Dyninst::ppc32::ir11: return 11;
1159             case Dyninst::ppc32::ir12: return 12;
1160             case Dyninst::ppc32::ir13: return 13;
1161             case Dyninst::ppc32::ir14: return 14;
1162             case Dyninst::ppc32::ir15: return 15;
1163             case Dyninst::ppc32::ir16: return 16;
1164             case Dyninst::ppc32::ir17: return 17;
1165             case Dyninst::ppc32::ir18: return 18;
1166             case Dyninst::ppc32::ir19: return 19;
1167             case Dyninst::ppc32::ir20: return 20;
1168             case Dyninst::ppc32::ir21: return 21;
1169             case Dyninst::ppc32::ir22: return 22;
1170             case Dyninst::ppc32::ir23: return 23;
1171             case Dyninst::ppc32::ir24: return 24;
1172             case Dyninst::ppc32::ir25: return 25;
1173             case Dyninst::ppc32::ir26: return 26;
1174             case Dyninst::ppc32::ir27: return 27;
1175             case Dyninst::ppc32::ir28: return 28;
1176             case Dyninst::ppc32::ir29: return 29;
1177             case Dyninst::ppc32::ir30: return 30;
1178             case Dyninst::ppc32::ir31: return 31;
1179             case Dyninst::ppc32::ifpr0: return 32;
1180             case Dyninst::ppc32::ifpr1: return 33;
1181             case Dyninst::ppc32::ifpr2: return 34;
1182             case Dyninst::ppc32::ifpr3: return 35;
1183             case Dyninst::ppc32::ifpr4: return 36;
1184             case Dyninst::ppc32::ifpr5: return 37;
1185             case Dyninst::ppc32::ifpr6: return 38;
1186             case Dyninst::ppc32::ifpr7: return 39;
1187             case Dyninst::ppc32::ifpr8: return 40;
1188             case Dyninst::ppc32::ifpr9: return 41;
1189             case Dyninst::ppc32::ifpr10: return 42;
1190             case Dyninst::ppc32::ifpr11: return 43;
1191             case Dyninst::ppc32::ifpr12: return 44;
1192             case Dyninst::ppc32::ifpr13: return 45;
1193             case Dyninst::ppc32::ifpr14: return 46;
1194             case Dyninst::ppc32::ifpr15: return 47;
1195             case Dyninst::ppc32::ifpr16: return 48;
1196             case Dyninst::ppc32::ifpr17: return 49;
1197             case Dyninst::ppc32::ifpr18: return 50;
1198             case Dyninst::ppc32::ifpr19: return 51;
1199             case Dyninst::ppc32::ifpr20: return 52;
1200             case Dyninst::ppc32::ifpr21: return 53;
1201             case Dyninst::ppc32::ifpr22: return 54;
1202             case Dyninst::ppc32::ifpr23: return 55;
1203             case Dyninst::ppc32::ifpr24: return 56;
1204             case Dyninst::ppc32::ifpr25: return 57;
1205             case Dyninst::ppc32::ifpr26: return 58;
1206             case Dyninst::ppc32::ifpr27: return 59;
1207             case Dyninst::ppc32::ifpr28: return 60;
1208             case Dyninst::ppc32::ifpr29: return 61;
1209             case Dyninst::ppc32::ifpr30: return 62;
1210             case Dyninst::ppc32::ifpr31: return 63;
1211             case Dyninst::ppc32::icr: return 64;
1212             case Dyninst::ppc32::imq: return 100;
1213             case Dyninst::ppc32::ixer: return 101;
1214             case Dyninst::ppc32::ilr: return 108;
1215             case Dyninst::ppc32::ictr: return 109;
1216             default: return -1;
1217          }
1218       case Arch_ppc64:
1219          switch (val()) {
1220             case Dyninst::ppc64::ir0: return 0;
1221             case Dyninst::ppc64::ir1: return 1;
1222             case Dyninst::ppc64::ir2: return 2;
1223             case Dyninst::ppc64::ir3: return 3;
1224             case Dyninst::ppc64::ir4: return 4;
1225             case Dyninst::ppc64::ir5: return 5;
1226             case Dyninst::ppc64::ir6: return 6;
1227             case Dyninst::ppc64::ir7: return 7;
1228             case Dyninst::ppc64::ir8: return 8;
1229             case Dyninst::ppc64::ir9: return 9;
1230             case Dyninst::ppc64::ir10: return 10;
1231             case Dyninst::ppc64::ir11: return 11;
1232             case Dyninst::ppc64::ir12: return 12;
1233             case Dyninst::ppc64::ir13: return 13;
1234             case Dyninst::ppc64::ir14: return 14;
1235             case Dyninst::ppc64::ir15: return 15;
1236             case Dyninst::ppc64::ir16: return 16;
1237             case Dyninst::ppc64::ir17: return 17;
1238             case Dyninst::ppc64::ir18: return 18;
1239             case Dyninst::ppc64::ir19: return 19;
1240             case Dyninst::ppc64::ir20: return 20;
1241             case Dyninst::ppc64::ir21: return 21;
1242             case Dyninst::ppc64::ir22: return 22;
1243             case Dyninst::ppc64::ir23: return 23;
1244             case Dyninst::ppc64::ir24: return 24;
1245             case Dyninst::ppc64::ir25: return 25;
1246             case Dyninst::ppc64::ir26: return 26;
1247             case Dyninst::ppc64::ir27: return 27;
1248             case Dyninst::ppc64::ir28: return 28;
1249             case Dyninst::ppc64::ir29: return 29;
1250             case Dyninst::ppc64::ir30: return 30;
1251             case Dyninst::ppc64::ir31: return 31;
1252             case Dyninst::ppc64::ifpr0: return 32;
1253             case Dyninst::ppc64::ifpr1: return 33;
1254             case Dyninst::ppc64::ifpr2: return 34;
1255             case Dyninst::ppc64::ifpr3: return 35;
1256             case Dyninst::ppc64::ifpr4: return 36;
1257             case Dyninst::ppc64::ifpr5: return 37;
1258             case Dyninst::ppc64::ifpr6: return 38;
1259             case Dyninst::ppc64::ifpr7: return 39;
1260             case Dyninst::ppc64::ifpr8: return 40;
1261             case Dyninst::ppc64::ifpr9: return 41;
1262             case Dyninst::ppc64::ifpr10: return 42;
1263             case Dyninst::ppc64::ifpr11: return 43;
1264             case Dyninst::ppc64::ifpr12: return 44;
1265             case Dyninst::ppc64::ifpr13: return 45;
1266             case Dyninst::ppc64::ifpr14: return 46;
1267             case Dyninst::ppc64::ifpr15: return 47;
1268             case Dyninst::ppc64::ifpr16: return 48;
1269             case Dyninst::ppc64::ifpr17: return 49;
1270             case Dyninst::ppc64::ifpr18: return 50;
1271             case Dyninst::ppc64::ifpr19: return 51;
1272             case Dyninst::ppc64::ifpr20: return 52;
1273             case Dyninst::ppc64::ifpr21: return 53;
1274             case Dyninst::ppc64::ifpr22: return 54;
1275             case Dyninst::ppc64::ifpr23: return 55;
1276             case Dyninst::ppc64::ifpr24: return 56;
1277             case Dyninst::ppc64::ifpr25: return 57;
1278             case Dyninst::ppc64::ifpr26: return 58;
1279             case Dyninst::ppc64::ifpr27: return 59;
1280             case Dyninst::ppc64::ifpr28: return 60;
1281             case Dyninst::ppc64::ifpr29: return 61;
1282             case Dyninst::ppc64::ifpr30: return 62;
1283             case Dyninst::ppc64::ifpr31: return 63;
1284             case Dyninst::ppc64::icr: return 64;
1285             case Dyninst::ppc64::imq: return 100;
1286             case Dyninst::ppc64::ixer: return 101;
1287             case Dyninst::ppc64::ilr: return 108;
1288             case Dyninst::ppc64::ictr: return 109;
1289             default: return -1;
1290          }
1291          break;
1292       case Arch_none:
1293          return -1;
1294    }
1295    //Invalid register passed
1296    return -1;
1297 }
1298
1299 unsigned Dyninst::getArchAddressWidth(Dyninst::Architecture arch)
1300 {
1301    switch (arch) {
1302       case Arch_none: 
1303          return 0;
1304       case Arch_x86:
1305       case Arch_ppc32:
1306          return 4;
1307       case Arch_x86_64:
1308       case Arch_ppc64:
1309          return 8;
1310    }
1311    return 0;
1312 }
1313