debugsteppr can walk, but with errors
[dyninst.git] / common / src / dyn_regs.C
1 /*
2  * See the dyninst/COPYRIGHT file for copyright information.
3  *
4  * We provide the Paradyn Tools (below described as "Paradyn")
5  * on an AS IS basis, and do not warrant its validity or performance.
6  * We reserve the right to update, modify, or discontinue this
7  * software at any time.  We shall have no obligation to supply such
8  * updates or modifications or any other form of support to you.
9  *
10  * By your use of Paradyn, you understand and agree that we (or any
11  * other person or entity with proprietary rights in Paradyn) are
12  * under no obligation to provide either maintenance services,
13  * update services, notices of latent defects, or correction of
14  * defects for Paradyn.
15  *
16  * This library is free software; you can redistribute it and/or
17  * modify it under the terms of the GNU Lesser General Public
18  * License as published by the Free Software Foundation; either
19  * version 2.1 of the License, or (at your option) any later version.
20  *
21  * This library is distributed in the hope that it will be useful,
22  * but WITHOUT ANY WARRANTY; without even the implied warranty of
23  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
24  * Lesser General Public License for more details.
25  *
26  * You should have received a copy of the GNU Lesser General Public
27  * License along with this library; if not, write to the Free Software
28  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
29  */
30
31 #define DYN_DEFINE_REGS
32 #include "common/h/dyn_regs.h"
33
34 #include "external/rose/rose-compat.h"
35 #include "external/rose/powerpcInstructionEnum.h"
36
37 #include <iostream>
38
39 using namespace Dyninst;
40
41 boost::shared_ptr<MachRegister::NameMap> MachRegister::names()
42 {
43     static boost::shared_ptr<MachRegister::NameMap> store =
44        boost::shared_ptr<MachRegister::NameMap>(new MachRegister::NameMap);
45     return store;
46 }
47
48 MachRegister::MachRegister() :
49    reg(0)
50 {
51 }
52
53 MachRegister::MachRegister(signed int r) :
54    reg(r)
55 {
56 }
57
58 MachRegister::MachRegister(signed int r, const char *n) :
59    reg(r)
60 {
61         (*names())[r] = std::string(n);
62 }
63
64 MachRegister::MachRegister(signed int r, std::string n) :
65 reg(r)
66 {
67         (*names())[r] = n;
68 }
69
70 unsigned int MachRegister::regClass() const
71 {
72     return reg & 0x00ff0000;
73 }
74
75 MachRegister MachRegister::getBaseRegister() const {
76    switch (getArchitecture()) {
77       case Arch_x86:
78          if (reg & x86::GPR) return MachRegister(reg & 0xfffff0ff);
79          else return *this;
80       case Arch_x86_64:
81          if (reg & x86_64::GPR) return MachRegister(reg & 0xfffff0ff);
82          else return *this;
83       case Arch_ppc32:
84       case Arch_ppc64:
85       case Arch_none:
86          return *this;
87                 case Arch_aarch32:
88                 case Arch_aarch64:
89                                   //not verified
90                    return *this;
91    }
92    return InvalidReg;
93 }
94
95 Architecture MachRegister::getArchitecture() const {
96    return (Architecture) (reg & 0xff000000);
97 }
98
99 bool MachRegister::isValid() const {
100    return (reg != InvalidReg.reg);
101 }
102
103 MachRegisterVal MachRegister::getSubRegValue(const MachRegister& subreg,
104                                              MachRegisterVal &orig) const
105 {
106   if( getArchitecture() == Arch_aarch64 ){
107     assert(0);//this is not implemented
108   }
109
110    if (subreg.reg == reg ||
111        getArchitecture() == Arch_ppc32 ||
112        getArchitecture() == Arch_ppc64)
113       return orig;
114
115    assert(subreg.getBaseRegister() == getBaseRegister());
116    switch ((subreg.reg & 0x00000f00) >> 8) {
117       case 0x0: return orig;
118       case 0x1: return (orig & 0xff);
119       case 0x2: return (orig & 0xff00) >> 8;
120       case 0x3: return (orig & 0xffff);
121       case 0xf: return (orig & 0xffffffff);
122       default: assert(0); return orig;
123    }
124 }
125
126 std::string MachRegister::name() const {
127         assert(names() != NULL);
128         NameMap::const_iterator iter = names()->find(reg);
129         if (iter != names()->end()) {
130                 return iter->second;
131         }
132         return std::string("<INVALID_REG>");
133 }
134
135 unsigned int MachRegister::size() const {
136    switch (getArchitecture())
137    {
138       case Arch_x86:
139          switch (reg & 0x0000ff00) {
140             case x86::L_REG: //L_REG
141             case x86::H_REG: //H_REG
142                return 1;
143             case x86::W_REG: //W_REG
144                return 2;
145             case x86::FULL: //FULL
146                return 4;
147             case x86::QUAD:
148                return 8;
149             case x86::OCT:
150                return 16;
151             case x86::FPDBL:
152                return 10;
153             case x86::BIT:
154                return 0;
155             default:
156                return 0;//KEVINTODO: removed sanity-check assert because of asprotect fuzz testing, could use this as a sign that the parse has gone into junk
157                assert(0);
158          }
159       case Arch_x86_64:
160          switch (reg & 0x0000ff00) {
161             case x86_64::L_REG: //L_REG
162             case x86_64::H_REG: //H_REG
163                 return 1;
164             case x86_64::W_REG: //W_REG
165                 return 2;
166             case x86_64::FULL: //FULL
167                 return 8;
168             case x86_64::D_REG:
169                return 4;
170             case x86_64::OCT:
171                return 16;
172             case x86_64::FPDBL:
173                return 10;
174             case x86_64::BIT:
175                return 0;
176             default:
177                return 0; // Xiaozhu: do not assert, but return 0 as an indication of parsing junk.
178                assert(0);
179          }
180       case Arch_ppc32: {
181          int reg_class = reg & 0x00ff0000;
182          if (reg_class == ppc32::FPR || reg_class == ppc32::FSR)
183             return 8;
184          return 4;
185       }
186       case Arch_ppc64:
187                 case Arch_aarch64:
188         if((reg & 0x00ff0000) == aarch64::FPR)
189           return 16; //aarch64: 128bit = 16*8bit
190         return 8; //aarch64: 64bit = 8*8
191       case Arch_aarch32:
192         assert(0);
193       case Arch_none:
194          return 0;
195    }
196    return 0; //Unreachable, but disable warnings
197 }
198
199 bool MachRegister::operator<(const MachRegister &a) const {
200    return (reg < a.reg);
201 }
202
203 bool MachRegister::operator==(const MachRegister &a) const {
204    return (reg == a.reg);
205 }
206
207 MachRegister::operator signed int() const {
208    return reg;
209 }
210
211 signed int MachRegister::val() const {
212    return reg;
213 }
214
215
216 MachRegister MachRegister::getPC(Dyninst::Architecture arch)
217 {
218    switch (arch)
219    {
220       case Arch_x86:
221          return x86::eip;
222       case Arch_x86_64:
223          return x86_64::rip;
224       case Arch_ppc32:
225          return ppc32::pc;
226       case Arch_ppc64:
227          return ppc64::pc;
228       case Arch_aarch64:  //aarch64: pc is not writable
229          return aarch64::pc;
230       case Arch_aarch32:
231          assert(0);
232       case Arch_none:
233          return InvalidReg;
234    }
235    return InvalidReg;
236 }
237
238
239 MachRegister MachRegister::getReturnAddress(Dyninst::Architecture arch)
240 {
241    switch (arch)
242    {
243       case Arch_x86:
244           assert(0); //not implemented
245       case Arch_x86_64:
246           assert(0); //not implemented
247       case Arch_ppc32:
248           assert(0); //not implemented
249       case Arch_ppc64:
250           assert(0); //not implemented
251       case Arch_aarch64:  //aarch64: x30 stores the RA for current frame
252          return aarch64::x30;
253       case Arch_aarch32:
254          assert(0);
255       case Arch_none:
256          return InvalidReg;
257    }
258    return InvalidReg;
259 }
260
261 MachRegister MachRegister::getFramePointer(Dyninst::Architecture arch)
262 {
263    switch (arch)
264    {
265       case Arch_x86:
266          return x86::ebp;
267       case Arch_x86_64:
268          return x86_64::rbp;
269       case Arch_ppc32:
270          return ppc32::r1;
271       case Arch_ppc64:
272          return ppc64::r1;
273       case Arch_aarch64:
274          return aarch64::x29; //aarch64: frame pointer is X29 by convention
275       case Arch_none:
276          return InvalidReg;
277       default:
278          assert(0);
279          return InvalidReg;
280    }
281    return InvalidReg;
282 }
283
284 MachRegister MachRegister::getStackPointer(Dyninst::Architecture arch)
285 {
286    switch (arch)
287    {
288       case Arch_x86:
289          return x86::esp;
290       case Arch_x86_64:
291          return x86_64::rsp;
292       case Arch_ppc32:
293          return ppc32::r1;
294       case Arch_ppc64:
295          return ppc64::r1;
296       case Arch_aarch64:
297          return aarch64::sp; //aarch64: stack pointer is an independent register
298       case Arch_aarch32:
299          assert(0);
300       case Arch_none:
301          return InvalidReg;
302       default:
303          assert(0);
304          return InvalidReg;
305    }
306    return InvalidReg;
307 }
308
309 MachRegister MachRegister::getSyscallNumberReg(Dyninst::Architecture arch)
310 {
311     switch (arch)
312     {
313         case Arch_x86:
314             return x86::eax;
315         case Arch_x86_64:
316             return x86_64::rax;
317         case Arch_ppc32:
318             return ppc32::r0;
319         case Arch_ppc64:
320             return ppc64::r0;
321         case Arch_aarch64:
322             return aarch64::x8;
323         case Arch_aarch32:
324             assert(0);
325         case Arch_none:
326             return InvalidReg;
327       default:
328          assert(0);
329          return InvalidReg;
330     }
331     return InvalidReg;
332 }
333
334 MachRegister MachRegister::getSyscallNumberOReg(Dyninst::Architecture arch)
335 {
336     switch (arch)
337     {
338         case Arch_x86:
339             return x86::oeax;
340         case Arch_x86_64:
341             return x86_64::orax;
342         case Arch_ppc32:
343             return ppc32::r0;
344         case Arch_ppc64:
345             return ppc64::r0;
346         case Arch_aarch64:
347             return aarch64::x8;
348         case Arch_none:
349             return InvalidReg;
350       default:
351          assert(0);
352          return InvalidReg;
353     }
354     return InvalidReg;
355 }
356
357 MachRegister MachRegister::getSyscallReturnValueReg(Dyninst::Architecture arch)
358 {
359     switch (arch)
360     {
361         case Arch_x86:
362             return x86::eax;
363         case Arch_x86_64:
364             return x86_64::rax;
365         case Arch_ppc32:
366             return ppc32::r3;
367         case Arch_ppc64:
368             return ppc64::r3;
369         case Arch_aarch64:
370             return aarch64::x0; //returned value is save in x0
371         case Arch_none:
372             return InvalidReg;
373       default:
374          assert(0);
375          return InvalidReg;
376     }
377     return InvalidReg;
378 }
379
380 bool MachRegister::isPC() const
381 {
382    return (*this == x86_64::rip || *this == x86::eip ||
383            *this == ppc32::pc || *this == ppc64::pc ||
384            *this == aarch64::pc );
385 }
386
387 bool MachRegister::isFramePointer() const
388 {
389    return (*this == x86_64::rbp || *this == x86::ebp ||
390            *this == FrameBase ||
391            *this == aarch64::x29);
392 }
393
394 bool MachRegister::isStackPointer() const
395 {
396    return (*this == x86_64::rsp || *this == x86::esp ||
397            *this == ppc32::r1   || *this == ppc64::r1 ||
398            *this == aarch64::sp);
399 }
400
401 bool MachRegister::isSyscallNumberReg() const
402 {
403    return ( *this == x86_64::orax || *this == x86::oeax ||
404             *this == ppc32::r1    || *this == ppc64::r1 ||
405             *this == aarch64::x8
406             );
407 }
408
409 bool MachRegister::isSyscallReturnValueReg() const
410 {
411    if(getArchitecture() == Arch_aarch64)
412       assert(0);
413     return (*this == x86_64::rax || *this == x86::eax ||
414             *this == ppc32::r1   || *this == ppc64::r1 ||
415             *this == aarch64::x0
416             );
417 }
418
419 COMMON_EXPORT bool Dyninst::isSegmentRegister(int regClass)
420 {
421    return 0 != (regClass & x86::SEG);
422 }
423
424 void MachRegister::getROSERegister(int &c, int &n, int &p)
425 {
426    // Rose: class, number, position
427    // Dyninst: category, base id, subrange
428
429    signed int category = (reg & 0x00ff0000);
430    signed int subrange = (reg & 0x0000ff00);
431    signed int baseID =   (reg & 0x000000ff);
432
433    switch (getArchitecture()) {
434       case Arch_x86:
435          switch (category) {
436             case x86::GPR:
437                c = x86_regclass_gpr;
438                switch (baseID) {
439                   case x86::BASEA:
440                      n = x86_gpr_ax;
441                      break;
442                   case x86::BASEC:
443                      n = x86_gpr_cx;
444                      break;
445                   case x86::BASED:
446                      n = x86_gpr_dx;
447                      break;
448                   case x86::BASEB:
449                      n = x86_gpr_bx;
450                      break;
451                   case x86::BASESP:
452                      n = x86_gpr_sp;
453                      break;
454                   case x86::BASEBP:
455                      n = x86_gpr_bp;
456                      break;
457                   case x86::BASESI:
458                      n = x86_gpr_si;
459                      break;
460                   case x86::BASEDI:
461                      n = x86_gpr_di;
462                      break;
463                   default:
464                      n = 0;
465                      break;
466                }
467                break;
468             case x86::SEG:
469                c = x86_regclass_segment;
470                switch (baseID) {
471                   case 0x0:
472                      n = x86_segreg_ds;
473                      break;
474                   case 0x1:
475                      n = x86_segreg_es;
476                      break;
477                   case 0x2:
478                      n = x86_segreg_fs;
479                      break;
480                   case 0x3:
481                      n = x86_segreg_gs;
482                      break;
483                   case 0x4:
484                      n = x86_segreg_cs;
485                      break;
486                   case 0x5:
487                      n = x86_segreg_ss;
488                      break;
489                   default:
490                      n = 0;
491                      break;
492                }
493                break;
494             case x86::FLAG:
495                c = x86_regclass_flags;
496                switch(baseID) {
497                  case x86::CF:
498                          n = x86_flag_cf;
499                          break;
500                  case x86::PF:
501                          n = x86_flag_pf;
502                          break;
503                  case x86::AF:
504                          n = x86_flag_af;
505                          break;
506                  case x86::ZF:
507                          n = x86_flag_zf;
508                          break;
509                  case x86::SF:
510                          n = x86_flag_sf;
511                          break;
512                  case x86::TF:
513                          n = x86_flag_tf;
514                          break;
515                  case x86::IF:
516                          n = x86_flag_if;
517                          break;
518                  case x86::DF:
519                          n = x86_flag_df;
520                          break;
521                  case x86::OF:
522                          n = x86_flag_of;
523                          break;
524                  default:
525                          assert(0);
526                          break;
527                  }
528          break;
529          case x86::MISC:
530                c = x86_regclass_unknown;
531                break;
532          case x86::XMM:
533             c = x86_regclass_xmm;
534             n = baseID;
535             break;
536          case x86::MMX:
537             c = x86_regclass_mm;
538             n = baseID;
539             break;
540          case x86::CTL:
541             c = x86_regclass_cr;
542             n = baseID;
543             break;
544          case x86::DBG:
545             c = x86_regclass_dr;
546             n = baseID;
547             break;
548          case x86::TST:
549             c = x86_regclass_unknown;
550             break;
551          case 0:
552            switch (baseID) {
553               case 0x10:
554                  c = x86_regclass_ip;
555                  n = 0;
556                  break;
557               default:
558                  c = x86_regclass_unknown;
559                  break;
560            }
561          break;
562          }
563       break;
564     case Arch_x86_64: 
565          switch (category) {
566             case x86_64::GPR:
567                c = x86_regclass_gpr;
568                switch (baseID) {
569                   case x86_64::BASEA:
570                      n = x86_gpr_ax;
571                      break;
572                   case x86_64::BASEC:
573                      n = x86_gpr_cx;
574                      break;
575                   case x86_64::BASED:
576                      n = x86_gpr_dx;
577                      break;
578                   case x86_64::BASEB:
579                      n = x86_gpr_bx;
580                      break;
581                   case x86_64::BASESP:
582                      n = x86_gpr_sp;
583                      break;
584                   case x86_64::BASEBP:
585                      n = x86_gpr_bp;
586                      break;
587                   case x86_64::BASESI:
588                      n = x86_gpr_si;
589                      break;
590                   case x86_64::BASEDI:
591                      n = x86_gpr_di;
592                      break;
593                   case x86_64::BASE8:
594                      n = x86_gpr_r8;
595                      break;
596                   case x86_64::BASE9:
597                      n = x86_gpr_r9;
598                      break;
599                   case x86_64::BASE10:
600                      n = x86_gpr_r10;
601                      break;
602                   case x86_64::BASE11:
603                      n = x86_gpr_r11;
604                      break;
605                   case x86_64::BASE12:
606                      n = x86_gpr_r12;
607                      break;
608                   case x86_64::BASE13:
609                      n = x86_gpr_r13;
610                      break;
611                   case x86_64::BASE14:
612                      n = x86_gpr_r14;
613                      break;
614                   case x86_64::BASE15:
615                      n = x86_gpr_r15;
616                      break;
617                   default:
618                      n = 0;
619                      break;
620                }
621                break;
622             case x86_64::SEG:
623                c = x86_regclass_segment;
624                switch (baseID) {
625                   case 0x0:
626                      n = x86_segreg_ds;
627                      break;
628                   case 0x1:
629                      n = x86_segreg_es;
630                      break;
631                   case 0x2:
632                      n = x86_segreg_fs;
633                      break;
634                   case 0x3:
635                      n = x86_segreg_gs;
636                      break;
637                   case 0x4:
638                      n = x86_segreg_cs;
639                      break;
640                   case 0x5:
641                      n = x86_segreg_ss;
642                      break;
643                   default:
644                      n = 0;
645                      break;
646                }
647                break;
648             case x86_64::FLAG:
649                c = x86_regclass_flags;
650                switch(baseID) {
651                case x86_64::CF:
652                  n = x86_flag_cf;
653                  break;
654                case x86_64::PF:
655                  n = x86_flag_pf;
656                  break;
657                case x86_64::AF:
658                  n = x86_flag_af;
659                  break;
660                case x86_64::ZF:
661                  n = x86_flag_zf;
662                  break;
663                case x86_64::SF:
664                  n = x86_flag_sf;
665                  break;
666                case x86_64::TF:
667                  n = x86_flag_tf;
668                  break;
669                case x86_64::IF:
670                  n = x86_flag_if;
671                  break;
672                case x86_64::DF:
673                  n = x86_flag_df;
674                  break;
675                case x86_64::OF:
676                  n = x86_flag_of;
677                  break;
678                default:
679                  assert(0);
680                  break;
681                }
682                break;
683             case x86_64::MISC:
684                c = x86_regclass_unknown;
685                break;
686             case x86_64::XMM:
687                c = x86_regclass_xmm;
688                n = baseID;
689                break;
690             case x86_64::MMX:
691                c = x86_regclass_mm;
692                n = baseID;
693                break;
694             case x86_64::CTL:
695                c = x86_regclass_cr;
696                n = baseID;
697                break;
698             case x86_64::DBG:
699                c = x86_regclass_dr;
700                n = baseID;
701                break;
702             case x86_64::TST:
703                c = x86_regclass_unknown;
704                break;
705             case 0:
706                switch (baseID) {
707                   case 0x10:
708                      c = x86_regclass_ip;
709                      n = 0;
710                      break;
711                   default:
712                      c = x86_regclass_unknown;
713                      break;
714                }
715                break;
716          }
717          break;
718        case Arch_ppc32:
719        case Arch_ppc64: // 64-bit not supported in ROSE
720        {
721          baseID = reg & 0x0000FFFF;
722            n = baseID;
723            switch(category)
724            {
725                case ppc32::GPR:
726                    c = powerpc_regclass_gpr;
727                    break;
728                case ppc32::FPR:
729                case ppc32::FSR:
730                    c = powerpc_regclass_fpr;
731                    break;
732                case ppc32::SPR:
733                {
734                    if(baseID < 613) {
735                        c = powerpc_regclass_spr;
736                    } else if(baseID < 621 ) {
737                        c = powerpc_regclass_sr; 
738                    } else {
739                        c = powerpc_regclass_cr;
740                        n = baseID - 621;
741                        if(n > 7) {
742                          n = 0;
743                          p = powerpc_condreggranularity_whole;
744                        } else {
745                          p = powerpc_condreggranularity_field;
746                        }
747
748                    }
749                }
750                break;
751                default:
752                    assert(!"unknown register type!");
753                    break;
754            }
755            return;
756        }
757        break;
758       case Arch_aarch64:
759       {
760         assert(0);
761         return;
762       }
763       default:
764          c = x86_regclass_unknown;
765          n = 0;
766          break;
767    }
768
769    switch (getArchitecture()) {
770       case Arch_x86:
771          switch (subrange) {
772             case x86::OCT:
773             case x86::FPDBL:
774                p = x86_regpos_qword;
775                break;
776             case x86::H_REG:
777                p = x86_regpos_high_byte;
778                break;
779             case x86::L_REG:
780                p = x86_regpos_low_byte;
781                break;
782             case x86::W_REG:
783                p = x86_regpos_word;
784                break;
785             case x86::FULL:
786             case x86_64::D_REG:
787                p = x86_regpos_dword;
788                break;
789             case x86::BIT:
790                p = x86_regpos_all;
791                break;
792          }
793          break;
794
795       case Arch_x86_64:
796          switch (subrange) {
797             case x86::FULL:
798             case x86::OCT:
799             case x86::FPDBL:
800                p = x86_regpos_qword;
801                break;
802             case x86::H_REG:
803                p = x86_regpos_high_byte;
804                break;
805             case x86::L_REG:
806                p = x86_regpos_low_byte;
807                break;
808             case x86::W_REG:
809                p = x86_regpos_word;
810                break;
811             case x86_64::D_REG:
812                p = x86_regpos_dword;
813                break;
814                  case x86::BIT:
815                  p = x86_regpos_all;
816                  break;
817          }
818       break;
819       case Arch_aarch64:
820       {
821           assert(0);
822         }
823       default:
824         p = x86_regpos_unknown;
825    }
826 }
827
828 MachRegister MachRegister::DwarfEncToReg(int encoding, Dyninst::Architecture arch)
829 {
830    switch (arch)
831    {
832       case Arch_x86:
833          switch (encoding) {
834             case 0: return Dyninst::x86::eax;
835             case 1: return Dyninst::x86::ecx;
836             case 2: return Dyninst::x86::edx;
837             case 3: return Dyninst::x86::ebx;
838             case 4: return Dyninst::x86::esp;
839             case 5: return Dyninst::x86::ebp;
840             case 6: return Dyninst::x86::esi;
841             case 7: return Dyninst::x86::edi;
842             case 8: return Dyninst::x86::eip;
843             case 9: return Dyninst::x86::flags;
844             case 10: return Dyninst::InvalidReg;
845             case 11: return Dyninst::x86::st0;
846             case 12: return Dyninst::x86::st1;
847             case 13: return Dyninst::x86::st2;
848             case 14: return Dyninst::x86::st3;
849             case 15: return Dyninst::x86::st4;
850             case 16: return Dyninst::x86::st5;
851             case 17: return Dyninst::x86::st6;
852             case 18: return Dyninst::x86::st7;
853             case 19: return Dyninst::InvalidReg;
854             case 20: return Dyninst::InvalidReg;
855             case 21: return Dyninst::x86::xmm0;
856             case 22: return Dyninst::x86::xmm1;
857             case 23: return Dyninst::x86::xmm2;
858             case 24: return Dyninst::x86::xmm3;
859             case 25: return Dyninst::x86::xmm4;
860             case 26: return Dyninst::x86::xmm5;
861             case 27: return Dyninst::x86::xmm6;
862             case 28: return Dyninst::x86::xmm7;
863             case 29: return Dyninst::x86::mm0;
864             case 30: return Dyninst::x86::mm1;
865             case 31: return Dyninst::x86::mm2;
866             case 32: return Dyninst::x86::mm3;
867             case 33: return Dyninst::x86::mm4;
868             case 34: return Dyninst::x86::mm5;
869             case 35: return Dyninst::x86::mm6;
870             case 36: return Dyninst::x86::mm7;
871             case 37: return Dyninst::InvalidReg; //fcw
872             case 38: return Dyninst::InvalidReg; //fsw
873             case 39: return Dyninst::InvalidReg; //mxcsr
874             case 40: return Dyninst::x86::es;
875             case 41: return Dyninst::x86::cs;
876             case 42: return Dyninst::x86::ss;
877             case 43: return Dyninst::x86::ds;
878             case 44: return Dyninst::x86::fs;
879             case 45: return Dyninst::x86::gs;
880             case 46: return Dyninst::InvalidReg;
881             case 47: return Dyninst::InvalidReg;
882             case 48: return Dyninst::InvalidReg; //tr
883             case 49: return Dyninst::InvalidReg; //ldtr
884             default: return Dyninst::InvalidReg;
885          }
886          break;
887       case Arch_x86_64:
888          switch (encoding) {
889             case 0: return Dyninst::x86_64::rax;
890             case 1: return Dyninst::x86_64::rdx;
891             case 2: return Dyninst::x86_64::rcx;
892             case 3: return Dyninst::x86_64::rbx;
893             case 4: return Dyninst::x86_64::rsi;
894             case 5: return Dyninst::x86_64::rdi;
895             case 6: return Dyninst::x86_64::rbp;
896             case 7: return Dyninst::x86_64::rsp;
897             case 8: return Dyninst::x86_64::r8;
898             case 9: return Dyninst::x86_64::r9;
899             case 10: return Dyninst::x86_64::r10;
900             case 11: return Dyninst::x86_64::r11;
901             case 12: return Dyninst::x86_64::r12;
902             case 13: return Dyninst::x86_64::r13;
903             case 14: return Dyninst::x86_64::r14;
904             case 15: return Dyninst::x86_64::r15;
905             case 16: return Dyninst::x86_64::rip;
906             case 17: return Dyninst::x86_64::xmm0;
907             case 18: return Dyninst::x86_64::xmm1;
908             case 19: return Dyninst::x86_64::xmm2;
909             case 20: return Dyninst::x86_64::xmm3;
910             case 21: return Dyninst::x86_64::xmm4;
911             case 22: return Dyninst::x86_64::xmm5;
912             case 23: return Dyninst::x86_64::xmm6;
913             case 24: return Dyninst::x86_64::xmm7;
914             case 25: return Dyninst::x86_64::xmm8;
915             case 26: return Dyninst::x86_64::xmm9;
916             case 27: return Dyninst::x86_64::xmm10;
917             case 28: return Dyninst::x86_64::xmm11;
918             case 29: return Dyninst::x86_64::xmm12;
919             case 30: return Dyninst::x86_64::xmm13;
920             case 31: return Dyninst::x86_64::xmm14;
921             case 32: return Dyninst::x86_64::xmm15;
922             case 33: return Dyninst::x86_64::st0;
923             case 34: return Dyninst::x86_64::st1;
924             case 35: return Dyninst::x86_64::st2;
925             case 36: return Dyninst::x86_64::st3;
926             case 37: return Dyninst::x86_64::st4;
927             case 38: return Dyninst::x86_64::st5;
928             case 39: return Dyninst::x86_64::st6;
929             case 40: return Dyninst::x86_64::st7;
930             case 41: return Dyninst::x86_64::mm0;
931             case 42: return Dyninst::x86_64::mm1;
932             case 43: return Dyninst::x86_64::mm2;
933             case 44: return Dyninst::x86_64::mm3;
934             case 45: return Dyninst::x86_64::mm4;
935             case 46: return Dyninst::x86_64::mm5;
936             case 47: return Dyninst::x86_64::mm6;
937             case 48: return Dyninst::x86_64::mm7;
938             case 49: return Dyninst::x86_64::flags;
939             case 50: return Dyninst::x86_64::es;
940             case 51: return Dyninst::x86_64::cs;
941             case 52: return Dyninst::x86_64::ss;
942             case 53: return Dyninst::x86_64::ds;
943             case 54: return Dyninst::x86_64::fs;
944             case 55: return Dyninst::x86_64::gs;
945             case 56: return Dyninst::InvalidReg;
946             case 57: return Dyninst::InvalidReg;
947             case 58: return Dyninst::x86_64::fsbase;
948             case 59: return Dyninst::x86_64::gsbase;
949             case 60: return Dyninst::InvalidReg;
950             case 61: return Dyninst::InvalidReg;
951             case 62: return Dyninst::InvalidReg; //tr
952             case 63: return Dyninst::InvalidReg; //ldtr
953             case 64: return Dyninst::InvalidReg; //mxcsr
954             case 65: return Dyninst::InvalidReg; //fcw
955             case 66: return Dyninst::InvalidReg; //fsw
956          }
957          break;
958       case Arch_ppc32:
959          switch (encoding) {
960             case 0: return Dyninst::ppc32::r0;
961             case 1: return Dyninst::ppc32::r1;
962             case 2: return Dyninst::ppc32::r2;
963             case 3: return Dyninst::ppc32::r3;
964             case 4: return Dyninst::ppc32::r4;
965             case 5: return Dyninst::ppc32::r5;
966             case 6: return Dyninst::ppc32::r6;
967             case 7: return Dyninst::ppc32::r7;
968             case 8: return Dyninst::ppc32::r8;
969             case 9: return Dyninst::ppc32::r9;
970             case 10: return Dyninst::ppc32::r10;
971             case 11: return Dyninst::ppc32::r11;
972             case 12: return Dyninst::ppc32::r12;
973             case 13: return Dyninst::ppc32::r13;
974             case 14: return Dyninst::ppc32::r14;
975             case 15: return Dyninst::ppc32::r15;
976             case 16: return Dyninst::ppc32::r16;
977             case 17: return Dyninst::ppc32::r17;
978             case 18: return Dyninst::ppc32::r18;
979             case 19: return Dyninst::ppc32::r19;
980             case 20: return Dyninst::ppc32::r20;
981             case 21: return Dyninst::ppc32::r21;
982             case 22: return Dyninst::ppc32::r22;
983             case 23: return Dyninst::ppc32::r23;
984             case 24: return Dyninst::ppc32::r24;
985             case 25: return Dyninst::ppc32::r25;
986             case 26: return Dyninst::ppc32::r26;
987             case 27: return Dyninst::ppc32::r27;
988             case 28: return Dyninst::ppc32::r28;
989             case 29: return Dyninst::ppc32::r29;
990             case 30: return Dyninst::ppc32::r30;
991             case 31: return Dyninst::ppc32::r31;
992             case 32: return Dyninst::ppc32::fpr0;
993             case 33: return Dyninst::ppc32::fpr1;
994             case 34: return Dyninst::ppc32::fpr2;
995             case 35: return Dyninst::ppc32::fpr3;
996             case 36: return Dyninst::ppc32::fpr4;
997             case 37: return Dyninst::ppc32::fpr5;
998             case 38: return Dyninst::ppc32::fpr6;
999             case 39: return Dyninst::ppc32::fpr7;
1000             case 40: return Dyninst::ppc32::fpr8;
1001             case 41: return Dyninst::ppc32::fpr9;
1002             case 42: return Dyninst::ppc32::fpr10;
1003             case 43: return Dyninst::ppc32::fpr11;
1004             case 44: return Dyninst::ppc32::fpr12;
1005             case 45: return Dyninst::ppc32::fpr13;
1006             case 46: return Dyninst::ppc32::fpr14;
1007             case 47: return Dyninst::ppc32::fpr15;
1008             case 48: return Dyninst::ppc32::fpr16;
1009             case 49: return Dyninst::ppc32::fpr17;
1010             case 50: return Dyninst::ppc32::fpr18;
1011             case 51: return Dyninst::ppc32::fpr19;
1012             case 52: return Dyninst::ppc32::fpr20;
1013             case 53: return Dyninst::ppc32::fpr21;
1014             case 54: return Dyninst::ppc32::fpr22;
1015             case 55: return Dyninst::ppc32::fpr23;
1016             case 56: return Dyninst::ppc32::fpr24;
1017             case 57: return Dyninst::ppc32::fpr25;
1018             case 58: return Dyninst::ppc32::fpr26;
1019             case 59: return Dyninst::ppc32::fpr27;
1020             case 60: return Dyninst::ppc32::fpr28;
1021             case 61: return Dyninst::ppc32::fpr29;
1022             case 62: return Dyninst::ppc32::fpr30;
1023             case 63: return Dyninst::ppc32::fpr31;
1024             case 64: return Dyninst::ppc32::cr;
1025             case 65: return Dyninst::InvalidReg; //FPSCR
1026          }
1027          //Seperate switch statements to give compilers an easier time of
1028          // optimizing
1029          switch (encoding) {
1030             case 100: return Dyninst::ppc32::mq;
1031             case 101: return Dyninst::ppc32::xer;
1032             case 102: return Dyninst::InvalidReg;
1033             case 103: return Dyninst::InvalidReg;
1034             case 104: return Dyninst::InvalidReg; //RTCU
1035             case 105: return Dyninst::InvalidReg; //RTCL
1036             case 106: return Dyninst::InvalidReg;
1037             case 107: return Dyninst::InvalidReg;
1038             case 108: return Dyninst::ppc32::lr;
1039             case 109: return Dyninst::ppc32::ctr;
1040             default: return Dyninst::InvalidReg;
1041          }
1042          break;
1043       case Arch_ppc64:
1044          switch (encoding) {
1045             case 0: return Dyninst::ppc64::r0;
1046             case 1: return Dyninst::ppc64::r1;
1047             case 2: return Dyninst::ppc64::r2;
1048             case 3: return Dyninst::ppc64::r3;
1049             case 4: return Dyninst::ppc64::r4;
1050             case 5: return Dyninst::ppc64::r5;
1051             case 6: return Dyninst::ppc64::r6;
1052             case 7: return Dyninst::ppc64::r7;
1053             case 8: return Dyninst::ppc64::r8;
1054             case 9: return Dyninst::ppc64::r9;
1055             case 10: return Dyninst::ppc64::r10;
1056             case 11: return Dyninst::ppc64::r11;
1057             case 12: return Dyninst::ppc64::r12;
1058             case 13: return Dyninst::ppc64::r13;
1059             case 14: return Dyninst::ppc64::r14;
1060             case 15: return Dyninst::ppc64::r15;
1061             case 16: return Dyninst::ppc64::r16;
1062             case 17: return Dyninst::ppc64::r17;
1063             case 18: return Dyninst::ppc64::r18;
1064             case 19: return Dyninst::ppc64::r19;
1065             case 20: return Dyninst::ppc64::r20;
1066             case 21: return Dyninst::ppc64::r21;
1067             case 22: return Dyninst::ppc64::r22;
1068             case 23: return Dyninst::ppc64::r23;
1069             case 24: return Dyninst::ppc64::r24;
1070             case 25: return Dyninst::ppc64::r25;
1071             case 26: return Dyninst::ppc64::r26;
1072             case 27: return Dyninst::ppc64::r27;
1073             case 28: return Dyninst::ppc64::r28;
1074             case 29: return Dyninst::ppc64::r29;
1075             case 30: return Dyninst::ppc64::r30;
1076             case 31: return Dyninst::ppc64::r31;
1077             case 32: return Dyninst::ppc64::fpr0;
1078             case 33: return Dyninst::ppc64::fpr1;
1079             case 34: return Dyninst::ppc64::fpr2;
1080             case 35: return Dyninst::ppc64::fpr3;
1081             case 36: return Dyninst::ppc64::fpr4;
1082             case 37: return Dyninst::ppc64::fpr5;
1083             case 38: return Dyninst::ppc64::fpr6;
1084             case 39: return Dyninst::ppc64::fpr7;
1085             case 40: return Dyninst::ppc64::fpr8;
1086             case 41: return Dyninst::ppc64::fpr9;
1087             case 42: return Dyninst::ppc64::fpr10;
1088             case 43: return Dyninst::ppc64::fpr11;
1089             case 44: return Dyninst::ppc64::fpr12;
1090             case 45: return Dyninst::ppc64::fpr13;
1091             case 46: return Dyninst::ppc64::fpr14;
1092             case 47: return Dyninst::ppc64::fpr15;
1093             case 48: return Dyninst::ppc64::fpr16;
1094             case 49: return Dyninst::ppc64::fpr17;
1095             case 50: return Dyninst::ppc64::fpr18;
1096             case 51: return Dyninst::ppc64::fpr19;
1097             case 52: return Dyninst::ppc64::fpr20;
1098             case 53: return Dyninst::ppc64::fpr21;
1099             case 54: return Dyninst::ppc64::fpr22;
1100             case 55: return Dyninst::ppc64::fpr23;
1101             case 56: return Dyninst::ppc64::fpr24;
1102             case 57: return Dyninst::ppc64::fpr25;
1103             case 58: return Dyninst::ppc64::fpr26;
1104             case 59: return Dyninst::ppc64::fpr27;
1105             case 60: return Dyninst::ppc64::fpr28;
1106             case 61: return Dyninst::ppc64::fpr29;
1107             case 62: return Dyninst::ppc64::fpr30;
1108             case 63: return Dyninst::ppc64::fpr31;
1109             case 64: return Dyninst::ppc64::cr;
1110             case 65: return Dyninst::InvalidReg; //FPSCR
1111          }
1112          //Seperate switch statements to give compilers an easier time of
1113          // optimizing
1114          switch (encoding) {
1115             case 100: return Dyninst::ppc64::mq;
1116             case 101: return Dyninst::ppc64::xer;
1117             case 102: return Dyninst::InvalidReg;
1118             case 103: return Dyninst::InvalidReg;
1119             case 104: return Dyninst::InvalidReg; //RTCU
1120             case 105: return Dyninst::InvalidReg; //RTCL
1121             case 106: return Dyninst::InvalidReg;
1122             case 107: return Dyninst::InvalidReg;
1123             case 108: return Dyninst::ppc64::lr;
1124             case 109: return Dyninst::ppc64::ctr;
1125             default: return Dyninst::InvalidReg;
1126          }
1127          break;
1128       case Arch_aarch64:
1129          {
1130          // this info can be found in
1131          // DWARF for the ARM ® 64-bit Architecture (AArch64)
1132          switch(encoding){
1133             case 0:  return Dyninst::aarch64::x0;
1134             case 1:  return Dyninst::aarch64::x1;
1135             case 2:  return Dyninst::aarch64::x2;
1136             case 3:  return Dyninst::aarch64::x3;
1137             case 4:  return Dyninst::aarch64::x4;
1138             case 5:  return Dyninst::aarch64::x5;
1139             case 6:  return Dyninst::aarch64::x6;
1140             case 7:  return Dyninst::aarch64::x7;
1141             case 8:  return Dyninst::aarch64::x8;
1142             case 9:  return Dyninst::aarch64::x9;
1143             case 10: return Dyninst::aarch64::x10;
1144             case 11: return Dyninst::aarch64::x11;
1145             case 12: return Dyninst::aarch64::x12;
1146             case 13: return Dyninst::aarch64::x13;
1147             case 14: return Dyninst::aarch64::x14;
1148             case 15: return Dyninst::aarch64::x15;
1149             case 16: return Dyninst::aarch64::x16;
1150             case 17: return Dyninst::aarch64::x17;
1151             case 18: return Dyninst::aarch64::x18;
1152             case 19: return Dyninst::aarch64::x19;
1153             case 20: return Dyninst::aarch64::x20;
1154             case 21: return Dyninst::aarch64::x21;
1155             case 22: return Dyninst::aarch64::x22;
1156             case 23: return Dyninst::aarch64::x23;
1157             case 24: return Dyninst::aarch64::x24;
1158             case 25: return Dyninst::aarch64::x25;
1159             case 26: return Dyninst::aarch64::x26;
1160             case 27: return Dyninst::aarch64::x27;
1161             case 28: return Dyninst::aarch64::x28;
1162             case 29: return Dyninst::aarch64::x29;
1163             case 30: return Dyninst::aarch64::x30;
1164             case 31: return Dyninst::aarch64::sp;
1165             case 32: return Dyninst::InvalidReg;
1166          }
1167          switch(encoding){
1168             case 64: return Dyninst::aarch64::q0;
1169             case 65: return Dyninst::aarch64::q1;
1170             case 66: return Dyninst::aarch64::q2;
1171             case 67: return Dyninst::aarch64::q3;
1172             case 68: return Dyninst::aarch64::q4;
1173             case 69: return Dyninst::aarch64::q5;
1174             case 70: return Dyninst::aarch64::q6;
1175             case 71: return Dyninst::aarch64::q7;
1176             case 72: return Dyninst::aarch64::q8;
1177             case 73: return Dyninst::aarch64::q9;
1178             case 74: return Dyninst::aarch64::q10;
1179             case 75: return Dyninst::aarch64::q11;
1180             case 76: return Dyninst::aarch64::q12;
1181             case 77: return Dyninst::aarch64::q13;
1182             case 78: return Dyninst::aarch64::q14;
1183             case 79: return Dyninst::aarch64::q15;
1184             case 80: return Dyninst::aarch64::q16;
1185             case 81: return Dyninst::aarch64::q17;
1186             case 82: return Dyninst::aarch64::q18;
1187             case 83: return Dyninst::aarch64::q19;
1188             case 84: return Dyninst::aarch64::q20;
1189             case 85: return Dyninst::aarch64::q21;
1190             case 86: return Dyninst::aarch64::q22;
1191             case 87: return Dyninst::aarch64::q23;
1192             case 88: return Dyninst::aarch64::q24;
1193             case 89: return Dyninst::aarch64::q25;
1194             case 90: return Dyninst::aarch64::q26;
1195             case 91: return Dyninst::aarch64::q27;
1196             case 92: return Dyninst::aarch64::q28;
1197             case 93: return Dyninst::aarch64::q29;
1198             case 94: return Dyninst::aarch64::q30;
1199             case 95: return Dyninst::aarch64::q31;
1200
1201             default: return Dyninst::InvalidReg;
1202             break;
1203          }
1204          return Dyninst::InvalidReg;
1205          }
1206       case Arch_none:
1207          return Dyninst::InvalidReg;
1208          break;
1209       default:
1210          assert(0);
1211          return InvalidReg;
1212    }
1213    //Invalid Architecture passed
1214    return Dyninst::InvalidReg;
1215
1216 }
1217
1218 int MachRegister::getDwarfEnc() const
1219 {
1220    switch (getArchitecture())
1221    {
1222       case Arch_x86:
1223          switch (val()) {
1224             case Dyninst::x86::ieax: return 0;
1225             case Dyninst::x86::iecx: return 1;
1226             case Dyninst::x86::iedx: return 2;
1227             case Dyninst::x86::iebx: return 3;
1228             case Dyninst::x86::iesp: return 4;
1229             case Dyninst::x86::iebp: return 5;
1230             case Dyninst::x86::iesi: return 6;
1231             case Dyninst::x86::iedi: return 7;
1232             case Dyninst::x86::ieip: return 8;
1233             case Dyninst::x86::iflags: return 9;
1234             case Dyninst::x86::ixmm0: return 21;
1235             case Dyninst::x86::ixmm1: return 22;
1236             case Dyninst::x86::ixmm2: return 23;
1237             case Dyninst::x86::ixmm3: return 24;
1238             case Dyninst::x86::ixmm4: return 25;
1239             case Dyninst::x86::ixmm5: return 26;
1240             case Dyninst::x86::ixmm6: return 27;
1241             case Dyninst::x86::ixmm7: return 28;
1242             case Dyninst::x86::imm0: return 29;
1243             case Dyninst::x86::imm1: return 30;
1244             case Dyninst::x86::imm2: return 31;
1245             case Dyninst::x86::imm3: return 32;
1246             case Dyninst::x86::imm4: return 33;
1247             case Dyninst::x86::imm5: return 34;
1248             case Dyninst::x86::imm6: return 35;
1249             case Dyninst::x86::imm7: return 36;
1250             case Dyninst::x86::ies: return 40;
1251             case Dyninst::x86::ics: return 41;
1252             case Dyninst::x86::iss: return 42;
1253             case Dyninst::x86::ids: return 43;
1254             case Dyninst::x86::ifs: return 44;
1255             case Dyninst::x86::igs: return 45;
1256             default: return -1;
1257          }
1258          break;
1259       case Arch_x86_64:
1260          switch (val()) {
1261             case Dyninst::x86_64::irax: return 0;
1262             case Dyninst::x86_64::irdx: return 1;
1263             case Dyninst::x86_64::ircx: return 2;
1264             case Dyninst::x86_64::irbx: return 3;
1265             case Dyninst::x86_64::irsi: return 4;
1266             case Dyninst::x86_64::irdi: return 5;
1267             case Dyninst::x86_64::irbp: return 6;
1268             case Dyninst::x86_64::irsp: return 7;
1269             case Dyninst::x86_64::ir8: return 8;
1270             case Dyninst::x86_64::ir9: return 9;
1271             case Dyninst::x86_64::ir10: return 10;
1272             case Dyninst::x86_64::ir11: return 11;
1273             case Dyninst::x86_64::ir12: return 12;
1274             case Dyninst::x86_64::ir13: return 13;
1275             case Dyninst::x86_64::ir14: return 14;
1276             case Dyninst::x86_64::ir15: return 15;
1277             case Dyninst::x86_64::irip: return 16;
1278             case Dyninst::x86_64::ixmm0: return 17;
1279             case Dyninst::x86_64::ixmm1: return 18;
1280             case Dyninst::x86_64::ixmm2: return 19;
1281             case Dyninst::x86_64::ixmm3: return 20;
1282             case Dyninst::x86_64::ixmm4: return 21;
1283             case Dyninst::x86_64::ixmm5: return 22;
1284             case Dyninst::x86_64::ixmm6: return 23;
1285             case Dyninst::x86_64::ixmm7: return 24;
1286             case Dyninst::x86_64::ixmm8: return 25;
1287             case Dyninst::x86_64::ixmm9: return 26;
1288             case Dyninst::x86_64::ixmm10: return 27;
1289             case Dyninst::x86_64::ixmm11: return 28;
1290             case Dyninst::x86_64::ixmm12: return 29;
1291             case Dyninst::x86_64::ixmm13: return 30;
1292             case Dyninst::x86_64::ixmm14: return 31;
1293             case Dyninst::x86_64::ixmm15: return 32;
1294             case Dyninst::x86_64::imm0: return 41;
1295             case Dyninst::x86_64::imm1: return 42;
1296             case Dyninst::x86_64::imm2: return 43;
1297             case Dyninst::x86_64::imm3: return 44;
1298             case Dyninst::x86_64::imm4: return 45;
1299             case Dyninst::x86_64::imm5: return 46;
1300             case Dyninst::x86_64::imm6: return 47;
1301             case Dyninst::x86_64::imm7: return 48;
1302             case Dyninst::x86_64::iflags: return 49;
1303             case Dyninst::x86_64::ies: return 50;
1304             case Dyninst::x86_64::ics: return 51;
1305             case Dyninst::x86_64::iss: return 52;
1306             case Dyninst::x86_64::ids: return 53;
1307             case Dyninst::x86_64::ifs: return 54;
1308             case Dyninst::x86_64::igs: return 55;
1309             case Dyninst::x86_64::ifsbase: return 58;
1310             case Dyninst::x86_64::igsbase: return 59;
1311             default: return -1;
1312          }
1313          break;
1314       case Arch_ppc32:
1315          switch (val()) {
1316             case Dyninst::ppc32::ir0: return 0;
1317             case Dyninst::ppc32::ir1: return 1;
1318             case Dyninst::ppc32::ir2: return 2;
1319             case Dyninst::ppc32::ir3: return 3;
1320             case Dyninst::ppc32::ir4: return 4;
1321             case Dyninst::ppc32::ir5: return 5;
1322             case Dyninst::ppc32::ir6: return 6;
1323             case Dyninst::ppc32::ir7: return 7;
1324             case Dyninst::ppc32::ir8: return 8;
1325             case Dyninst::ppc32::ir9: return 9;
1326             case Dyninst::ppc32::ir10: return 10;
1327             case Dyninst::ppc32::ir11: return 11;
1328             case Dyninst::ppc32::ir12: return 12;
1329             case Dyninst::ppc32::ir13: return 13;
1330             case Dyninst::ppc32::ir14: return 14;
1331             case Dyninst::ppc32::ir15: return 15;
1332             case Dyninst::ppc32::ir16: return 16;
1333             case Dyninst::ppc32::ir17: return 17;
1334             case Dyninst::ppc32::ir18: return 18;
1335             case Dyninst::ppc32::ir19: return 19;
1336             case Dyninst::ppc32::ir20: return 20;
1337             case Dyninst::ppc32::ir21: return 21;
1338             case Dyninst::ppc32::ir22: return 22;
1339             case Dyninst::ppc32::ir23: return 23;
1340             case Dyninst::ppc32::ir24: return 24;
1341             case Dyninst::ppc32::ir25: return 25;
1342             case Dyninst::ppc32::ir26: return 26;
1343             case Dyninst::ppc32::ir27: return 27;
1344             case Dyninst::ppc32::ir28: return 28;
1345             case Dyninst::ppc32::ir29: return 29;
1346             case Dyninst::ppc32::ir30: return 30;
1347             case Dyninst::ppc32::ir31: return 31;
1348             case Dyninst::ppc32::ifpr0: return 32;
1349             case Dyninst::ppc32::ifpr1: return 33;
1350             case Dyninst::ppc32::ifpr2: return 34;
1351             case Dyninst::ppc32::ifpr3: return 35;
1352             case Dyninst::ppc32::ifpr4: return 36;
1353             case Dyninst::ppc32::ifpr5: return 37;
1354             case Dyninst::ppc32::ifpr6: return 38;
1355             case Dyninst::ppc32::ifpr7: return 39;
1356             case Dyninst::ppc32::ifpr8: return 40;
1357             case Dyninst::ppc32::ifpr9: return 41;
1358             case Dyninst::ppc32::ifpr10: return 42;
1359             case Dyninst::ppc32::ifpr11: return 43;
1360             case Dyninst::ppc32::ifpr12: return 44;
1361             case Dyninst::ppc32::ifpr13: return 45;
1362             case Dyninst::ppc32::ifpr14: return 46;
1363             case Dyninst::ppc32::ifpr15: return 47;
1364             case Dyninst::ppc32::ifpr16: return 48;
1365             case Dyninst::ppc32::ifpr17: return 49;
1366             case Dyninst::ppc32::ifpr18: return 50;
1367             case Dyninst::ppc32::ifpr19: return 51;
1368             case Dyninst::ppc32::ifpr20: return 52;
1369             case Dyninst::ppc32::ifpr21: return 53;
1370             case Dyninst::ppc32::ifpr22: return 54;
1371             case Dyninst::ppc32::ifpr23: return 55;
1372             case Dyninst::ppc32::ifpr24: return 56;
1373             case Dyninst::ppc32::ifpr25: return 57;
1374             case Dyninst::ppc32::ifpr26: return 58;
1375             case Dyninst::ppc32::ifpr27: return 59;
1376             case Dyninst::ppc32::ifpr28: return 60;
1377             case Dyninst::ppc32::ifpr29: return 61;
1378             case Dyninst::ppc32::ifpr30: return 62;
1379             case Dyninst::ppc32::ifpr31: return 63;
1380             case Dyninst::ppc32::icr: return 64;
1381             case Dyninst::ppc32::imq: return 100;
1382             case Dyninst::ppc32::ixer: return 101;
1383             case Dyninst::ppc32::ilr: return 108;
1384             case Dyninst::ppc32::ictr: return 109;
1385             default: return -1;
1386          }
1387       case Arch_ppc64:
1388          switch (val()) {
1389             case Dyninst::ppc64::ir0: return 0;
1390             case Dyninst::ppc64::ir1: return 1;
1391             case Dyninst::ppc64::ir2: return 2;
1392             case Dyninst::ppc64::ir3: return 3;
1393             case Dyninst::ppc64::ir4: return 4;
1394             case Dyninst::ppc64::ir5: return 5;
1395             case Dyninst::ppc64::ir6: return 6;
1396             case Dyninst::ppc64::ir7: return 7;
1397             case Dyninst::ppc64::ir8: return 8;
1398             case Dyninst::ppc64::ir9: return 9;
1399             case Dyninst::ppc64::ir10: return 10;
1400             case Dyninst::ppc64::ir11: return 11;
1401             case Dyninst::ppc64::ir12: return 12;
1402             case Dyninst::ppc64::ir13: return 13;
1403             case Dyninst::ppc64::ir14: return 14;
1404             case Dyninst::ppc64::ir15: return 15;
1405             case Dyninst::ppc64::ir16: return 16;
1406             case Dyninst::ppc64::ir17: return 17;
1407             case Dyninst::ppc64::ir18: return 18;
1408             case Dyninst::ppc64::ir19: return 19;
1409             case Dyninst::ppc64::ir20: return 20;
1410             case Dyninst::ppc64::ir21: return 21;
1411             case Dyninst::ppc64::ir22: return 22;
1412             case Dyninst::ppc64::ir23: return 23;
1413             case Dyninst::ppc64::ir24: return 24;
1414             case Dyninst::ppc64::ir25: return 25;
1415             case Dyninst::ppc64::ir26: return 26;
1416             case Dyninst::ppc64::ir27: return 27;
1417             case Dyninst::ppc64::ir28: return 28;
1418             case Dyninst::ppc64::ir29: return 29;
1419             case Dyninst::ppc64::ir30: return 30;
1420             case Dyninst::ppc64::ir31: return 31;
1421             case Dyninst::ppc64::ifpr0: return 32;
1422             case Dyninst::ppc64::ifpr1: return 33;
1423             case Dyninst::ppc64::ifpr2: return 34;
1424             case Dyninst::ppc64::ifpr3: return 35;
1425             case Dyninst::ppc64::ifpr4: return 36;
1426             case Dyninst::ppc64::ifpr5: return 37;
1427             case Dyninst::ppc64::ifpr6: return 38;
1428             case Dyninst::ppc64::ifpr7: return 39;
1429             case Dyninst::ppc64::ifpr8: return 40;
1430             case Dyninst::ppc64::ifpr9: return 41;
1431             case Dyninst::ppc64::ifpr10: return 42;
1432             case Dyninst::ppc64::ifpr11: return 43;
1433             case Dyninst::ppc64::ifpr12: return 44;
1434             case Dyninst::ppc64::ifpr13: return 45;
1435             case Dyninst::ppc64::ifpr14: return 46;
1436             case Dyninst::ppc64::ifpr15: return 47;
1437             case Dyninst::ppc64::ifpr16: return 48;
1438             case Dyninst::ppc64::ifpr17: return 49;
1439             case Dyninst::ppc64::ifpr18: return 50;
1440             case Dyninst::ppc64::ifpr19: return 51;
1441             case Dyninst::ppc64::ifpr20: return 52;
1442             case Dyninst::ppc64::ifpr21: return 53;
1443             case Dyninst::ppc64::ifpr22: return 54;
1444             case Dyninst::ppc64::ifpr23: return 55;
1445             case Dyninst::ppc64::ifpr24: return 56;
1446             case Dyninst::ppc64::ifpr25: return 57;
1447             case Dyninst::ppc64::ifpr26: return 58;
1448             case Dyninst::ppc64::ifpr27: return 59;
1449             case Dyninst::ppc64::ifpr28: return 60;
1450             case Dyninst::ppc64::ifpr29: return 61;
1451             case Dyninst::ppc64::ifpr30: return 62;
1452             case Dyninst::ppc64::ifpr31: return 63;
1453             case Dyninst::ppc64::icr: return 64;
1454             case Dyninst::ppc64::imq: return 100;
1455             case Dyninst::ppc64::ixer: return 101;
1456             case Dyninst::ppc64::ilr: return 108;
1457             case Dyninst::ppc64::ictr: return 109;
1458             default: return -1;
1459          }
1460          break;
1461       case Arch_aarch64:
1462          switch (val()) {
1463             case Dyninst::aarch64::ix0:             return 0;
1464             case Dyninst::aarch64::ix1:             return 1;
1465             case Dyninst::aarch64::ix2:             return 2;
1466             case Dyninst::aarch64::ix3:             return 3;
1467             case Dyninst::aarch64::ix4:             return 4;
1468             case Dyninst::aarch64::ix5:             return 5;
1469             case Dyninst::aarch64::ix6:             return 6;
1470             case Dyninst::aarch64::ix7:             return 7;
1471             case Dyninst::aarch64::ix8:             return 8;
1472             case Dyninst::aarch64::ix9:             return 9;
1473             case Dyninst::aarch64::ix10:        return 10;
1474             case Dyninst::aarch64::ix11:        return 11;
1475             case Dyninst::aarch64::ix12:        return 12;
1476             case Dyninst::aarch64::ix13:        return 13;
1477             case Dyninst::aarch64::ix14:        return 14;
1478             case Dyninst::aarch64::ix15:        return 15;
1479             case Dyninst::aarch64::ix16:        return 16;
1480             case Dyninst::aarch64::ix17:        return 17;
1481             case Dyninst::aarch64::ix18:        return 18;
1482             case Dyninst::aarch64::ix19:        return 19;
1483             case Dyninst::aarch64::ix20:        return 20;
1484             case Dyninst::aarch64::ix21:        return 21;
1485             case Dyninst::aarch64::ix22:        return 22;
1486             case Dyninst::aarch64::ix23:        return 23;
1487             case Dyninst::aarch64::ix24:        return 24;
1488             case Dyninst::aarch64::ix25:        return 25;
1489             case Dyninst::aarch64::ix26:        return 26;
1490             case Dyninst::aarch64::ix27:        return 27;
1491             case Dyninst::aarch64::ix28:        return 28;
1492             case Dyninst::aarch64::ix29:        return 29;
1493             case Dyninst::aarch64::ix30:        return 30;
1494             case Dyninst::aarch64::isp:      return 31;
1495
1496             case Dyninst::aarch64::iq0:      return 64;
1497             case Dyninst::aarch64::iq1:      return 65;
1498             case Dyninst::aarch64::iq2:      return 66;
1499             case Dyninst::aarch64::iq3:      return 67;
1500             case Dyninst::aarch64::iq4:      return 68;
1501             case Dyninst::aarch64::iq5:      return 69;
1502             case Dyninst::aarch64::iq6:      return 70;
1503             case Dyninst::aarch64::iq7:      return 71;
1504             case Dyninst::aarch64::iq8:      return 72;
1505             case Dyninst::aarch64::iq9:      return 73;
1506             case Dyninst::aarch64::iq10:     return 74;
1507             case Dyninst::aarch64::iq11:     return 75;
1508             case Dyninst::aarch64::iq12:     return 76;
1509             case Dyninst::aarch64::iq13:     return 77;
1510             case Dyninst::aarch64::iq14:     return 78;
1511             case Dyninst::aarch64::iq15:     return 79;
1512             case Dyninst::aarch64::iq16:     return 80;
1513             case Dyninst::aarch64::iq17:     return 81;
1514             case Dyninst::aarch64::iq18:     return 82;
1515             case Dyninst::aarch64::iq19:     return 83;
1516             case Dyninst::aarch64::iq20:     return 84;
1517             case Dyninst::aarch64::iq21:     return 85;
1518             case Dyninst::aarch64::iq22:     return 86;
1519             case Dyninst::aarch64::iq23:     return 87;
1520             case Dyninst::aarch64::iq24:     return 88;
1521             case Dyninst::aarch64::iq25:     return 89;
1522             case Dyninst::aarch64::iq26:     return 90;
1523             case Dyninst::aarch64::iq27:     return 91;
1524             case Dyninst::aarch64::iq28:     return 92;
1525             case Dyninst::aarch64::iq29:     return 93;
1526             case Dyninst::aarch64::iq30:     return 94;
1527             case Dyninst::aarch64::iq31:     return 95;
1528
1529             default: return -1;
1530          }
1531          break;
1532       case Arch_none:
1533          assert(0);
1534          return -1;
1535       default:
1536         assert(0);
1537         return -1;
1538    }
1539    //Invalid register passed
1540    return -1;
1541 }
1542
1543 unsigned Dyninst::getArchAddressWidth(Dyninst::Architecture arch)
1544 {
1545    switch (arch) {
1546       case Arch_none:
1547          return 0;
1548       case Arch_x86:
1549       case Arch_ppc32:
1550          return 4;
1551       case Arch_x86_64:
1552       case Arch_ppc64:
1553       case Arch_aarch64:
1554          return 8;
1555       default:
1556          assert(0);
1557          return InvalidReg;
1558    }
1559    return 0;
1560 }
1561
1562 MachRegister MachRegister::getArchReg(unsigned int regNum, Dyninst::Architecture arch){
1563     switch(arch){
1564       case Arch_aarch64:
1565          switch(regNum){
1566             case 0:  return Dyninst::aarch64::x0;
1567             case 1:  return Dyninst::aarch64::x1;
1568             case 2:  return Dyninst::aarch64::x2;
1569             case 3:  return Dyninst::aarch64::x3;
1570             case 4:  return Dyninst::aarch64::x4;
1571             case 5:  return Dyninst::aarch64::x5;
1572             case 6:  return Dyninst::aarch64::x6;
1573             case 7:  return Dyninst::aarch64::x7;
1574             case 8:  return Dyninst::aarch64::x8;
1575             case 9:  return Dyninst::aarch64::x9;
1576             case 10: return Dyninst::aarch64::x10;
1577             case 11: return Dyninst::aarch64::x11;
1578             case 12: return Dyninst::aarch64::x12;
1579             case 13: return Dyninst::aarch64::x13;
1580             case 14: return Dyninst::aarch64::x14;
1581             case 15: return Dyninst::aarch64::x15;
1582             case 16: return Dyninst::aarch64::x16;
1583             case 17: return Dyninst::aarch64::x17;
1584             case 18: return Dyninst::aarch64::x18;
1585             case 19: return Dyninst::aarch64::x19;
1586             case 20: return Dyninst::aarch64::x20;
1587             case 21: return Dyninst::aarch64::x21;
1588             case 22: return Dyninst::aarch64::x22;
1589             case 23: return Dyninst::aarch64::x23;
1590             case 24: return Dyninst::aarch64::x24;
1591             case 25: return Dyninst::aarch64::x25;
1592             case 26: return Dyninst::aarch64::x26;
1593             case 27: return Dyninst::aarch64::x27;
1594             case 28: return Dyninst::aarch64::x28;
1595             case 29: return Dyninst::aarch64::x29;
1596             case 30: return Dyninst::aarch64::x30;
1597
1598             case 100: return Dyninst::aarch64::sp;
1599             case 101: return Dyninst::aarch64::pc;
1600             case 102: return Dyninst::aarch64::pstate;
1601          }
1602       default:
1603          return InvalidReg;
1604     }
1605     return InvalidReg;
1606 }