Merge branch 'Kevin-Drew' of ssh://cumin.cs.wisc.edu/p/paradyn/development/roundy...
[dyninst.git] / common / src / dyn_regs.C
1 /*
2  * Copyright (c) 1996-2009 Barton P. Miller
3  * 
4  * We provide the Paradyn Parallel Performance Tools (below
5  * described as "Paradyn") on an AS IS basis, and do not warrant its
6  * validity or performance.  We reserve the right to update, modify,
7  * or discontinue this software at any time.  We shall have no
8  * obligation to supply such updates or modifications or any other
9  * form of support to you.
10  * 
11  * By your use of Paradyn, you understand and agree that we (or any
12  * other person or entity with proprietary rights in Paradyn) are
13  * under no obligation to provide either maintenance services,
14  * update services, notices of latent defects, or correction of
15  * defects for Paradyn.
16  * 
17  * This library is free software; you can redistribute it and/or
18  * modify it under the terms of the GNU Lesser General Public
19  * License as published by the Free Software Foundation; either
20  * version 2.1 of the License, or (at your option) any later version.
21  * 
22  * This library is distributed in the hope that it will be useful,
23  * but WITHOUT ANY WARRANTY; without even the implied warranty of
24  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
25  * Lesser General Public License for more details.
26  * 
27  * You should have received a copy of the GNU Lesser General Public
28  * License along with this library; if not, write to the Free Software
29  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
30  */
31
32 #define DYN_DEFINE_REGS
33 #include "dynutil/h/dyn_regs.h"
34
35 #include "external/rose/rose-compat.h"
36 #include "external/rose/powerpcInstructionEnum.h"
37
38 #include <iostream>
39
40 using namespace Dyninst;
41
42 MachRegister::NameMap *Dyninst::MachRegister::names = NULL;
43
44 MachRegister::MachRegister() :
45    reg(0)
46
47 }
48
49 MachRegister::MachRegister(signed int r) :
50    reg(r)
51 {
52 }
53  
54 MachRegister::MachRegister(signed int r, const char *n) :
55    reg(r)
56 {
57         init_names();
58         (*names)[r] = std::string(n);
59 }
60
61 MachRegister::MachRegister(signed int r, std::string n) :
62 reg(r)
63 {
64         init_names();
65         (*names)[r] = n;
66 }
67
68 void MachRegister::init_names() {
69         if (names == NULL)
70                 names = new NameMap();
71 }
72
73 unsigned int MachRegister::regClass() const
74 {
75     return reg & 0x00ff0000;
76 }
77
78 MachRegister MachRegister::getBaseRegister() const { 
79    switch (getArchitecture()) {
80       case Arch_x86:
81       case Arch_x86_64:
82         
83           return MachRegister(reg & 0xfffff0ff);
84       case Arch_ppc32:
85       case Arch_ppc64:
86       case Arch_none:
87          return *this;
88    }
89    return InvalidReg;
90 }
91    
92 Architecture MachRegister::getArchitecture() const { 
93    return (Architecture) (reg & 0xff000000);
94 }
95
96 bool MachRegister::isValid() const {
97    return (reg != InvalidReg.reg);
98 }
99
100 MachRegisterVal MachRegister::getSubRegValue(const MachRegister subreg, 
101                                              MachRegisterVal &orig) const
102 {
103    if (subreg.reg == reg || 
104        getArchitecture() == Arch_ppc32 ||
105        getArchitecture() == Arch_ppc64)
106       return orig;
107
108    assert(subreg.getBaseRegister() == getBaseRegister());
109    switch ((subreg.reg & 0x00000f00) >> 8) {
110       case 0x0: return orig;
111       case 0x1: return (orig & 0xff);
112       case 0x2: return (orig & 0xff00) >> 8;              
113       case 0x3: return (orig & 0xffff);
114       case 0xf: return (orig & 0xffffffff);
115       default: assert(0); return orig;
116    }
117 }
118
119 std::string MachRegister::name() const { 
120         assert(names != NULL);
121         NameMap::const_iterator iter = names->find(reg);
122         if (iter != names->end()) {
123                 return iter->second;
124         }
125         return std::string("<INVALID_REG>");
126 }
127
128 unsigned int MachRegister::size() const {
129    switch (getArchitecture())
130    {
131       case Arch_x86:
132          switch (reg & 0x0000ff00) {
133             case x86::L_REG: //L_REG
134             case x86::H_REG: //H_REG
135                return 1;
136             case x86::W_REG: //W_REG
137                return 2;
138             case x86::FULL: //FULL
139                return 4;
140             case x86::QUAD:
141                return 8;
142             case x86::OCT:
143                return 16;
144             case x86::FPDBL:
145                return 10;
146             case x86::BIT:
147                return 0;
148             default:
149                return 0;//KEVINTODO: removed sanity-check assert for fuzz testing
150                assert(0);
151          }
152       case Arch_x86_64:
153          switch (reg & 0x0000ff00) {
154             case x86_64::L_REG: //L_REG
155             case x86_64::H_REG: //H_REG
156                 return 1;
157             case x86_64::W_REG: //W_REG
158                 return 2;
159             case x86_64::FULL: //FULL
160                 return 8;
161             case x86_64::D_REG:
162                return 4;
163             case x86_64::OCT:
164                return 16;
165             case x86_64::FPDBL:
166                return 10;
167             case x86_64::BIT:
168                return 0;
169             default:
170                assert(0);
171          }
172       case Arch_ppc32: {
173          int reg_class = reg & 0x00ff0000;
174          if (reg_class == ppc32::FPR || reg_class == ppc32::FSR)
175             return 8;
176          return 4;
177       }
178       case Arch_ppc64:
179          return 8;
180       case Arch_none:
181          return 0;
182    }
183    return 0; //Unreachable, but disable warnings
184 }
185    
186 bool MachRegister::operator<(const MachRegister &a) const { 
187    return (reg < a.reg);
188 }
189  
190 bool MachRegister::operator==(const MachRegister &a) const { 
191    return (reg == a.reg);
192 }
193  
194 MachRegister::operator signed int() const {
195    return reg;
196 }
197
198 signed int MachRegister::val() const {
199    return reg;
200 }
201
202
203 MachRegister MachRegister::getPC(Dyninst::Architecture arch)
204 {
205    switch (arch)
206    {
207       case Arch_x86:
208          return x86::eip;
209       case Arch_x86_64:
210          return x86_64::rip;
211       case Arch_ppc32:
212          return ppc32::pc;
213       case Arch_ppc64:
214          return ppc64::pc;
215       case Arch_none:
216          return InvalidReg;
217    }
218    return InvalidReg;
219 }
220
221 MachRegister MachRegister::getFramePointer(Dyninst::Architecture arch)
222 {
223    switch (arch)
224    {
225       case Arch_x86:
226          return x86::ebp;
227       case Arch_x86_64:
228          return x86_64::rbp;
229       case Arch_ppc32:
230       case Arch_ppc64:
231          return FrameBase;
232       case Arch_none:
233          return InvalidReg;
234    }
235    return InvalidReg;
236 }
237
238 MachRegister MachRegister::getStackPointer(Dyninst::Architecture arch)
239 {
240    switch (arch)
241    {
242       case Arch_x86:
243          return x86::esp;
244       case Arch_x86_64:
245          return x86_64::rsp;
246       case Arch_ppc32:
247          return ppc32::r1;
248       case Arch_ppc64:
249          return ppc64::r1;
250       case Arch_none:
251          return InvalidReg;
252    }
253    return InvalidReg;
254 }
255
256 bool MachRegister::isPC() const
257 {
258    return (*this == x86_64::rip || *this == x86::eip ||
259            *this == ppc32::pc || *this == ppc64::pc);
260 }
261
262 bool MachRegister::isFramePointer() const
263 {
264    return (*this == x86_64::rbp || *this == x86::ebp ||
265            *this == FrameBase);
266 }
267
268 bool MachRegister::isStackPointer() const
269 {
270    return (*this == x86_64::rsp || *this == x86::esp ||
271            *this == ppc32::r1 || *this == ppc64::r1);
272 }
273
274 COMMON_EXPORT bool Dyninst::isSegmentRegister(int regClass)
275 {
276    return 0 != (regClass & x86::SEG);
277 }
278
279 void MachRegister::getROSERegister(int &c, int &n, int &p)
280 {
281    // Rose: class, number, position
282    // Dyninst: category, base id, subrange
283
284    signed int category = (reg & 0x00ff0000);
285    signed int subrange = (reg & 0x0000ff00);
286    signed int baseID =   (reg & 0x000000ff);
287
288    switch (getArchitecture()) {
289       case Arch_x86:
290       case Arch_x86_64: // 64-bit not supported in ROSE
291          switch (category) {
292             case x86::GPR:
293                c = x86_regclass_gpr;
294                switch (baseID) {
295                   case x86::BASEA:
296                      n = x86_gpr_ax;
297                      break;
298                   case x86::BASEC:
299                      n = x86_gpr_cx;
300                      break;
301                   case x86::BASED:
302                      n = x86_gpr_dx;
303                      break;
304                   case x86::BASEB:
305                      n = x86_gpr_bx;
306                      break;
307                   case x86::BASESP:
308                      n = x86_gpr_sp;
309                      break;
310                   case x86::BASEBP:
311                      n = x86_gpr_bp;
312                      break;
313                   case x86::BASESI:
314                      n = x86_gpr_si;
315                      break;
316                   case x86::BASEDI:
317                      n = x86_gpr_di;
318                      break;
319                   default:
320                      n = 0;
321                      break;
322                }
323                break;
324             case x86::SEG:
325                c = x86_regclass_segment;
326                switch (baseID) {
327                   case 0x0:
328                      n = x86_segreg_ds;
329                      break;
330                   case 0x1:
331                      n = x86_segreg_es;
332                      break;
333                   case 0x2:
334                      n = x86_segreg_fs;
335                      break;
336                   case 0x3:
337                      n = x86_segreg_gs;
338                      break;
339                   case 0x4:
340                      n = x86_segreg_cs;
341                      break;
342                   case 0x5:
343                      n = x86_segreg_ss;
344                      break;
345                   default:
346                      n = 0;
347                      break;
348                }
349                break;
350             case x86::FLAG:
351                c = x86_regclass_flags;
352                switch(baseID) {
353                case x86::CF:
354                  n = x86_flag_cf;
355                  break;
356                case x86::PF:
357                  n = x86_flag_pf;
358                  break;
359                case x86::AF:
360                  n = x86_flag_af;
361                  break;
362                case x86::ZF:
363                  n = x86_flag_zf;
364                  break;
365                case x86::SF:
366                  n = x86_flag_sf;
367                  break;
368                case x86::TF:
369                  n = x86_flag_tf;
370                  break;
371                case x86::IF:
372                  n = x86_flag_if;
373                  break;
374                case x86::DF:
375                  n = x86_flag_df;
376                  break;
377                case x86::OF:
378                  n = x86_flag_of;
379                  break;
380                default:
381                  assert(0);
382                  break;
383                }
384                break;
385             case x86::MISC:
386                c = x86_regclass_unknown;
387                break;
388             case x86::XMM:
389                c = x86_regclass_xmm;
390                n = baseID;
391                break;
392             case x86::MMX:
393                c = x86_regclass_mm;
394                n = baseID;
395                break;
396             case x86::CTL:
397                c = x86_regclass_cr;
398                n = baseID;
399                break;
400             case x86::DBG:
401                c = x86_regclass_dr;
402                n = baseID;
403                break;
404             case x86::TST:
405                c = x86_regclass_unknown;
406                break;
407             case 0:
408                switch (baseID) {
409                   case 0x10:
410                      c = x86_regclass_ip;
411                      n = 0;
412                      break;
413                   default:
414                      c = x86_regclass_unknown;
415                      break;
416                }
417                break;
418          }
419          break;
420        case Arch_ppc32:
421        case Arch_ppc64: // 64-bit not supported in ROSE
422        {
423          baseID = reg & 0x0000FFFF;
424            n = baseID;
425            switch(category)
426            {
427                case ppc32::GPR:
428                    c = powerpc_regclass_gpr;
429                    break;
430                case ppc32::FPR:
431                case ppc32::FSR:
432                    c = powerpc_regclass_fpr;
433                    break;
434                case ppc32::SPR:
435                {
436                    if(baseID < 613) {
437                        c = powerpc_regclass_spr;
438                    } else if(baseID < 621 ) {
439                        c = powerpc_regclass_sr; 
440                    } else {
441                        c = powerpc_regclass_cr;
442                        n = baseID - 621;
443                        if(n > 7) {
444                          n = 0;
445                          p = powerpc_condreggranularity_whole;
446                        } else {
447                          p = powerpc_condreggranularity_field;
448                        }
449
450                    }
451                }
452                break;
453                default:
454                    assert(!"unknown register type!");
455                    break;
456            }
457            return;
458        }
459        default:
460          c = x86_regclass_unknown;
461          n = 0;
462          break;
463    }
464
465    switch (getArchitecture()) {
466       case Arch_x86:
467       case Arch_x86_64:
468          switch (subrange) {
469             case x86::FULL:
470             case x86::OCT:
471             case x86::FPDBL:
472                p = x86_regpos_all;
473                break;
474             case x86::H_REG:
475                p = x86_regpos_high_byte;
476                break;
477             case x86::L_REG:
478                p = x86_regpos_low_byte;
479                break;
480             case x86::W_REG:
481                p = x86_regpos_word;
482                break;
483             case x86_64::D_REG:
484                p = x86_regpos_dword;
485                break;
486             case x86::BIT:
487                p = x86_regpos_all;
488                break;
489          }
490          break;
491       default:
492         p = x86_regpos_unknown;
493    }
494 }
495
496 MachRegister MachRegister::DwarfEncToReg(int encoding, Dyninst::Architecture arch)
497 {
498    switch (arch)
499    {
500       case Arch_x86:
501          switch (encoding) {
502             case 0: return Dyninst::x86::eax;
503             case 1: return Dyninst::x86::ecx;
504             case 2: return Dyninst::x86::edx;
505             case 3: return Dyninst::x86::ebx;
506             case 4: return Dyninst::x86::esp;
507             case 5: return Dyninst::x86::ebp;
508             case 6: return Dyninst::x86::esi;
509             case 7: return Dyninst::x86::edi;
510             case 8: return Dyninst::x86::eip;
511             case 9: return Dyninst::x86::flags;
512             case 10: return Dyninst::InvalidReg;
513             case 11: return Dyninst::x86::st0;
514             case 12: return Dyninst::x86::st1;
515             case 13: return Dyninst::x86::st2;
516             case 14: return Dyninst::x86::st3;
517             case 15: return Dyninst::x86::st4;
518             case 16: return Dyninst::x86::st5;
519             case 17: return Dyninst::x86::st6;
520             case 18: return Dyninst::x86::st7;
521             case 19: return Dyninst::InvalidReg;
522             case 20: return Dyninst::InvalidReg;
523             case 21: return Dyninst::x86::xmm0;
524             case 22: return Dyninst::x86::xmm1;
525             case 23: return Dyninst::x86::xmm2;
526             case 24: return Dyninst::x86::xmm3;
527             case 25: return Dyninst::x86::xmm4;
528             case 26: return Dyninst::x86::xmm5;
529             case 27: return Dyninst::x86::xmm6;
530             case 28: return Dyninst::x86::xmm7;
531             case 29: return Dyninst::x86::mm0;
532             case 30: return Dyninst::x86::mm1;
533             case 31: return Dyninst::x86::mm2;
534             case 32: return Dyninst::x86::mm3;
535             case 33: return Dyninst::x86::mm4;
536             case 34: return Dyninst::x86::mm5;
537             case 35: return Dyninst::x86::mm6;
538             case 36: return Dyninst::x86::mm7;
539             case 37: return Dyninst::InvalidReg; //fcw
540             case 38: return Dyninst::InvalidReg; //fsw
541             case 39: return Dyninst::InvalidReg; //mxcsr
542             case 40: return Dyninst::x86::es;
543             case 41: return Dyninst::x86::cs;
544             case 42: return Dyninst::x86::ss;
545             case 43: return Dyninst::x86::ds;
546             case 44: return Dyninst::x86::fs;
547             case 45: return Dyninst::x86::gs;
548             case 46: return Dyninst::InvalidReg;
549             case 47: return Dyninst::InvalidReg;
550             case 48: return Dyninst::InvalidReg; //tr
551             case 49: return Dyninst::InvalidReg; //ldtr
552             default: return Dyninst::InvalidReg;
553          }
554          break;
555       case Arch_x86_64:
556          switch (encoding) {
557             case 0: return Dyninst::x86_64::rax;
558             case 1: return Dyninst::x86_64::rdx;
559             case 2: return Dyninst::x86_64::rcx;
560             case 3: return Dyninst::x86_64::rbx;
561             case 4: return Dyninst::x86_64::rsi;
562             case 5: return Dyninst::x86_64::rdi;
563             case 6: return Dyninst::x86_64::rbp;
564             case 7: return Dyninst::x86_64::rsp;
565             case 8: return Dyninst::x86_64::r8;
566             case 9: return Dyninst::x86_64::r9;
567             case 10: return Dyninst::x86_64::r10;
568             case 11: return Dyninst::x86_64::r11;
569             case 12: return Dyninst::x86_64::r12;
570             case 13: return Dyninst::x86_64::r13;
571             case 14: return Dyninst::x86_64::r14;
572             case 15: return Dyninst::x86_64::r15;
573             case 16: return Dyninst::x86_64::rip;
574             case 17: return Dyninst::x86_64::xmm0;
575             case 18: return Dyninst::x86_64::xmm1;
576             case 19: return Dyninst::x86_64::xmm2;
577             case 20: return Dyninst::x86_64::xmm3;
578             case 21: return Dyninst::x86_64::xmm4;
579             case 22: return Dyninst::x86_64::xmm5;
580             case 23: return Dyninst::x86_64::xmm6;
581             case 24: return Dyninst::x86_64::xmm7;
582             case 25: return Dyninst::x86_64::xmm8;
583             case 26: return Dyninst::x86_64::xmm9;
584             case 27: return Dyninst::x86_64::xmm10;
585             case 28: return Dyninst::x86_64::xmm11;
586             case 29: return Dyninst::x86_64::xmm12;
587             case 30: return Dyninst::x86_64::xmm13;
588             case 31: return Dyninst::x86_64::xmm14;
589             case 32: return Dyninst::x86_64::xmm15;
590             case 33: return Dyninst::x86_64::st0;
591             case 34: return Dyninst::x86_64::st1;
592             case 35: return Dyninst::x86_64::st2;
593             case 36: return Dyninst::x86_64::st3;
594             case 37: return Dyninst::x86_64::st4;
595             case 38: return Dyninst::x86_64::st5;
596             case 39: return Dyninst::x86_64::st6;
597             case 40: return Dyninst::x86_64::st7;
598             case 41: return Dyninst::x86_64::mm0;
599             case 42: return Dyninst::x86_64::mm1;
600             case 43: return Dyninst::x86_64::mm2;
601             case 44: return Dyninst::x86_64::mm3;
602             case 45: return Dyninst::x86_64::mm4;
603             case 46: return Dyninst::x86_64::mm5;
604             case 47: return Dyninst::x86_64::mm6;
605             case 48: return Dyninst::x86_64::mm7;
606             case 49: return Dyninst::x86_64::flags;
607             case 50: return Dyninst::x86_64::es;
608             case 51: return Dyninst::x86_64::cs;
609             case 52: return Dyninst::x86_64::ss;
610             case 53: return Dyninst::x86_64::ds;
611             case 54: return Dyninst::x86_64::fs;
612             case 55: return Dyninst::x86_64::gs;
613             case 56: return Dyninst::InvalidReg;
614             case 57: return Dyninst::InvalidReg;
615             case 58: return Dyninst::x86_64::fsbase;
616             case 59: return Dyninst::x86_64::gsbase;
617             case 60: return Dyninst::InvalidReg; 
618             case 61: return Dyninst::InvalidReg; 
619             case 62: return Dyninst::InvalidReg; //tr
620             case 63: return Dyninst::InvalidReg; //ldtr
621             case 64: return Dyninst::InvalidReg; //mxcsr
622             case 65: return Dyninst::InvalidReg; //fcw
623             case 66: return Dyninst::InvalidReg; //fsw
624          }
625          break;
626       case Arch_ppc32:
627          switch (encoding) {
628             case 0: return Dyninst::ppc32::r0;
629             case 1: return Dyninst::ppc32::r1;
630             case 2: return Dyninst::ppc32::r2;
631             case 3: return Dyninst::ppc32::r3;
632             case 4: return Dyninst::ppc32::r4;
633             case 5: return Dyninst::ppc32::r5;
634             case 6: return Dyninst::ppc32::r6;
635             case 7: return Dyninst::ppc32::r7;
636             case 8: return Dyninst::ppc32::r8;
637             case 9: return Dyninst::ppc32::r9;
638             case 10: return Dyninst::ppc32::r10;
639             case 11: return Dyninst::ppc32::r11;
640             case 12: return Dyninst::ppc32::r12;
641             case 13: return Dyninst::ppc32::r13;
642             case 14: return Dyninst::ppc32::r14;
643             case 15: return Dyninst::ppc32::r15;
644             case 16: return Dyninst::ppc32::r16;
645             case 17: return Dyninst::ppc32::r17;
646             case 18: return Dyninst::ppc32::r18;
647             case 19: return Dyninst::ppc32::r19;
648             case 20: return Dyninst::ppc32::r20;
649             case 21: return Dyninst::ppc32::r21;
650             case 22: return Dyninst::ppc32::r22;
651             case 23: return Dyninst::ppc32::r23;
652             case 24: return Dyninst::ppc32::r24;
653             case 25: return Dyninst::ppc32::r25;
654             case 26: return Dyninst::ppc32::r26;
655             case 27: return Dyninst::ppc32::r27;
656             case 28: return Dyninst::ppc32::r28;
657             case 29: return Dyninst::ppc32::r29;
658             case 30: return Dyninst::ppc32::r30;
659             case 31: return Dyninst::ppc32::r31;
660             case 32: return Dyninst::ppc32::fpr0;
661             case 33: return Dyninst::ppc32::fpr1;
662             case 34: return Dyninst::ppc32::fpr2;
663             case 35: return Dyninst::ppc32::fpr3;
664             case 36: return Dyninst::ppc32::fpr4;
665             case 37: return Dyninst::ppc32::fpr5;
666             case 38: return Dyninst::ppc32::fpr6;
667             case 39: return Dyninst::ppc32::fpr7;
668             case 40: return Dyninst::ppc32::fpr8;
669             case 41: return Dyninst::ppc32::fpr9;
670             case 42: return Dyninst::ppc32::fpr10;
671             case 43: return Dyninst::ppc32::fpr11;
672             case 44: return Dyninst::ppc32::fpr12;
673             case 45: return Dyninst::ppc32::fpr13;
674             case 46: return Dyninst::ppc32::fpr14;
675             case 47: return Dyninst::ppc32::fpr15;
676             case 48: return Dyninst::ppc32::fpr16;
677             case 49: return Dyninst::ppc32::fpr17;
678             case 50: return Dyninst::ppc32::fpr18;
679             case 51: return Dyninst::ppc32::fpr19;
680             case 52: return Dyninst::ppc32::fpr20;
681             case 53: return Dyninst::ppc32::fpr21;
682             case 54: return Dyninst::ppc32::fpr22;
683             case 55: return Dyninst::ppc32::fpr23;
684             case 56: return Dyninst::ppc32::fpr24;
685             case 57: return Dyninst::ppc32::fpr25;
686             case 58: return Dyninst::ppc32::fpr26;
687             case 59: return Dyninst::ppc32::fpr27;
688             case 60: return Dyninst::ppc32::fpr28;
689             case 61: return Dyninst::ppc32::fpr29;
690             case 62: return Dyninst::ppc32::fpr30;
691             case 63: return Dyninst::ppc32::fpr31;
692             case 64: return Dyninst::ppc32::cr;
693             case 65: return Dyninst::InvalidReg; //FPSCR
694          }
695          //Seperate switch statements to give compilers an easier time of 
696          // optimizing
697          switch (encoding) {
698             case 100: return Dyninst::ppc32::mq;
699             case 101: return Dyninst::ppc32::xer;
700             case 102: return Dyninst::InvalidReg;
701             case 103: return Dyninst::InvalidReg;
702             case 104: return Dyninst::InvalidReg; //RTCU
703             case 105: return Dyninst::InvalidReg; //RTCL
704             case 106: return Dyninst::InvalidReg;
705             case 107: return Dyninst::InvalidReg;
706             case 108: return Dyninst::ppc32::lr;
707             case 109: return Dyninst::ppc32::ctr;
708             default: return Dyninst::InvalidReg;
709          }
710          break;
711       case Arch_ppc64:
712          switch (encoding) {
713             case 0: return Dyninst::ppc64::r0;
714             case 1: return Dyninst::ppc64::r1;
715             case 2: return Dyninst::ppc64::r2;
716             case 3: return Dyninst::ppc64::r3;
717             case 4: return Dyninst::ppc64::r4;
718             case 5: return Dyninst::ppc64::r5;
719             case 6: return Dyninst::ppc64::r6;
720             case 7: return Dyninst::ppc64::r7;
721             case 8: return Dyninst::ppc64::r8;
722             case 9: return Dyninst::ppc64::r9;
723             case 10: return Dyninst::ppc64::r10;
724             case 11: return Dyninst::ppc64::r11;
725             case 12: return Dyninst::ppc64::r12;
726             case 13: return Dyninst::ppc64::r13;
727             case 14: return Dyninst::ppc64::r14;
728             case 15: return Dyninst::ppc64::r15;
729             case 16: return Dyninst::ppc64::r16;
730             case 17: return Dyninst::ppc64::r17;
731             case 18: return Dyninst::ppc64::r18;
732             case 19: return Dyninst::ppc64::r19;
733             case 20: return Dyninst::ppc64::r20;
734             case 21: return Dyninst::ppc64::r21;
735             case 22: return Dyninst::ppc64::r22;
736             case 23: return Dyninst::ppc64::r23;
737             case 24: return Dyninst::ppc64::r24;
738             case 25: return Dyninst::ppc64::r25;
739             case 26: return Dyninst::ppc64::r26;
740             case 27: return Dyninst::ppc64::r27;
741             case 28: return Dyninst::ppc64::r28;
742             case 29: return Dyninst::ppc64::r29;
743             case 30: return Dyninst::ppc64::r30;
744             case 31: return Dyninst::ppc64::r31;
745             case 32: return Dyninst::ppc64::fpr0;
746             case 33: return Dyninst::ppc64::fpr1;
747             case 34: return Dyninst::ppc64::fpr2;
748             case 35: return Dyninst::ppc64::fpr3;
749             case 36: return Dyninst::ppc64::fpr4;
750             case 37: return Dyninst::ppc64::fpr5;
751             case 38: return Dyninst::ppc64::fpr6;
752             case 39: return Dyninst::ppc64::fpr7;
753             case 40: return Dyninst::ppc64::fpr8;
754             case 41: return Dyninst::ppc64::fpr9;
755             case 42: return Dyninst::ppc64::fpr10;
756             case 43: return Dyninst::ppc64::fpr11;
757             case 44: return Dyninst::ppc64::fpr12;
758             case 45: return Dyninst::ppc64::fpr13;
759             case 46: return Dyninst::ppc64::fpr14;
760             case 47: return Dyninst::ppc64::fpr15;
761             case 48: return Dyninst::ppc64::fpr16;
762             case 49: return Dyninst::ppc64::fpr17;
763             case 50: return Dyninst::ppc64::fpr18;
764             case 51: return Dyninst::ppc64::fpr19;
765             case 52: return Dyninst::ppc64::fpr20;
766             case 53: return Dyninst::ppc64::fpr21;
767             case 54: return Dyninst::ppc64::fpr22;
768             case 55: return Dyninst::ppc64::fpr23;
769             case 56: return Dyninst::ppc64::fpr24;
770             case 57: return Dyninst::ppc64::fpr25;
771             case 58: return Dyninst::ppc64::fpr26;
772             case 59: return Dyninst::ppc64::fpr27;
773             case 60: return Dyninst::ppc64::fpr28;
774             case 61: return Dyninst::ppc64::fpr29;
775             case 62: return Dyninst::ppc64::fpr30;
776             case 63: return Dyninst::ppc64::fpr31;
777             case 64: return Dyninst::ppc64::cr;
778             case 65: return Dyninst::InvalidReg; //FPSCR
779          }
780          //Seperate switch statements to give compilers an easier time of 
781          // optimizing
782          switch (encoding) {
783             case 100: return Dyninst::ppc64::mq;
784             case 101: return Dyninst::ppc64::xer;
785             case 102: return Dyninst::InvalidReg;
786             case 103: return Dyninst::InvalidReg;
787             case 104: return Dyninst::InvalidReg; //RTCU
788             case 105: return Dyninst::InvalidReg; //RTCL
789             case 106: return Dyninst::InvalidReg;
790             case 107: return Dyninst::InvalidReg;
791             case 108: return Dyninst::ppc64::lr;
792             case 109: return Dyninst::ppc64::ctr;
793             default: return Dyninst::InvalidReg;
794          }
795          break;
796       case Arch_none:
797          return Dyninst::InvalidReg;
798          break;
799    }
800    //Invalid Architecture passed
801    return Dyninst::InvalidReg;
802
803 }
804
805 int MachRegister::getDwarfEnc() const
806 {
807    switch (getArchitecture())
808    {
809       case Arch_x86:
810          switch (val()) {
811             case Dyninst::x86::ieax: return 0;
812             case Dyninst::x86::iecx: return 1;
813             case Dyninst::x86::iedx: return 2;
814             case Dyninst::x86::iebx: return 3;
815             case Dyninst::x86::iesp: return 4;
816             case Dyninst::x86::iebp: return 5;
817             case Dyninst::x86::iesi: return 6;
818             case Dyninst::x86::iedi: return 7;
819             case Dyninst::x86::ieip: return 8;
820             case Dyninst::x86::iflags: return 9;
821             case Dyninst::x86::ixmm0: return 21;
822             case Dyninst::x86::ixmm1: return 22;
823             case Dyninst::x86::ixmm2: return 23;
824             case Dyninst::x86::ixmm3: return 24;
825             case Dyninst::x86::ixmm4: return 25;
826             case Dyninst::x86::ixmm5: return 26;
827             case Dyninst::x86::ixmm6: return 27;
828             case Dyninst::x86::ixmm7: return 28;
829             case Dyninst::x86::imm0: return 29;
830             case Dyninst::x86::imm1: return 30;
831             case Dyninst::x86::imm2: return 31;
832             case Dyninst::x86::imm3: return 32;
833             case Dyninst::x86::imm4: return 33;
834             case Dyninst::x86::imm5: return 34;
835             case Dyninst::x86::imm6: return 35;
836             case Dyninst::x86::imm7: return 36;
837             case Dyninst::x86::ies: return 40;
838             case Dyninst::x86::ics: return 41;
839             case Dyninst::x86::iss: return 42;
840             case Dyninst::x86::ids: return 43;
841             case Dyninst::x86::ifs: return 44;
842             case Dyninst::x86::igs: return 45;
843             default: return -1;
844          }
845          break;
846       case Arch_x86_64:
847          switch (val()) {
848             case Dyninst::x86_64::irax: return 0;
849             case Dyninst::x86_64::irdx: return 1;
850             case Dyninst::x86_64::ircx: return 2;
851             case Dyninst::x86_64::irbx: return 3;
852             case Dyninst::x86_64::irsi: return 4;
853             case Dyninst::x86_64::irdi: return 5;
854             case Dyninst::x86_64::irbp: return 6;
855             case Dyninst::x86_64::irsp: return 7;
856             case Dyninst::x86_64::ir8: return 8;
857             case Dyninst::x86_64::ir9: return 9;
858             case Dyninst::x86_64::ir10: return 10;
859             case Dyninst::x86_64::ir11: return 11;
860             case Dyninst::x86_64::ir12: return 12;
861             case Dyninst::x86_64::ir13: return 13;
862             case Dyninst::x86_64::ir14: return 14;
863             case Dyninst::x86_64::ir15: return 15;
864             case Dyninst::x86_64::irip: return 16;
865             case Dyninst::x86_64::ixmm0: return 17;
866             case Dyninst::x86_64::ixmm1: return 18;
867             case Dyninst::x86_64::ixmm2: return 19;
868             case Dyninst::x86_64::ixmm3: return 20;
869             case Dyninst::x86_64::ixmm4: return 21;
870             case Dyninst::x86_64::ixmm5: return 22;
871             case Dyninst::x86_64::ixmm6: return 23;
872             case Dyninst::x86_64::ixmm7: return 24;
873             case Dyninst::x86_64::ixmm8: return 25;
874             case Dyninst::x86_64::ixmm9: return 26;
875             case Dyninst::x86_64::ixmm10: return 27;
876             case Dyninst::x86_64::ixmm11: return 28;
877             case Dyninst::x86_64::ixmm12: return 29;
878             case Dyninst::x86_64::ixmm13: return 30;
879             case Dyninst::x86_64::ixmm14: return 31;
880             case Dyninst::x86_64::ixmm15: return 32;
881             case Dyninst::x86_64::imm0: return 41;
882             case Dyninst::x86_64::imm1: return 42;
883             case Dyninst::x86_64::imm2: return 43;
884             case Dyninst::x86_64::imm3: return 44;
885             case Dyninst::x86_64::imm4: return 45;
886             case Dyninst::x86_64::imm5: return 46;
887             case Dyninst::x86_64::imm6: return 47;
888             case Dyninst::x86_64::imm7: return 48;
889             case Dyninst::x86_64::iflags: return 49;
890             case Dyninst::x86_64::ies: return 50;
891             case Dyninst::x86_64::ics: return 51;
892             case Dyninst::x86_64::iss: return 52;
893             case Dyninst::x86_64::ids: return 53;
894             case Dyninst::x86_64::ifs: return 54;
895             case Dyninst::x86_64::igs: return 55;
896             case Dyninst::x86_64::ifsbase: return 58;
897             case Dyninst::x86_64::igsbase: return 59;
898             default: return -1;
899          }
900          break;
901       case Arch_ppc32:
902          switch (val()) {
903             case Dyninst::ppc32::ir0: return 0;
904             case Dyninst::ppc32::ir1: return 1;
905             case Dyninst::ppc32::ir2: return 2;
906             case Dyninst::ppc32::ir3: return 3;
907             case Dyninst::ppc32::ir4: return 4;
908             case Dyninst::ppc32::ir5: return 5;
909             case Dyninst::ppc32::ir6: return 6;
910             case Dyninst::ppc32::ir7: return 7;
911             case Dyninst::ppc32::ir8: return 8;
912             case Dyninst::ppc32::ir9: return 9;
913             case Dyninst::ppc32::ir10: return 10;
914             case Dyninst::ppc32::ir11: return 11;
915             case Dyninst::ppc32::ir12: return 12;
916             case Dyninst::ppc32::ir13: return 13;
917             case Dyninst::ppc32::ir14: return 14;
918             case Dyninst::ppc32::ir15: return 15;
919             case Dyninst::ppc32::ir16: return 16;
920             case Dyninst::ppc32::ir17: return 17;
921             case Dyninst::ppc32::ir18: return 18;
922             case Dyninst::ppc32::ir19: return 19;
923             case Dyninst::ppc32::ir20: return 20;
924             case Dyninst::ppc32::ir21: return 21;
925             case Dyninst::ppc32::ir22: return 22;
926             case Dyninst::ppc32::ir23: return 23;
927             case Dyninst::ppc32::ir24: return 24;
928             case Dyninst::ppc32::ir25: return 25;
929             case Dyninst::ppc32::ir26: return 26;
930             case Dyninst::ppc32::ir27: return 27;
931             case Dyninst::ppc32::ir28: return 28;
932             case Dyninst::ppc32::ir29: return 29;
933             case Dyninst::ppc32::ir30: return 30;
934             case Dyninst::ppc32::ir31: return 31;
935             case Dyninst::ppc32::ifpr0: return 32;
936             case Dyninst::ppc32::ifpr1: return 33;
937             case Dyninst::ppc32::ifpr2: return 34;
938             case Dyninst::ppc32::ifpr3: return 35;
939             case Dyninst::ppc32::ifpr4: return 36;
940             case Dyninst::ppc32::ifpr5: return 37;
941             case Dyninst::ppc32::ifpr6: return 38;
942             case Dyninst::ppc32::ifpr7: return 39;
943             case Dyninst::ppc32::ifpr8: return 40;
944             case Dyninst::ppc32::ifpr9: return 41;
945             case Dyninst::ppc32::ifpr10: return 42;
946             case Dyninst::ppc32::ifpr11: return 43;
947             case Dyninst::ppc32::ifpr12: return 44;
948             case Dyninst::ppc32::ifpr13: return 45;
949             case Dyninst::ppc32::ifpr14: return 46;
950             case Dyninst::ppc32::ifpr15: return 47;
951             case Dyninst::ppc32::ifpr16: return 48;
952             case Dyninst::ppc32::ifpr17: return 49;
953             case Dyninst::ppc32::ifpr18: return 50;
954             case Dyninst::ppc32::ifpr19: return 51;
955             case Dyninst::ppc32::ifpr20: return 52;
956             case Dyninst::ppc32::ifpr21: return 53;
957             case Dyninst::ppc32::ifpr22: return 54;
958             case Dyninst::ppc32::ifpr23: return 55;
959             case Dyninst::ppc32::ifpr24: return 56;
960             case Dyninst::ppc32::ifpr25: return 57;
961             case Dyninst::ppc32::ifpr26: return 58;
962             case Dyninst::ppc32::ifpr27: return 59;
963             case Dyninst::ppc32::ifpr28: return 60;
964             case Dyninst::ppc32::ifpr29: return 61;
965             case Dyninst::ppc32::ifpr30: return 62;
966             case Dyninst::ppc32::ifpr31: return 63;
967             case Dyninst::ppc32::icr: return 64;
968             case Dyninst::ppc32::imq: return 100;
969             case Dyninst::ppc32::ixer: return 101;
970             case Dyninst::ppc32::ilr: return 108;
971             case Dyninst::ppc32::ictr: return 109;
972             default: return -1;
973          }
974       case Arch_ppc64:
975          switch (val()) {
976             case Dyninst::ppc64::ir0: return 0;
977             case Dyninst::ppc64::ir1: return 1;
978             case Dyninst::ppc64::ir2: return 2;
979             case Dyninst::ppc64::ir3: return 3;
980             case Dyninst::ppc64::ir4: return 4;
981             case Dyninst::ppc64::ir5: return 5;
982             case Dyninst::ppc64::ir6: return 6;
983             case Dyninst::ppc64::ir7: return 7;
984             case Dyninst::ppc64::ir8: return 8;
985             case Dyninst::ppc64::ir9: return 9;
986             case Dyninst::ppc64::ir10: return 10;
987             case Dyninst::ppc64::ir11: return 11;
988             case Dyninst::ppc64::ir12: return 12;
989             case Dyninst::ppc64::ir13: return 13;
990             case Dyninst::ppc64::ir14: return 14;
991             case Dyninst::ppc64::ir15: return 15;
992             case Dyninst::ppc64::ir16: return 16;
993             case Dyninst::ppc64::ir17: return 17;
994             case Dyninst::ppc64::ir18: return 18;
995             case Dyninst::ppc64::ir19: return 19;
996             case Dyninst::ppc64::ir20: return 20;
997             case Dyninst::ppc64::ir21: return 21;
998             case Dyninst::ppc64::ir22: return 22;
999             case Dyninst::ppc64::ir23: return 23;
1000             case Dyninst::ppc64::ir24: return 24;
1001             case Dyninst::ppc64::ir25: return 25;
1002             case Dyninst::ppc64::ir26: return 26;
1003             case Dyninst::ppc64::ir27: return 27;
1004             case Dyninst::ppc64::ir28: return 28;
1005             case Dyninst::ppc64::ir29: return 29;
1006             case Dyninst::ppc64::ir30: return 30;
1007             case Dyninst::ppc64::ir31: return 31;
1008             case Dyninst::ppc64::ifpr0: return 32;
1009             case Dyninst::ppc64::ifpr1: return 33;
1010             case Dyninst::ppc64::ifpr2: return 34;
1011             case Dyninst::ppc64::ifpr3: return 35;
1012             case Dyninst::ppc64::ifpr4: return 36;
1013             case Dyninst::ppc64::ifpr5: return 37;
1014             case Dyninst::ppc64::ifpr6: return 38;
1015             case Dyninst::ppc64::ifpr7: return 39;
1016             case Dyninst::ppc64::ifpr8: return 40;
1017             case Dyninst::ppc64::ifpr9: return 41;
1018             case Dyninst::ppc64::ifpr10: return 42;
1019             case Dyninst::ppc64::ifpr11: return 43;
1020             case Dyninst::ppc64::ifpr12: return 44;
1021             case Dyninst::ppc64::ifpr13: return 45;
1022             case Dyninst::ppc64::ifpr14: return 46;
1023             case Dyninst::ppc64::ifpr15: return 47;
1024             case Dyninst::ppc64::ifpr16: return 48;
1025             case Dyninst::ppc64::ifpr17: return 49;
1026             case Dyninst::ppc64::ifpr18: return 50;
1027             case Dyninst::ppc64::ifpr19: return 51;
1028             case Dyninst::ppc64::ifpr20: return 52;
1029             case Dyninst::ppc64::ifpr21: return 53;
1030             case Dyninst::ppc64::ifpr22: return 54;
1031             case Dyninst::ppc64::ifpr23: return 55;
1032             case Dyninst::ppc64::ifpr24: return 56;
1033             case Dyninst::ppc64::ifpr25: return 57;
1034             case Dyninst::ppc64::ifpr26: return 58;
1035             case Dyninst::ppc64::ifpr27: return 59;
1036             case Dyninst::ppc64::ifpr28: return 60;
1037             case Dyninst::ppc64::ifpr29: return 61;
1038             case Dyninst::ppc64::ifpr30: return 62;
1039             case Dyninst::ppc64::ifpr31: return 63;
1040             case Dyninst::ppc64::icr: return 64;
1041             case Dyninst::ppc64::imq: return 100;
1042             case Dyninst::ppc64::ixer: return 101;
1043             case Dyninst::ppc64::ilr: return 108;
1044             case Dyninst::ppc64::ictr: return 109;
1045             default: return -1;
1046          }
1047          break;
1048       case Arch_none:
1049          return -1;
1050    }
1051    //Invalid register passed
1052    return -1;
1053 }
1054
1055 unsigned Dyninst::getArchAddressWidth(Dyninst::Architecture arch)
1056 {
1057    switch (arch) {
1058       case Arch_none: 
1059          return 0;
1060       case Arch_x86:
1061       case Arch_ppc32:
1062          return 4;
1063       case Arch_x86_64:
1064       case Arch_ppc64:
1065          return 8;
1066    }
1067    return 0;
1068 }