1. Add probabilistic parsing, which contains 32-bit Linux, 64-bit Linux, and 32-bit...
[dyninst.git] / common / src / dyn_regs.C
1 /*
2  * See the dyninst/COPYRIGHT file for copyright information.
3  * 
4  * We provide the Paradyn Tools (below described as "Paradyn")
5  * on an AS IS basis, and do not warrant its validity or performance.
6  * We reserve the right to update, modify, or discontinue this
7  * software at any time.  We shall have no obligation to supply such
8  * updates or modifications or any other form of support to you.
9  * 
10  * By your use of Paradyn, you understand and agree that we (or any
11  * other person or entity with proprietary rights in Paradyn) are
12  * under no obligation to provide either maintenance services,
13  * update services, notices of latent defects, or correction of
14  * defects for Paradyn.
15  * 
16  * This library is free software; you can redistribute it and/or
17  * modify it under the terms of the GNU Lesser General Public
18  * License as published by the Free Software Foundation; either
19  * version 2.1 of the License, or (at your option) any later version.
20  * 
21  * This library is distributed in the hope that it will be useful,
22  * but WITHOUT ANY WARRANTY; without even the implied warranty of
23  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
24  * Lesser General Public License for more details.
25  * 
26  * You should have received a copy of the GNU Lesser General Public
27  * License along with this library; if not, write to the Free Software
28  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
29  */
30
31 #define DYN_DEFINE_REGS
32 #include "common/h/dyn_regs.h"
33
34 #include "external/rose/rose-compat.h"
35 #include "external/rose/powerpcInstructionEnum.h"
36
37 #include <iostream>
38
39 using namespace Dyninst;
40
41 boost::shared_ptr<MachRegister::NameMap> MachRegister::names()
42 {
43     static boost::shared_ptr<MachRegister::NameMap> store = 
44        boost::shared_ptr<MachRegister::NameMap>(new MachRegister::NameMap);
45     return store;
46 }
47
48 MachRegister::MachRegister() :
49    reg(0)
50
51 }
52
53 MachRegister::MachRegister(signed int r) :
54    reg(r)
55 {
56 }
57  
58 MachRegister::MachRegister(signed int r, const char *n) :
59    reg(r)
60 {
61         (*names())[r] = std::string(n);
62 }
63
64 MachRegister::MachRegister(signed int r, std::string n) :
65 reg(r)
66 {
67         (*names())[r] = n;
68 }
69
70 unsigned int MachRegister::regClass() const
71 {
72     return reg & 0x00ff0000;
73 }
74
75 MachRegister MachRegister::getBaseRegister() const { 
76    switch (getArchitecture()) {
77       case Arch_x86:
78          if (reg & x86::GPR) return MachRegister(reg & 0xfffff0ff);
79          else return *this;
80       case Arch_x86_64:
81          if (reg & x86_64::GPR) return MachRegister(reg & 0xfffff0ff);
82          else return *this;
83       case Arch_ppc32:
84       case Arch_ppc64:
85       case Arch_none:
86          return *this;
87    }
88    return InvalidReg;
89 }
90    
91 Architecture MachRegister::getArchitecture() const { 
92    return (Architecture) (reg & 0xff000000);
93 }
94
95 bool MachRegister::isValid() const {
96    return (reg != InvalidReg.reg);
97 }
98
99 MachRegisterVal MachRegister::getSubRegValue(const MachRegister& subreg, 
100                                              MachRegisterVal &orig) const
101 {
102    if (subreg.reg == reg || 
103        getArchitecture() == Arch_ppc32 ||
104        getArchitecture() == Arch_ppc64)
105       return orig;
106
107    assert(subreg.getBaseRegister() == getBaseRegister());
108    switch ((subreg.reg & 0x00000f00) >> 8) {
109       case 0x0: return orig;
110       case 0x1: return (orig & 0xff);
111       case 0x2: return (orig & 0xff00) >> 8;              
112       case 0x3: return (orig & 0xffff);
113       case 0xf: return (orig & 0xffffffff);
114       default: assert(0); return orig;
115    }
116 }
117
118 std::string MachRegister::name() const { 
119         assert(names() != NULL);
120         NameMap::const_iterator iter = names()->find(reg);
121         if (iter != names()->end()) {
122                 return iter->second;
123         }
124         return std::string("<INVALID_REG>");
125 }
126
127 unsigned int MachRegister::size() const {
128    switch (getArchitecture())
129    {
130       case Arch_x86:
131          switch (reg & 0x0000ff00) {
132             case x86::L_REG: //L_REG
133             case x86::H_REG: //H_REG
134                return 1;
135             case x86::W_REG: //W_REG
136                return 2;
137             case x86::FULL: //FULL
138                return 4;
139             case x86::QUAD:
140                return 8;
141             case x86::OCT:
142                return 16;
143             case x86::FPDBL:
144                return 10;
145             case x86::BIT:
146                return 0;
147             default:
148                return 0;//KEVINTODO: removed sanity-check assert because of asprotect fuzz testing, could use this as a sign that the parse has gone into junk
149                assert(0);
150          }
151       case Arch_x86_64:
152          switch (reg & 0x0000ff00) {
153             case x86_64::L_REG: //L_REG
154             case x86_64::H_REG: //H_REG
155                 return 1;
156             case x86_64::W_REG: //W_REG
157                 return 2;
158             case x86_64::FULL: //FULL
159                 return 8;
160             case x86_64::D_REG:
161                return 4;
162             case x86_64::OCT:
163                return 16;
164             case x86_64::FPDBL:
165                return 10;
166             case x86_64::BIT:
167                return 0;
168             default:
169                return 0; // Xiaozhu: do not assert, but return 0 as an indication of parsing junk.
170                assert(0);
171          }
172       case Arch_ppc32: {
173          int reg_class = reg & 0x00ff0000;
174          if (reg_class == ppc32::FPR || reg_class == ppc32::FSR)
175             return 8;
176          return 4;
177       }
178       case Arch_ppc64:
179          return 8;
180       case Arch_none:
181          return 0;
182    }
183    return 0; //Unreachable, but disable warnings
184 }
185    
186 bool MachRegister::operator<(const MachRegister &a) const { 
187    return (reg < a.reg);
188 }
189  
190 bool MachRegister::operator==(const MachRegister &a) const { 
191    return (reg == a.reg);
192 }
193  
194 MachRegister::operator signed int() const {
195    return reg;
196 }
197
198 signed int MachRegister::val() const {
199    return reg;
200 }
201
202
203 MachRegister MachRegister::getPC(Dyninst::Architecture arch)
204 {
205    switch (arch)
206    {
207       case Arch_x86:
208          return x86::eip;
209       case Arch_x86_64:
210          return x86_64::rip;
211       case Arch_ppc32:
212          return ppc32::pc;
213       case Arch_ppc64:
214          return ppc64::pc;
215       case Arch_none:
216          return InvalidReg;
217    }
218    return InvalidReg;
219 }
220
221 MachRegister MachRegister::getFramePointer(Dyninst::Architecture arch)
222 {
223    switch (arch)
224    {
225       case Arch_x86:
226          return x86::ebp;
227       case Arch_x86_64:
228          return x86_64::rbp;
229       case Arch_ppc32:
230          return ppc32::r1;
231       case Arch_ppc64:
232          return ppc64::r1;
233       case Arch_none:
234          return InvalidReg;
235    }
236    return InvalidReg;
237 }
238
239 MachRegister MachRegister::getStackPointer(Dyninst::Architecture arch)
240 {
241    switch (arch)
242    {
243       case Arch_x86:
244          return x86::esp;
245       case Arch_x86_64:
246          return x86_64::rsp;
247       case Arch_ppc32:
248          return ppc32::r1;
249       case Arch_ppc64:
250          return ppc64::r1;
251       case Arch_none:
252          return InvalidReg;
253    }
254    return InvalidReg;
255 }
256
257 MachRegister MachRegister::getSyscallNumberReg(Dyninst::Architecture arch)
258 {
259     switch (arch)
260     {
261         case Arch_x86:
262             return x86::eax;
263         case Arch_x86_64:
264             return x86_64::rax;
265         case Arch_ppc32:
266             return ppc32::r0;
267         case Arch_ppc64:
268             return ppc64::r0;
269         case Arch_none:
270             return InvalidReg;
271     }
272     return InvalidReg;
273 }
274
275 MachRegister MachRegister::getSyscallNumberOReg(Dyninst::Architecture arch)
276 {
277     switch (arch)
278     {
279         case Arch_x86:
280             return x86::oeax;
281         case Arch_x86_64:
282             return x86_64::orax;
283         case Arch_ppc32: 
284             return ppc32::r0;
285         case Arch_ppc64:
286             return ppc64::r0;
287         case Arch_none:
288             return InvalidReg;
289     }
290     return InvalidReg;
291 }
292
293 MachRegister MachRegister::getSyscallReturnValueReg(Dyninst::Architecture arch)
294 {
295     switch (arch)
296     {
297         case Arch_x86:
298             return x86::eax;
299         case Arch_x86_64:
300             return x86_64::rax;
301         case Arch_ppc32: 
302             return ppc32::r3;
303         case Arch_ppc64:
304             return ppc64::r3;
305         case Arch_none:
306             return InvalidReg;
307     }
308     return InvalidReg;
309 }
310
311 bool MachRegister::isPC() const
312 {
313    return (*this == x86_64::rip || *this == x86::eip ||
314            *this == ppc32::pc || *this == ppc64::pc);
315 }
316
317 bool MachRegister::isFramePointer() const
318 {
319    return (*this == x86_64::rbp || *this == x86::ebp ||
320            *this == FrameBase);
321 }
322
323 bool MachRegister::isStackPointer() const
324 {
325    return (*this == x86_64::rsp || *this == x86::esp ||
326            *this == ppc32::r1 || *this == ppc64::r1);
327 }
328
329 bool MachRegister::isSyscallNumberReg() const
330 {
331     return (*this == x86_64::orax || *this == x86::oeax ||
332             *this == ppc32::r1 || *this == ppc64::r1);
333 }
334
335 bool MachRegister::isSyscallReturnValueReg() const
336 {
337     return (*this == x86_64::rax || *this == x86::eax ||
338             *this == ppc32::r1 || *this == ppc64::r1);
339 }
340
341 COMMON_EXPORT bool Dyninst::isSegmentRegister(int regClass)
342 {
343    return 0 != (regClass & x86::SEG);
344 }
345
346 void MachRegister::getROSERegister(int &c, int &n, int &p)
347 {
348    // Rose: class, number, position
349    // Dyninst: category, base id, subrange
350
351    signed int category = (reg & 0x00ff0000);
352    signed int subrange = (reg & 0x0000ff00);
353    signed int baseID =   (reg & 0x000000ff);
354
355    switch (getArchitecture()) {
356       case Arch_x86:
357       case Arch_x86_64: // 64-bit not supported in ROSE
358          switch (category) {
359             case x86::GPR:
360                c = x86_regclass_gpr;
361                switch (baseID) {
362                   case x86::BASEA:
363                      n = x86_gpr_ax;
364                      break;
365                   case x86::BASEC:
366                      n = x86_gpr_cx;
367                      break;
368                   case x86::BASED:
369                      n = x86_gpr_dx;
370                      break;
371                   case x86::BASEB:
372                      n = x86_gpr_bx;
373                      break;
374                   case x86::BASESP:
375                      n = x86_gpr_sp;
376                      break;
377                   case x86::BASEBP:
378                      n = x86_gpr_bp;
379                      break;
380                   case x86::BASESI:
381                      n = x86_gpr_si;
382                      break;
383                   case x86::BASEDI:
384                      n = x86_gpr_di;
385                      break;
386                   default:
387                      n = 0;
388                      break;
389                }
390                break;
391             case x86::SEG:
392                c = x86_regclass_segment;
393                switch (baseID) {
394                   case 0x0:
395                      n = x86_segreg_ds;
396                      break;
397                   case 0x1:
398                      n = x86_segreg_es;
399                      break;
400                   case 0x2:
401                      n = x86_segreg_fs;
402                      break;
403                   case 0x3:
404                      n = x86_segreg_gs;
405                      break;
406                   case 0x4:
407                      n = x86_segreg_cs;
408                      break;
409                   case 0x5:
410                      n = x86_segreg_ss;
411                      break;
412                   default:
413                      n = 0;
414                      break;
415                }
416                break;
417             case x86::FLAG:
418                c = x86_regclass_flags;
419                switch(baseID) {
420                case x86::CF:
421                  n = x86_flag_cf;
422                  break;
423                case x86::PF:
424                  n = x86_flag_pf;
425                  break;
426                case x86::AF:
427                  n = x86_flag_af;
428                  break;
429                case x86::ZF:
430                  n = x86_flag_zf;
431                  break;
432                case x86::SF:
433                  n = x86_flag_sf;
434                  break;
435                case x86::TF:
436                  n = x86_flag_tf;
437                  break;
438                case x86::IF:
439                  n = x86_flag_if;
440                  break;
441                case x86::DF:
442                  n = x86_flag_df;
443                  break;
444                case x86::OF:
445                  n = x86_flag_of;
446                  break;
447                default:
448                  assert(0);
449                  break;
450                }
451                break;
452             case x86::MISC:
453                c = x86_regclass_unknown;
454                break;
455             case x86::XMM:
456                c = x86_regclass_xmm;
457                n = baseID;
458                break;
459             case x86::MMX:
460                c = x86_regclass_mm;
461                n = baseID;
462                break;
463             case x86::CTL:
464                c = x86_regclass_cr;
465                n = baseID;
466                break;
467             case x86::DBG:
468                c = x86_regclass_dr;
469                n = baseID;
470                break;
471             case x86::TST:
472                c = x86_regclass_unknown;
473                break;
474             case 0:
475                switch (baseID) {
476                   case 0x10:
477                      c = x86_regclass_ip;
478                      n = 0;
479                      break;
480                   default:
481                      c = x86_regclass_unknown;
482                      break;
483                }
484                break;
485          }
486          break;
487        case Arch_ppc32:
488        case Arch_ppc64: // 64-bit not supported in ROSE
489        {
490          baseID = reg & 0x0000FFFF;
491            n = baseID;
492            switch(category)
493            {
494                case ppc32::GPR:
495                    c = powerpc_regclass_gpr;
496                    break;
497                case ppc32::FPR:
498                case ppc32::FSR:
499                    c = powerpc_regclass_fpr;
500                    break;
501                case ppc32::SPR:
502                {
503                    if(baseID < 613) {
504                        c = powerpc_regclass_spr;
505                    } else if(baseID < 621 ) {
506                        c = powerpc_regclass_sr; 
507                    } else {
508                        c = powerpc_regclass_cr;
509                        n = baseID - 621;
510                        if(n > 7) {
511                          n = 0;
512                          p = powerpc_condreggranularity_whole;
513                        } else {
514                          p = powerpc_condreggranularity_field;
515                        }
516
517                    }
518                }
519                break;
520                default:
521                    assert(!"unknown register type!");
522                    break;
523            }
524            return;
525        }
526        default:
527          c = x86_regclass_unknown;
528          n = 0;
529          break;
530    }
531
532    switch (getArchitecture()) {
533       case Arch_x86:
534       case Arch_x86_64:
535          switch (subrange) {
536             case x86::FULL:
537             case x86::OCT:
538             case x86::FPDBL:
539                p = x86_regpos_all;
540                break;
541             case x86::H_REG:
542                p = x86_regpos_high_byte;
543                break;
544             case x86::L_REG:
545                p = x86_regpos_low_byte;
546                break;
547             case x86::W_REG:
548                p = x86_regpos_word;
549                break;
550             case x86_64::D_REG:
551                p = x86_regpos_dword;
552                break;
553             case x86::BIT:
554                p = x86_regpos_all;
555                break;
556          }
557          break;
558       default:
559         p = x86_regpos_unknown;
560    }
561 }
562
563 MachRegister MachRegister::DwarfEncToReg(int encoding, Dyninst::Architecture arch)
564 {
565    switch (arch)
566    {
567       case Arch_x86:
568          switch (encoding) {
569             case 0: return Dyninst::x86::eax;
570             case 1: return Dyninst::x86::ecx;
571             case 2: return Dyninst::x86::edx;
572             case 3: return Dyninst::x86::ebx;
573             case 4: return Dyninst::x86::esp;
574             case 5: return Dyninst::x86::ebp;
575             case 6: return Dyninst::x86::esi;
576             case 7: return Dyninst::x86::edi;
577             case 8: return Dyninst::x86::eip;
578             case 9: return Dyninst::x86::flags;
579             case 10: return Dyninst::InvalidReg;
580             case 11: return Dyninst::x86::st0;
581             case 12: return Dyninst::x86::st1;
582             case 13: return Dyninst::x86::st2;
583             case 14: return Dyninst::x86::st3;
584             case 15: return Dyninst::x86::st4;
585             case 16: return Dyninst::x86::st5;
586             case 17: return Dyninst::x86::st6;
587             case 18: return Dyninst::x86::st7;
588             case 19: return Dyninst::InvalidReg;
589             case 20: return Dyninst::InvalidReg;
590             case 21: return Dyninst::x86::xmm0;
591             case 22: return Dyninst::x86::xmm1;
592             case 23: return Dyninst::x86::xmm2;
593             case 24: return Dyninst::x86::xmm3;
594             case 25: return Dyninst::x86::xmm4;
595             case 26: return Dyninst::x86::xmm5;
596             case 27: return Dyninst::x86::xmm6;
597             case 28: return Dyninst::x86::xmm7;
598             case 29: return Dyninst::x86::mm0;
599             case 30: return Dyninst::x86::mm1;
600             case 31: return Dyninst::x86::mm2;
601             case 32: return Dyninst::x86::mm3;
602             case 33: return Dyninst::x86::mm4;
603             case 34: return Dyninst::x86::mm5;
604             case 35: return Dyninst::x86::mm6;
605             case 36: return Dyninst::x86::mm7;
606             case 37: return Dyninst::InvalidReg; //fcw
607             case 38: return Dyninst::InvalidReg; //fsw
608             case 39: return Dyninst::InvalidReg; //mxcsr
609             case 40: return Dyninst::x86::es;
610             case 41: return Dyninst::x86::cs;
611             case 42: return Dyninst::x86::ss;
612             case 43: return Dyninst::x86::ds;
613             case 44: return Dyninst::x86::fs;
614             case 45: return Dyninst::x86::gs;
615             case 46: return Dyninst::InvalidReg;
616             case 47: return Dyninst::InvalidReg;
617             case 48: return Dyninst::InvalidReg; //tr
618             case 49: return Dyninst::InvalidReg; //ldtr
619             default: return Dyninst::InvalidReg;
620          }
621          break;
622       case Arch_x86_64:
623          switch (encoding) {
624             case 0: return Dyninst::x86_64::rax;
625             case 1: return Dyninst::x86_64::rdx;
626             case 2: return Dyninst::x86_64::rcx;
627             case 3: return Dyninst::x86_64::rbx;
628             case 4: return Dyninst::x86_64::rsi;
629             case 5: return Dyninst::x86_64::rdi;
630             case 6: return Dyninst::x86_64::rbp;
631             case 7: return Dyninst::x86_64::rsp;
632             case 8: return Dyninst::x86_64::r8;
633             case 9: return Dyninst::x86_64::r9;
634             case 10: return Dyninst::x86_64::r10;
635             case 11: return Dyninst::x86_64::r11;
636             case 12: return Dyninst::x86_64::r12;
637             case 13: return Dyninst::x86_64::r13;
638             case 14: return Dyninst::x86_64::r14;
639             case 15: return Dyninst::x86_64::r15;
640             case 16: return Dyninst::x86_64::rip;
641             case 17: return Dyninst::x86_64::xmm0;
642             case 18: return Dyninst::x86_64::xmm1;
643             case 19: return Dyninst::x86_64::xmm2;
644             case 20: return Dyninst::x86_64::xmm3;
645             case 21: return Dyninst::x86_64::xmm4;
646             case 22: return Dyninst::x86_64::xmm5;
647             case 23: return Dyninst::x86_64::xmm6;
648             case 24: return Dyninst::x86_64::xmm7;
649             case 25: return Dyninst::x86_64::xmm8;
650             case 26: return Dyninst::x86_64::xmm9;
651             case 27: return Dyninst::x86_64::xmm10;
652             case 28: return Dyninst::x86_64::xmm11;
653             case 29: return Dyninst::x86_64::xmm12;
654             case 30: return Dyninst::x86_64::xmm13;
655             case 31: return Dyninst::x86_64::xmm14;
656             case 32: return Dyninst::x86_64::xmm15;
657             case 33: return Dyninst::x86_64::st0;
658             case 34: return Dyninst::x86_64::st1;
659             case 35: return Dyninst::x86_64::st2;
660             case 36: return Dyninst::x86_64::st3;
661             case 37: return Dyninst::x86_64::st4;
662             case 38: return Dyninst::x86_64::st5;
663             case 39: return Dyninst::x86_64::st6;
664             case 40: return Dyninst::x86_64::st7;
665             case 41: return Dyninst::x86_64::mm0;
666             case 42: return Dyninst::x86_64::mm1;
667             case 43: return Dyninst::x86_64::mm2;
668             case 44: return Dyninst::x86_64::mm3;
669             case 45: return Dyninst::x86_64::mm4;
670             case 46: return Dyninst::x86_64::mm5;
671             case 47: return Dyninst::x86_64::mm6;
672             case 48: return Dyninst::x86_64::mm7;
673             case 49: return Dyninst::x86_64::flags;
674             case 50: return Dyninst::x86_64::es;
675             case 51: return Dyninst::x86_64::cs;
676             case 52: return Dyninst::x86_64::ss;
677             case 53: return Dyninst::x86_64::ds;
678             case 54: return Dyninst::x86_64::fs;
679             case 55: return Dyninst::x86_64::gs;
680             case 56: return Dyninst::InvalidReg;
681             case 57: return Dyninst::InvalidReg;
682             case 58: return Dyninst::x86_64::fsbase;
683             case 59: return Dyninst::x86_64::gsbase;
684             case 60: return Dyninst::InvalidReg; 
685             case 61: return Dyninst::InvalidReg; 
686             case 62: return Dyninst::InvalidReg; //tr
687             case 63: return Dyninst::InvalidReg; //ldtr
688             case 64: return Dyninst::InvalidReg; //mxcsr
689             case 65: return Dyninst::InvalidReg; //fcw
690             case 66: return Dyninst::InvalidReg; //fsw
691          }
692          break;
693       case Arch_ppc32:
694          switch (encoding) {
695             case 0: return Dyninst::ppc32::r0;
696             case 1: return Dyninst::ppc32::r1;
697             case 2: return Dyninst::ppc32::r2;
698             case 3: return Dyninst::ppc32::r3;
699             case 4: return Dyninst::ppc32::r4;
700             case 5: return Dyninst::ppc32::r5;
701             case 6: return Dyninst::ppc32::r6;
702             case 7: return Dyninst::ppc32::r7;
703             case 8: return Dyninst::ppc32::r8;
704             case 9: return Dyninst::ppc32::r9;
705             case 10: return Dyninst::ppc32::r10;
706             case 11: return Dyninst::ppc32::r11;
707             case 12: return Dyninst::ppc32::r12;
708             case 13: return Dyninst::ppc32::r13;
709             case 14: return Dyninst::ppc32::r14;
710             case 15: return Dyninst::ppc32::r15;
711             case 16: return Dyninst::ppc32::r16;
712             case 17: return Dyninst::ppc32::r17;
713             case 18: return Dyninst::ppc32::r18;
714             case 19: return Dyninst::ppc32::r19;
715             case 20: return Dyninst::ppc32::r20;
716             case 21: return Dyninst::ppc32::r21;
717             case 22: return Dyninst::ppc32::r22;
718             case 23: return Dyninst::ppc32::r23;
719             case 24: return Dyninst::ppc32::r24;
720             case 25: return Dyninst::ppc32::r25;
721             case 26: return Dyninst::ppc32::r26;
722             case 27: return Dyninst::ppc32::r27;
723             case 28: return Dyninst::ppc32::r28;
724             case 29: return Dyninst::ppc32::r29;
725             case 30: return Dyninst::ppc32::r30;
726             case 31: return Dyninst::ppc32::r31;
727             case 32: return Dyninst::ppc32::fpr0;
728             case 33: return Dyninst::ppc32::fpr1;
729             case 34: return Dyninst::ppc32::fpr2;
730             case 35: return Dyninst::ppc32::fpr3;
731             case 36: return Dyninst::ppc32::fpr4;
732             case 37: return Dyninst::ppc32::fpr5;
733             case 38: return Dyninst::ppc32::fpr6;
734             case 39: return Dyninst::ppc32::fpr7;
735             case 40: return Dyninst::ppc32::fpr8;
736             case 41: return Dyninst::ppc32::fpr9;
737             case 42: return Dyninst::ppc32::fpr10;
738             case 43: return Dyninst::ppc32::fpr11;
739             case 44: return Dyninst::ppc32::fpr12;
740             case 45: return Dyninst::ppc32::fpr13;
741             case 46: return Dyninst::ppc32::fpr14;
742             case 47: return Dyninst::ppc32::fpr15;
743             case 48: return Dyninst::ppc32::fpr16;
744             case 49: return Dyninst::ppc32::fpr17;
745             case 50: return Dyninst::ppc32::fpr18;
746             case 51: return Dyninst::ppc32::fpr19;
747             case 52: return Dyninst::ppc32::fpr20;
748             case 53: return Dyninst::ppc32::fpr21;
749             case 54: return Dyninst::ppc32::fpr22;
750             case 55: return Dyninst::ppc32::fpr23;
751             case 56: return Dyninst::ppc32::fpr24;
752             case 57: return Dyninst::ppc32::fpr25;
753             case 58: return Dyninst::ppc32::fpr26;
754             case 59: return Dyninst::ppc32::fpr27;
755             case 60: return Dyninst::ppc32::fpr28;
756             case 61: return Dyninst::ppc32::fpr29;
757             case 62: return Dyninst::ppc32::fpr30;
758             case 63: return Dyninst::ppc32::fpr31;
759             case 64: return Dyninst::ppc32::cr;
760             case 65: return Dyninst::InvalidReg; //FPSCR
761          }
762          //Seperate switch statements to give compilers an easier time of 
763          // optimizing
764          switch (encoding) {
765             case 100: return Dyninst::ppc32::mq;
766             case 101: return Dyninst::ppc32::xer;
767             case 102: return Dyninst::InvalidReg;
768             case 103: return Dyninst::InvalidReg;
769             case 104: return Dyninst::InvalidReg; //RTCU
770             case 105: return Dyninst::InvalidReg; //RTCL
771             case 106: return Dyninst::InvalidReg;
772             case 107: return Dyninst::InvalidReg;
773             case 108: return Dyninst::ppc32::lr;
774             case 109: return Dyninst::ppc32::ctr;
775             default: return Dyninst::InvalidReg;
776          }
777          break;
778       case Arch_ppc64:
779          switch (encoding) {
780             case 0: return Dyninst::ppc64::r0;
781             case 1: return Dyninst::ppc64::r1;
782             case 2: return Dyninst::ppc64::r2;
783             case 3: return Dyninst::ppc64::r3;
784             case 4: return Dyninst::ppc64::r4;
785             case 5: return Dyninst::ppc64::r5;
786             case 6: return Dyninst::ppc64::r6;
787             case 7: return Dyninst::ppc64::r7;
788             case 8: return Dyninst::ppc64::r8;
789             case 9: return Dyninst::ppc64::r9;
790             case 10: return Dyninst::ppc64::r10;
791             case 11: return Dyninst::ppc64::r11;
792             case 12: return Dyninst::ppc64::r12;
793             case 13: return Dyninst::ppc64::r13;
794             case 14: return Dyninst::ppc64::r14;
795             case 15: return Dyninst::ppc64::r15;
796             case 16: return Dyninst::ppc64::r16;
797             case 17: return Dyninst::ppc64::r17;
798             case 18: return Dyninst::ppc64::r18;
799             case 19: return Dyninst::ppc64::r19;
800             case 20: return Dyninst::ppc64::r20;
801             case 21: return Dyninst::ppc64::r21;
802             case 22: return Dyninst::ppc64::r22;
803             case 23: return Dyninst::ppc64::r23;
804             case 24: return Dyninst::ppc64::r24;
805             case 25: return Dyninst::ppc64::r25;
806             case 26: return Dyninst::ppc64::r26;
807             case 27: return Dyninst::ppc64::r27;
808             case 28: return Dyninst::ppc64::r28;
809             case 29: return Dyninst::ppc64::r29;
810             case 30: return Dyninst::ppc64::r30;
811             case 31: return Dyninst::ppc64::r31;
812             case 32: return Dyninst::ppc64::fpr0;
813             case 33: return Dyninst::ppc64::fpr1;
814             case 34: return Dyninst::ppc64::fpr2;
815             case 35: return Dyninst::ppc64::fpr3;
816             case 36: return Dyninst::ppc64::fpr4;
817             case 37: return Dyninst::ppc64::fpr5;
818             case 38: return Dyninst::ppc64::fpr6;
819             case 39: return Dyninst::ppc64::fpr7;
820             case 40: return Dyninst::ppc64::fpr8;
821             case 41: return Dyninst::ppc64::fpr9;
822             case 42: return Dyninst::ppc64::fpr10;
823             case 43: return Dyninst::ppc64::fpr11;
824             case 44: return Dyninst::ppc64::fpr12;
825             case 45: return Dyninst::ppc64::fpr13;
826             case 46: return Dyninst::ppc64::fpr14;
827             case 47: return Dyninst::ppc64::fpr15;
828             case 48: return Dyninst::ppc64::fpr16;
829             case 49: return Dyninst::ppc64::fpr17;
830             case 50: return Dyninst::ppc64::fpr18;
831             case 51: return Dyninst::ppc64::fpr19;
832             case 52: return Dyninst::ppc64::fpr20;
833             case 53: return Dyninst::ppc64::fpr21;
834             case 54: return Dyninst::ppc64::fpr22;
835             case 55: return Dyninst::ppc64::fpr23;
836             case 56: return Dyninst::ppc64::fpr24;
837             case 57: return Dyninst::ppc64::fpr25;
838             case 58: return Dyninst::ppc64::fpr26;
839             case 59: return Dyninst::ppc64::fpr27;
840             case 60: return Dyninst::ppc64::fpr28;
841             case 61: return Dyninst::ppc64::fpr29;
842             case 62: return Dyninst::ppc64::fpr30;
843             case 63: return Dyninst::ppc64::fpr31;
844             case 64: return Dyninst::ppc64::cr;
845             case 65: return Dyninst::InvalidReg; //FPSCR
846          }
847          //Seperate switch statements to give compilers an easier time of 
848          // optimizing
849          switch (encoding) {
850             case 100: return Dyninst::ppc64::mq;
851             case 101: return Dyninst::ppc64::xer;
852             case 102: return Dyninst::InvalidReg;
853             case 103: return Dyninst::InvalidReg;
854             case 104: return Dyninst::InvalidReg; //RTCU
855             case 105: return Dyninst::InvalidReg; //RTCL
856             case 106: return Dyninst::InvalidReg;
857             case 107: return Dyninst::InvalidReg;
858             case 108: return Dyninst::ppc64::lr;
859             case 109: return Dyninst::ppc64::ctr;
860             default: return Dyninst::InvalidReg;
861          }
862          break;
863       case Arch_none:
864          return Dyninst::InvalidReg;
865          break;
866    }
867    //Invalid Architecture passed
868    return Dyninst::InvalidReg;
869
870 }
871
872 int MachRegister::getDwarfEnc() const
873 {
874    switch (getArchitecture())
875    {
876       case Arch_x86:
877          switch (val()) {
878             case Dyninst::x86::ieax: return 0;
879             case Dyninst::x86::iecx: return 1;
880             case Dyninst::x86::iedx: return 2;
881             case Dyninst::x86::iebx: return 3;
882             case Dyninst::x86::iesp: return 4;
883             case Dyninst::x86::iebp: return 5;
884             case Dyninst::x86::iesi: return 6;
885             case Dyninst::x86::iedi: return 7;
886             case Dyninst::x86::ieip: return 8;
887             case Dyninst::x86::iflags: return 9;
888             case Dyninst::x86::ixmm0: return 21;
889             case Dyninst::x86::ixmm1: return 22;
890             case Dyninst::x86::ixmm2: return 23;
891             case Dyninst::x86::ixmm3: return 24;
892             case Dyninst::x86::ixmm4: return 25;
893             case Dyninst::x86::ixmm5: return 26;
894             case Dyninst::x86::ixmm6: return 27;
895             case Dyninst::x86::ixmm7: return 28;
896             case Dyninst::x86::imm0: return 29;
897             case Dyninst::x86::imm1: return 30;
898             case Dyninst::x86::imm2: return 31;
899             case Dyninst::x86::imm3: return 32;
900             case Dyninst::x86::imm4: return 33;
901             case Dyninst::x86::imm5: return 34;
902             case Dyninst::x86::imm6: return 35;
903             case Dyninst::x86::imm7: return 36;
904             case Dyninst::x86::ies: return 40;
905             case Dyninst::x86::ics: return 41;
906             case Dyninst::x86::iss: return 42;
907             case Dyninst::x86::ids: return 43;
908             case Dyninst::x86::ifs: return 44;
909             case Dyninst::x86::igs: return 45;
910             default: return -1;
911          }
912          break;
913       case Arch_x86_64:
914          switch (val()) {
915             case Dyninst::x86_64::irax: return 0;
916             case Dyninst::x86_64::irdx: return 1;
917             case Dyninst::x86_64::ircx: return 2;
918             case Dyninst::x86_64::irbx: return 3;
919             case Dyninst::x86_64::irsi: return 4;
920             case Dyninst::x86_64::irdi: return 5;
921             case Dyninst::x86_64::irbp: return 6;
922             case Dyninst::x86_64::irsp: return 7;
923             case Dyninst::x86_64::ir8: return 8;
924             case Dyninst::x86_64::ir9: return 9;
925             case Dyninst::x86_64::ir10: return 10;
926             case Dyninst::x86_64::ir11: return 11;
927             case Dyninst::x86_64::ir12: return 12;
928             case Dyninst::x86_64::ir13: return 13;
929             case Dyninst::x86_64::ir14: return 14;
930             case Dyninst::x86_64::ir15: return 15;
931             case Dyninst::x86_64::irip: return 16;
932             case Dyninst::x86_64::ixmm0: return 17;
933             case Dyninst::x86_64::ixmm1: return 18;
934             case Dyninst::x86_64::ixmm2: return 19;
935             case Dyninst::x86_64::ixmm3: return 20;
936             case Dyninst::x86_64::ixmm4: return 21;
937             case Dyninst::x86_64::ixmm5: return 22;
938             case Dyninst::x86_64::ixmm6: return 23;
939             case Dyninst::x86_64::ixmm7: return 24;
940             case Dyninst::x86_64::ixmm8: return 25;
941             case Dyninst::x86_64::ixmm9: return 26;
942             case Dyninst::x86_64::ixmm10: return 27;
943             case Dyninst::x86_64::ixmm11: return 28;
944             case Dyninst::x86_64::ixmm12: return 29;
945             case Dyninst::x86_64::ixmm13: return 30;
946             case Dyninst::x86_64::ixmm14: return 31;
947             case Dyninst::x86_64::ixmm15: return 32;
948             case Dyninst::x86_64::imm0: return 41;
949             case Dyninst::x86_64::imm1: return 42;
950             case Dyninst::x86_64::imm2: return 43;
951             case Dyninst::x86_64::imm3: return 44;
952             case Dyninst::x86_64::imm4: return 45;
953             case Dyninst::x86_64::imm5: return 46;
954             case Dyninst::x86_64::imm6: return 47;
955             case Dyninst::x86_64::imm7: return 48;
956             case Dyninst::x86_64::iflags: return 49;
957             case Dyninst::x86_64::ies: return 50;
958             case Dyninst::x86_64::ics: return 51;
959             case Dyninst::x86_64::iss: return 52;
960             case Dyninst::x86_64::ids: return 53;
961             case Dyninst::x86_64::ifs: return 54;
962             case Dyninst::x86_64::igs: return 55;
963             case Dyninst::x86_64::ifsbase: return 58;
964             case Dyninst::x86_64::igsbase: return 59;
965             default: return -1;
966          }
967          break;
968       case Arch_ppc32:
969          switch (val()) {
970             case Dyninst::ppc32::ir0: return 0;
971             case Dyninst::ppc32::ir1: return 1;
972             case Dyninst::ppc32::ir2: return 2;
973             case Dyninst::ppc32::ir3: return 3;
974             case Dyninst::ppc32::ir4: return 4;
975             case Dyninst::ppc32::ir5: return 5;
976             case Dyninst::ppc32::ir6: return 6;
977             case Dyninst::ppc32::ir7: return 7;
978             case Dyninst::ppc32::ir8: return 8;
979             case Dyninst::ppc32::ir9: return 9;
980             case Dyninst::ppc32::ir10: return 10;
981             case Dyninst::ppc32::ir11: return 11;
982             case Dyninst::ppc32::ir12: return 12;
983             case Dyninst::ppc32::ir13: return 13;
984             case Dyninst::ppc32::ir14: return 14;
985             case Dyninst::ppc32::ir15: return 15;
986             case Dyninst::ppc32::ir16: return 16;
987             case Dyninst::ppc32::ir17: return 17;
988             case Dyninst::ppc32::ir18: return 18;
989             case Dyninst::ppc32::ir19: return 19;
990             case Dyninst::ppc32::ir20: return 20;
991             case Dyninst::ppc32::ir21: return 21;
992             case Dyninst::ppc32::ir22: return 22;
993             case Dyninst::ppc32::ir23: return 23;
994             case Dyninst::ppc32::ir24: return 24;
995             case Dyninst::ppc32::ir25: return 25;
996             case Dyninst::ppc32::ir26: return 26;
997             case Dyninst::ppc32::ir27: return 27;
998             case Dyninst::ppc32::ir28: return 28;
999             case Dyninst::ppc32::ir29: return 29;
1000             case Dyninst::ppc32::ir30: return 30;
1001             case Dyninst::ppc32::ir31: return 31;
1002             case Dyninst::ppc32::ifpr0: return 32;
1003             case Dyninst::ppc32::ifpr1: return 33;
1004             case Dyninst::ppc32::ifpr2: return 34;
1005             case Dyninst::ppc32::ifpr3: return 35;
1006             case Dyninst::ppc32::ifpr4: return 36;
1007             case Dyninst::ppc32::ifpr5: return 37;
1008             case Dyninst::ppc32::ifpr6: return 38;
1009             case Dyninst::ppc32::ifpr7: return 39;
1010             case Dyninst::ppc32::ifpr8: return 40;
1011             case Dyninst::ppc32::ifpr9: return 41;
1012             case Dyninst::ppc32::ifpr10: return 42;
1013             case Dyninst::ppc32::ifpr11: return 43;
1014             case Dyninst::ppc32::ifpr12: return 44;
1015             case Dyninst::ppc32::ifpr13: return 45;
1016             case Dyninst::ppc32::ifpr14: return 46;
1017             case Dyninst::ppc32::ifpr15: return 47;
1018             case Dyninst::ppc32::ifpr16: return 48;
1019             case Dyninst::ppc32::ifpr17: return 49;
1020             case Dyninst::ppc32::ifpr18: return 50;
1021             case Dyninst::ppc32::ifpr19: return 51;
1022             case Dyninst::ppc32::ifpr20: return 52;
1023             case Dyninst::ppc32::ifpr21: return 53;
1024             case Dyninst::ppc32::ifpr22: return 54;
1025             case Dyninst::ppc32::ifpr23: return 55;
1026             case Dyninst::ppc32::ifpr24: return 56;
1027             case Dyninst::ppc32::ifpr25: return 57;
1028             case Dyninst::ppc32::ifpr26: return 58;
1029             case Dyninst::ppc32::ifpr27: return 59;
1030             case Dyninst::ppc32::ifpr28: return 60;
1031             case Dyninst::ppc32::ifpr29: return 61;
1032             case Dyninst::ppc32::ifpr30: return 62;
1033             case Dyninst::ppc32::ifpr31: return 63;
1034             case Dyninst::ppc32::icr: return 64;
1035             case Dyninst::ppc32::imq: return 100;
1036             case Dyninst::ppc32::ixer: return 101;
1037             case Dyninst::ppc32::ilr: return 108;
1038             case Dyninst::ppc32::ictr: return 109;
1039             default: return -1;
1040          }
1041       case Arch_ppc64:
1042          switch (val()) {
1043             case Dyninst::ppc64::ir0: return 0;
1044             case Dyninst::ppc64::ir1: return 1;
1045             case Dyninst::ppc64::ir2: return 2;
1046             case Dyninst::ppc64::ir3: return 3;
1047             case Dyninst::ppc64::ir4: return 4;
1048             case Dyninst::ppc64::ir5: return 5;
1049             case Dyninst::ppc64::ir6: return 6;
1050             case Dyninst::ppc64::ir7: return 7;
1051             case Dyninst::ppc64::ir8: return 8;
1052             case Dyninst::ppc64::ir9: return 9;
1053             case Dyninst::ppc64::ir10: return 10;
1054             case Dyninst::ppc64::ir11: return 11;
1055             case Dyninst::ppc64::ir12: return 12;
1056             case Dyninst::ppc64::ir13: return 13;
1057             case Dyninst::ppc64::ir14: return 14;
1058             case Dyninst::ppc64::ir15: return 15;
1059             case Dyninst::ppc64::ir16: return 16;
1060             case Dyninst::ppc64::ir17: return 17;
1061             case Dyninst::ppc64::ir18: return 18;
1062             case Dyninst::ppc64::ir19: return 19;
1063             case Dyninst::ppc64::ir20: return 20;
1064             case Dyninst::ppc64::ir21: return 21;
1065             case Dyninst::ppc64::ir22: return 22;
1066             case Dyninst::ppc64::ir23: return 23;
1067             case Dyninst::ppc64::ir24: return 24;
1068             case Dyninst::ppc64::ir25: return 25;
1069             case Dyninst::ppc64::ir26: return 26;
1070             case Dyninst::ppc64::ir27: return 27;
1071             case Dyninst::ppc64::ir28: return 28;
1072             case Dyninst::ppc64::ir29: return 29;
1073             case Dyninst::ppc64::ir30: return 30;
1074             case Dyninst::ppc64::ir31: return 31;
1075             case Dyninst::ppc64::ifpr0: return 32;
1076             case Dyninst::ppc64::ifpr1: return 33;
1077             case Dyninst::ppc64::ifpr2: return 34;
1078             case Dyninst::ppc64::ifpr3: return 35;
1079             case Dyninst::ppc64::ifpr4: return 36;
1080             case Dyninst::ppc64::ifpr5: return 37;
1081             case Dyninst::ppc64::ifpr6: return 38;
1082             case Dyninst::ppc64::ifpr7: return 39;
1083             case Dyninst::ppc64::ifpr8: return 40;
1084             case Dyninst::ppc64::ifpr9: return 41;
1085             case Dyninst::ppc64::ifpr10: return 42;
1086             case Dyninst::ppc64::ifpr11: return 43;
1087             case Dyninst::ppc64::ifpr12: return 44;
1088             case Dyninst::ppc64::ifpr13: return 45;
1089             case Dyninst::ppc64::ifpr14: return 46;
1090             case Dyninst::ppc64::ifpr15: return 47;
1091             case Dyninst::ppc64::ifpr16: return 48;
1092             case Dyninst::ppc64::ifpr17: return 49;
1093             case Dyninst::ppc64::ifpr18: return 50;
1094             case Dyninst::ppc64::ifpr19: return 51;
1095             case Dyninst::ppc64::ifpr20: return 52;
1096             case Dyninst::ppc64::ifpr21: return 53;
1097             case Dyninst::ppc64::ifpr22: return 54;
1098             case Dyninst::ppc64::ifpr23: return 55;
1099             case Dyninst::ppc64::ifpr24: return 56;
1100             case Dyninst::ppc64::ifpr25: return 57;
1101             case Dyninst::ppc64::ifpr26: return 58;
1102             case Dyninst::ppc64::ifpr27: return 59;
1103             case Dyninst::ppc64::ifpr28: return 60;
1104             case Dyninst::ppc64::ifpr29: return 61;
1105             case Dyninst::ppc64::ifpr30: return 62;
1106             case Dyninst::ppc64::ifpr31: return 63;
1107             case Dyninst::ppc64::icr: return 64;
1108             case Dyninst::ppc64::imq: return 100;
1109             case Dyninst::ppc64::ixer: return 101;
1110             case Dyninst::ppc64::ilr: return 108;
1111             case Dyninst::ppc64::ictr: return 109;
1112             default: return -1;
1113          }
1114          break;
1115       case Arch_none:
1116          return -1;
1117    }
1118    //Invalid register passed
1119    return -1;
1120 }
1121
1122 unsigned Dyninst::getArchAddressWidth(Dyninst::Architecture arch)
1123 {
1124    switch (arch) {
1125       case Arch_none: 
1126          return 0;
1127       case Arch_x86:
1128       case Arch_ppc32:
1129          return 4;
1130       case Arch_x86_64:
1131       case Arch_ppc64:
1132          return 8;
1133    }
1134    return 0;
1135 }
1136