Merge branch 'NewInstpoint' into dyn_pc_integration
[dyninst.git] / common / src / dyn_regs.C
1 /*
2  * Copyright (c) 1996-2011 Barton P. Miller
3  * 
4  * We provide the Paradyn Parallel Performance Tools (below
5  * described as "Paradyn") on an AS IS basis, and do not warrant its
6  * validity or performance.  We reserve the right to update, modify,
7  * or discontinue this software at any time.  We shall have no
8  * obligation to supply such updates or modifications or any other
9  * form of support to you.
10  * 
11  * By your use of Paradyn, you understand and agree that we (or any
12  * other person or entity with proprietary rights in Paradyn) are
13  * under no obligation to provide either maintenance services,
14  * update services, notices of latent defects, or correction of
15  * defects for Paradyn.
16  * 
17  * This library is free software; you can redistribute it and/or
18  * modify it under the terms of the GNU Lesser General Public
19  * License as published by the Free Software Foundation; either
20  * version 2.1 of the License, or (at your option) any later version.
21  * 
22  * This library is distributed in the hope that it will be useful,
23  * but WITHOUT ANY WARRANTY; without even the implied warranty of
24  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
25  * Lesser General Public License for more details.
26  * 
27  * You should have received a copy of the GNU Lesser General Public
28  * License along with this library; if not, write to the Free Software
29  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
30  */
31
32 #define DYN_DEFINE_REGS
33 #include "dynutil/h/dyn_regs.h"
34
35 #include "external/rose/rose-compat.h"
36 #include "external/rose/powerpcInstructionEnum.h"
37
38 #include <iostream>
39
40 using namespace Dyninst;
41
42 MachRegister::NameMap *Dyninst::MachRegister::names = NULL;
43
44 MachRegister::MachRegister() :
45    reg(0)
46
47 }
48
49 MachRegister::MachRegister(signed int r) :
50    reg(r)
51 {
52 }
53  
54 MachRegister::MachRegister(signed int r, const char *n) :
55    reg(r)
56 {
57         init_names();
58         (*names)[r] = std::string(n);
59 }
60
61 MachRegister::MachRegister(signed int r, std::string n) :
62 reg(r)
63 {
64         init_names();
65         (*names)[r] = n;
66 }
67
68 void MachRegister::init_names() {
69         if (names == NULL)
70                 names = new NameMap();
71 }
72
73 unsigned int MachRegister::regClass() const
74 {
75     return reg & 0x00ff0000;
76 }
77
78 MachRegister MachRegister::getBaseRegister() const { 
79    switch (getArchitecture()) {
80       case Arch_x86:
81       case Arch_x86_64:
82         
83           return MachRegister(reg & 0xfffff0ff);
84       case Arch_ppc32:
85       case Arch_ppc64:
86       case Arch_none:
87          return *this;
88    }
89    return InvalidReg;
90 }
91    
92 Architecture MachRegister::getArchitecture() const { 
93    return (Architecture) (reg & 0xff000000);
94 }
95
96 bool MachRegister::isValid() const {
97    return (reg != InvalidReg.reg);
98 }
99
100 MachRegisterVal MachRegister::getSubRegValue(const MachRegister& subreg, 
101                                              MachRegisterVal &orig) const
102 {
103    if (subreg.reg == reg || 
104        getArchitecture() == Arch_ppc32 ||
105        getArchitecture() == Arch_ppc64)
106       return orig;
107
108    assert(subreg.getBaseRegister() == getBaseRegister());
109    switch ((subreg.reg & 0x00000f00) >> 8) {
110       case 0x0: return orig;
111       case 0x1: return (orig & 0xff);
112       case 0x2: return (orig & 0xff00) >> 8;              
113       case 0x3: return (orig & 0xffff);
114       case 0xf: return (orig & 0xffffffff);
115       default: assert(0); return orig;
116    }
117 }
118
119 std::string MachRegister::name() const { 
120         assert(names != NULL);
121         NameMap::const_iterator iter = names->find(reg);
122         if (iter != names->end()) {
123                 return iter->second;
124         }
125         return std::string("<INVALID_REG>");
126 }
127
128 unsigned int MachRegister::size() const {
129    switch (getArchitecture())
130    {
131       case Arch_x86:
132          switch (reg & 0x0000ff00) {
133             case x86::L_REG: //L_REG
134             case x86::H_REG: //H_REG
135                return 1;
136             case x86::W_REG: //W_REG
137                return 2;
138             case x86::FULL: //FULL
139                return 4;
140             case x86::QUAD:
141                return 8;
142             case x86::OCT:
143                return 16;
144             case x86::FPDBL:
145                return 10;
146             case x86::BIT:
147                return 0;
148             default:
149                return 0;//KEVINTODO: removed sanity-check assert for fuzz testing
150                assert(0);
151          }
152       case Arch_x86_64:
153          switch (reg & 0x0000ff00) {
154             case x86_64::L_REG: //L_REG
155             case x86_64::H_REG: //H_REG
156                 return 1;
157             case x86_64::W_REG: //W_REG
158                 return 2;
159             case x86_64::FULL: //FULL
160                 return 8;
161             case x86_64::D_REG:
162                return 4;
163             case x86_64::OCT:
164                return 16;
165             case x86_64::FPDBL:
166                return 10;
167             case x86_64::BIT:
168                return 0;
169             default:
170                assert(0);
171          }
172       case Arch_ppc32: {
173          int reg_class = reg & 0x00ff0000;
174          if (reg_class == ppc32::FPR || reg_class == ppc32::FSR)
175             return 8;
176          return 4;
177       }
178       case Arch_ppc64:
179          return 8;
180       case Arch_none:
181          return 0;
182    }
183    return 0; //Unreachable, but disable warnings
184 }
185    
186 bool MachRegister::operator<(const MachRegister &a) const { 
187    return (reg < a.reg);
188 }
189  
190 bool MachRegister::operator==(const MachRegister &a) const { 
191    return (reg == a.reg);
192 }
193  
194 MachRegister::operator signed int() const {
195    return reg;
196 }
197
198 signed int MachRegister::val() const {
199    return reg;
200 }
201
202
203 MachRegister MachRegister::getPC(Dyninst::Architecture arch)
204 {
205    switch (arch)
206    {
207       case Arch_x86:
208          return x86::eip;
209       case Arch_x86_64:
210          return x86_64::rip;
211       case Arch_ppc32:
212          return ppc32::pc;
213       case Arch_ppc64:
214          return ppc64::pc;
215       case Arch_none:
216          return InvalidReg;
217    }
218    return InvalidReg;
219 }
220
221 MachRegister MachRegister::getFramePointer(Dyninst::Architecture arch)
222 {
223    switch (arch)
224    {
225       case Arch_x86:
226          return x86::ebp;
227       case Arch_x86_64:
228          return x86_64::rbp;
229       case Arch_ppc32:
230          return ppc32::r1;
231       case Arch_ppc64:
232          return ppc64::r1;
233       case Arch_none:
234          return InvalidReg;
235    }
236    return InvalidReg;
237 }
238
239 MachRegister MachRegister::getStackPointer(Dyninst::Architecture arch)
240 {
241    switch (arch)
242    {
243       case Arch_x86:
244          return x86::esp;
245       case Arch_x86_64:
246          return x86_64::rsp;
247       case Arch_ppc32:
248          return ppc32::r1;
249       case Arch_ppc64:
250          return ppc64::r1;
251       case Arch_none:
252          return InvalidReg;
253    }
254    return InvalidReg;
255 }
256
257 bool MachRegister::isPC() const
258 {
259    return (*this == x86_64::rip || *this == x86::eip ||
260            *this == ppc32::pc || *this == ppc64::pc);
261 }
262
263 bool MachRegister::isFramePointer() const
264 {
265    return (*this == x86_64::rbp || *this == x86::ebp ||
266            *this == FrameBase);
267 }
268
269 bool MachRegister::isStackPointer() const
270 {
271    return (*this == x86_64::rsp || *this == x86::esp ||
272            *this == ppc32::r1 || *this == ppc64::r1);
273 }
274
275 COMMON_EXPORT bool Dyninst::isSegmentRegister(int regClass)
276 {
277    return 0 != (regClass & x86::SEG);
278 }
279
280 void MachRegister::getROSERegister(int &c, int &n, int &p)
281 {
282    // Rose: class, number, position
283    // Dyninst: category, base id, subrange
284
285    signed int category = (reg & 0x00ff0000);
286    signed int subrange = (reg & 0x0000ff00);
287    signed int baseID =   (reg & 0x000000ff);
288
289    switch (getArchitecture()) {
290       case Arch_x86:
291       case Arch_x86_64: // 64-bit not supported in ROSE
292          switch (category) {
293             case x86::GPR:
294                c = x86_regclass_gpr;
295                switch (baseID) {
296                   case x86::BASEA:
297                      n = x86_gpr_ax;
298                      break;
299                   case x86::BASEC:
300                      n = x86_gpr_cx;
301                      break;
302                   case x86::BASED:
303                      n = x86_gpr_dx;
304                      break;
305                   case x86::BASEB:
306                      n = x86_gpr_bx;
307                      break;
308                   case x86::BASESP:
309                      n = x86_gpr_sp;
310                      break;
311                   case x86::BASEBP:
312                      n = x86_gpr_bp;
313                      break;
314                   case x86::BASESI:
315                      n = x86_gpr_si;
316                      break;
317                   case x86::BASEDI:
318                      n = x86_gpr_di;
319                      break;
320                   default:
321                      n = 0;
322                      break;
323                }
324                break;
325             case x86::SEG:
326                c = x86_regclass_segment;
327                switch (baseID) {
328                   case 0x0:
329                      n = x86_segreg_ds;
330                      break;
331                   case 0x1:
332                      n = x86_segreg_es;
333                      break;
334                   case 0x2:
335                      n = x86_segreg_fs;
336                      break;
337                   case 0x3:
338                      n = x86_segreg_gs;
339                      break;
340                   case 0x4:
341                      n = x86_segreg_cs;
342                      break;
343                   case 0x5:
344                      n = x86_segreg_ss;
345                      break;
346                   default:
347                      n = 0;
348                      break;
349                }
350                break;
351             case x86::FLAG:
352                c = x86_regclass_flags;
353                switch(baseID) {
354                case x86::CF:
355                  n = x86_flag_cf;
356                  break;
357                case x86::PF:
358                  n = x86_flag_pf;
359                  break;
360                case x86::AF:
361                  n = x86_flag_af;
362                  break;
363                case x86::ZF:
364                  n = x86_flag_zf;
365                  break;
366                case x86::SF:
367                  n = x86_flag_sf;
368                  break;
369                case x86::TF:
370                  n = x86_flag_tf;
371                  break;
372                case x86::IF:
373                  n = x86_flag_if;
374                  break;
375                case x86::DF:
376                  n = x86_flag_df;
377                  break;
378                case x86::OF:
379                  n = x86_flag_of;
380                  break;
381                default:
382                  assert(0);
383                  break;
384                }
385                break;
386             case x86::MISC:
387                c = x86_regclass_unknown;
388                break;
389             case x86::XMM:
390                c = x86_regclass_xmm;
391                n = baseID;
392                break;
393             case x86::MMX:
394                c = x86_regclass_mm;
395                n = baseID;
396                break;
397             case x86::CTL:
398                c = x86_regclass_cr;
399                n = baseID;
400                break;
401             case x86::DBG:
402                c = x86_regclass_dr;
403                n = baseID;
404                break;
405             case x86::TST:
406                c = x86_regclass_unknown;
407                break;
408             case 0:
409                switch (baseID) {
410                   case 0x10:
411                      c = x86_regclass_ip;
412                      n = 0;
413                      break;
414                   default:
415                      c = x86_regclass_unknown;
416                      break;
417                }
418                break;
419          }
420          break;
421        case Arch_ppc32:
422        case Arch_ppc64: // 64-bit not supported in ROSE
423        {
424          baseID = reg & 0x0000FFFF;
425            n = baseID;
426            switch(category)
427            {
428                case ppc32::GPR:
429                    c = powerpc_regclass_gpr;
430                    break;
431                case ppc32::FPR:
432                case ppc32::FSR:
433                    c = powerpc_regclass_fpr;
434                    break;
435                case ppc32::SPR:
436                {
437                    if(baseID < 613) {
438                        c = powerpc_regclass_spr;
439                    } else if(baseID < 621 ) {
440                        c = powerpc_regclass_sr; 
441                    } else {
442                        c = powerpc_regclass_cr;
443                        n = baseID - 621;
444                        if(n > 7) {
445                          n = 0;
446                          p = powerpc_condreggranularity_whole;
447                        } else {
448                          p = powerpc_condreggranularity_field;
449                        }
450
451                    }
452                }
453                break;
454                default:
455                    assert(!"unknown register type!");
456                    break;
457            }
458            return;
459        }
460        default:
461          c = x86_regclass_unknown;
462          n = 0;
463          break;
464    }
465
466    switch (getArchitecture()) {
467       case Arch_x86:
468       case Arch_x86_64:
469          switch (subrange) {
470             case x86::FULL:
471             case x86::OCT:
472             case x86::FPDBL:
473                p = x86_regpos_all;
474                break;
475             case x86::H_REG:
476                p = x86_regpos_high_byte;
477                break;
478             case x86::L_REG:
479                p = x86_regpos_low_byte;
480                break;
481             case x86::W_REG:
482                p = x86_regpos_word;
483                break;
484             case x86_64::D_REG:
485                p = x86_regpos_dword;
486                break;
487             case x86::BIT:
488                p = x86_regpos_all;
489                break;
490          }
491          break;
492       default:
493         p = x86_regpos_unknown;
494    }
495 }
496
497 MachRegister MachRegister::DwarfEncToReg(int encoding, Dyninst::Architecture arch)
498 {
499    switch (arch)
500    {
501       case Arch_x86:
502          switch (encoding) {
503             case 0: return Dyninst::x86::eax;
504             case 1: return Dyninst::x86::ecx;
505             case 2: return Dyninst::x86::edx;
506             case 3: return Dyninst::x86::ebx;
507             case 4: return Dyninst::x86::esp;
508             case 5: return Dyninst::x86::ebp;
509             case 6: return Dyninst::x86::esi;
510             case 7: return Dyninst::x86::edi;
511             case 8: return Dyninst::x86::eip;
512             case 9: return Dyninst::x86::flags;
513             case 10: return Dyninst::InvalidReg;
514             case 11: return Dyninst::x86::st0;
515             case 12: return Dyninst::x86::st1;
516             case 13: return Dyninst::x86::st2;
517             case 14: return Dyninst::x86::st3;
518             case 15: return Dyninst::x86::st4;
519             case 16: return Dyninst::x86::st5;
520             case 17: return Dyninst::x86::st6;
521             case 18: return Dyninst::x86::st7;
522             case 19: return Dyninst::InvalidReg;
523             case 20: return Dyninst::InvalidReg;
524             case 21: return Dyninst::x86::xmm0;
525             case 22: return Dyninst::x86::xmm1;
526             case 23: return Dyninst::x86::xmm2;
527             case 24: return Dyninst::x86::xmm3;
528             case 25: return Dyninst::x86::xmm4;
529             case 26: return Dyninst::x86::xmm5;
530             case 27: return Dyninst::x86::xmm6;
531             case 28: return Dyninst::x86::xmm7;
532             case 29: return Dyninst::x86::mm0;
533             case 30: return Dyninst::x86::mm1;
534             case 31: return Dyninst::x86::mm2;
535             case 32: return Dyninst::x86::mm3;
536             case 33: return Dyninst::x86::mm4;
537             case 34: return Dyninst::x86::mm5;
538             case 35: return Dyninst::x86::mm6;
539             case 36: return Dyninst::x86::mm7;
540             case 37: return Dyninst::InvalidReg; //fcw
541             case 38: return Dyninst::InvalidReg; //fsw
542             case 39: return Dyninst::InvalidReg; //mxcsr
543             case 40: return Dyninst::x86::es;
544             case 41: return Dyninst::x86::cs;
545             case 42: return Dyninst::x86::ss;
546             case 43: return Dyninst::x86::ds;
547             case 44: return Dyninst::x86::fs;
548             case 45: return Dyninst::x86::gs;
549             case 46: return Dyninst::InvalidReg;
550             case 47: return Dyninst::InvalidReg;
551             case 48: return Dyninst::InvalidReg; //tr
552             case 49: return Dyninst::InvalidReg; //ldtr
553             default: return Dyninst::InvalidReg;
554          }
555          break;
556       case Arch_x86_64:
557          switch (encoding) {
558             case 0: return Dyninst::x86_64::rax;
559             case 1: return Dyninst::x86_64::rdx;
560             case 2: return Dyninst::x86_64::rcx;
561             case 3: return Dyninst::x86_64::rbx;
562             case 4: return Dyninst::x86_64::rsi;
563             case 5: return Dyninst::x86_64::rdi;
564             case 6: return Dyninst::x86_64::rbp;
565             case 7: return Dyninst::x86_64::rsp;
566             case 8: return Dyninst::x86_64::r8;
567             case 9: return Dyninst::x86_64::r9;
568             case 10: return Dyninst::x86_64::r10;
569             case 11: return Dyninst::x86_64::r11;
570             case 12: return Dyninst::x86_64::r12;
571             case 13: return Dyninst::x86_64::r13;
572             case 14: return Dyninst::x86_64::r14;
573             case 15: return Dyninst::x86_64::r15;
574             case 16: return Dyninst::x86_64::rip;
575             case 17: return Dyninst::x86_64::xmm0;
576             case 18: return Dyninst::x86_64::xmm1;
577             case 19: return Dyninst::x86_64::xmm2;
578             case 20: return Dyninst::x86_64::xmm3;
579             case 21: return Dyninst::x86_64::xmm4;
580             case 22: return Dyninst::x86_64::xmm5;
581             case 23: return Dyninst::x86_64::xmm6;
582             case 24: return Dyninst::x86_64::xmm7;
583             case 25: return Dyninst::x86_64::xmm8;
584             case 26: return Dyninst::x86_64::xmm9;
585             case 27: return Dyninst::x86_64::xmm10;
586             case 28: return Dyninst::x86_64::xmm11;
587             case 29: return Dyninst::x86_64::xmm12;
588             case 30: return Dyninst::x86_64::xmm13;
589             case 31: return Dyninst::x86_64::xmm14;
590             case 32: return Dyninst::x86_64::xmm15;
591             case 33: return Dyninst::x86_64::st0;
592             case 34: return Dyninst::x86_64::st1;
593             case 35: return Dyninst::x86_64::st2;
594             case 36: return Dyninst::x86_64::st3;
595             case 37: return Dyninst::x86_64::st4;
596             case 38: return Dyninst::x86_64::st5;
597             case 39: return Dyninst::x86_64::st6;
598             case 40: return Dyninst::x86_64::st7;
599             case 41: return Dyninst::x86_64::mm0;
600             case 42: return Dyninst::x86_64::mm1;
601             case 43: return Dyninst::x86_64::mm2;
602             case 44: return Dyninst::x86_64::mm3;
603             case 45: return Dyninst::x86_64::mm4;
604             case 46: return Dyninst::x86_64::mm5;
605             case 47: return Dyninst::x86_64::mm6;
606             case 48: return Dyninst::x86_64::mm7;
607             case 49: return Dyninst::x86_64::flags;
608             case 50: return Dyninst::x86_64::es;
609             case 51: return Dyninst::x86_64::cs;
610             case 52: return Dyninst::x86_64::ss;
611             case 53: return Dyninst::x86_64::ds;
612             case 54: return Dyninst::x86_64::fs;
613             case 55: return Dyninst::x86_64::gs;
614             case 56: return Dyninst::InvalidReg;
615             case 57: return Dyninst::InvalidReg;
616             case 58: return Dyninst::x86_64::fsbase;
617             case 59: return Dyninst::x86_64::gsbase;
618             case 60: return Dyninst::InvalidReg; 
619             case 61: return Dyninst::InvalidReg; 
620             case 62: return Dyninst::InvalidReg; //tr
621             case 63: return Dyninst::InvalidReg; //ldtr
622             case 64: return Dyninst::InvalidReg; //mxcsr
623             case 65: return Dyninst::InvalidReg; //fcw
624             case 66: return Dyninst::InvalidReg; //fsw
625          }
626          break;
627       case Arch_ppc32:
628          switch (encoding) {
629             case 0: return Dyninst::ppc32::r0;
630             case 1: return Dyninst::ppc32::r1;
631             case 2: return Dyninst::ppc32::r2;
632             case 3: return Dyninst::ppc32::r3;
633             case 4: return Dyninst::ppc32::r4;
634             case 5: return Dyninst::ppc32::r5;
635             case 6: return Dyninst::ppc32::r6;
636             case 7: return Dyninst::ppc32::r7;
637             case 8: return Dyninst::ppc32::r8;
638             case 9: return Dyninst::ppc32::r9;
639             case 10: return Dyninst::ppc32::r10;
640             case 11: return Dyninst::ppc32::r11;
641             case 12: return Dyninst::ppc32::r12;
642             case 13: return Dyninst::ppc32::r13;
643             case 14: return Dyninst::ppc32::r14;
644             case 15: return Dyninst::ppc32::r15;
645             case 16: return Dyninst::ppc32::r16;
646             case 17: return Dyninst::ppc32::r17;
647             case 18: return Dyninst::ppc32::r18;
648             case 19: return Dyninst::ppc32::r19;
649             case 20: return Dyninst::ppc32::r20;
650             case 21: return Dyninst::ppc32::r21;
651             case 22: return Dyninst::ppc32::r22;
652             case 23: return Dyninst::ppc32::r23;
653             case 24: return Dyninst::ppc32::r24;
654             case 25: return Dyninst::ppc32::r25;
655             case 26: return Dyninst::ppc32::r26;
656             case 27: return Dyninst::ppc32::r27;
657             case 28: return Dyninst::ppc32::r28;
658             case 29: return Dyninst::ppc32::r29;
659             case 30: return Dyninst::ppc32::r30;
660             case 31: return Dyninst::ppc32::r31;
661             case 32: return Dyninst::ppc32::fpr0;
662             case 33: return Dyninst::ppc32::fpr1;
663             case 34: return Dyninst::ppc32::fpr2;
664             case 35: return Dyninst::ppc32::fpr3;
665             case 36: return Dyninst::ppc32::fpr4;
666             case 37: return Dyninst::ppc32::fpr5;
667             case 38: return Dyninst::ppc32::fpr6;
668             case 39: return Dyninst::ppc32::fpr7;
669             case 40: return Dyninst::ppc32::fpr8;
670             case 41: return Dyninst::ppc32::fpr9;
671             case 42: return Dyninst::ppc32::fpr10;
672             case 43: return Dyninst::ppc32::fpr11;
673             case 44: return Dyninst::ppc32::fpr12;
674             case 45: return Dyninst::ppc32::fpr13;
675             case 46: return Dyninst::ppc32::fpr14;
676             case 47: return Dyninst::ppc32::fpr15;
677             case 48: return Dyninst::ppc32::fpr16;
678             case 49: return Dyninst::ppc32::fpr17;
679             case 50: return Dyninst::ppc32::fpr18;
680             case 51: return Dyninst::ppc32::fpr19;
681             case 52: return Dyninst::ppc32::fpr20;
682             case 53: return Dyninst::ppc32::fpr21;
683             case 54: return Dyninst::ppc32::fpr22;
684             case 55: return Dyninst::ppc32::fpr23;
685             case 56: return Dyninst::ppc32::fpr24;
686             case 57: return Dyninst::ppc32::fpr25;
687             case 58: return Dyninst::ppc32::fpr26;
688             case 59: return Dyninst::ppc32::fpr27;
689             case 60: return Dyninst::ppc32::fpr28;
690             case 61: return Dyninst::ppc32::fpr29;
691             case 62: return Dyninst::ppc32::fpr30;
692             case 63: return Dyninst::ppc32::fpr31;
693             case 64: return Dyninst::ppc32::cr;
694             case 65: return Dyninst::InvalidReg; //FPSCR
695          }
696          //Seperate switch statements to give compilers an easier time of 
697          // optimizing
698          switch (encoding) {
699             case 100: return Dyninst::ppc32::mq;
700             case 101: return Dyninst::ppc32::xer;
701             case 102: return Dyninst::InvalidReg;
702             case 103: return Dyninst::InvalidReg;
703             case 104: return Dyninst::InvalidReg; //RTCU
704             case 105: return Dyninst::InvalidReg; //RTCL
705             case 106: return Dyninst::InvalidReg;
706             case 107: return Dyninst::InvalidReg;
707             case 108: return Dyninst::ppc32::lr;
708             case 109: return Dyninst::ppc32::ctr;
709             default: return Dyninst::InvalidReg;
710          }
711          break;
712       case Arch_ppc64:
713          switch (encoding) {
714             case 0: return Dyninst::ppc64::r0;
715             case 1: return Dyninst::ppc64::r1;
716             case 2: return Dyninst::ppc64::r2;
717             case 3: return Dyninst::ppc64::r3;
718             case 4: return Dyninst::ppc64::r4;
719             case 5: return Dyninst::ppc64::r5;
720             case 6: return Dyninst::ppc64::r6;
721             case 7: return Dyninst::ppc64::r7;
722             case 8: return Dyninst::ppc64::r8;
723             case 9: return Dyninst::ppc64::r9;
724             case 10: return Dyninst::ppc64::r10;
725             case 11: return Dyninst::ppc64::r11;
726             case 12: return Dyninst::ppc64::r12;
727             case 13: return Dyninst::ppc64::r13;
728             case 14: return Dyninst::ppc64::r14;
729             case 15: return Dyninst::ppc64::r15;
730             case 16: return Dyninst::ppc64::r16;
731             case 17: return Dyninst::ppc64::r17;
732             case 18: return Dyninst::ppc64::r18;
733             case 19: return Dyninst::ppc64::r19;
734             case 20: return Dyninst::ppc64::r20;
735             case 21: return Dyninst::ppc64::r21;
736             case 22: return Dyninst::ppc64::r22;
737             case 23: return Dyninst::ppc64::r23;
738             case 24: return Dyninst::ppc64::r24;
739             case 25: return Dyninst::ppc64::r25;
740             case 26: return Dyninst::ppc64::r26;
741             case 27: return Dyninst::ppc64::r27;
742             case 28: return Dyninst::ppc64::r28;
743             case 29: return Dyninst::ppc64::r29;
744             case 30: return Dyninst::ppc64::r30;
745             case 31: return Dyninst::ppc64::r31;
746             case 32: return Dyninst::ppc64::fpr0;
747             case 33: return Dyninst::ppc64::fpr1;
748             case 34: return Dyninst::ppc64::fpr2;
749             case 35: return Dyninst::ppc64::fpr3;
750             case 36: return Dyninst::ppc64::fpr4;
751             case 37: return Dyninst::ppc64::fpr5;
752             case 38: return Dyninst::ppc64::fpr6;
753             case 39: return Dyninst::ppc64::fpr7;
754             case 40: return Dyninst::ppc64::fpr8;
755             case 41: return Dyninst::ppc64::fpr9;
756             case 42: return Dyninst::ppc64::fpr10;
757             case 43: return Dyninst::ppc64::fpr11;
758             case 44: return Dyninst::ppc64::fpr12;
759             case 45: return Dyninst::ppc64::fpr13;
760             case 46: return Dyninst::ppc64::fpr14;
761             case 47: return Dyninst::ppc64::fpr15;
762             case 48: return Dyninst::ppc64::fpr16;
763             case 49: return Dyninst::ppc64::fpr17;
764             case 50: return Dyninst::ppc64::fpr18;
765             case 51: return Dyninst::ppc64::fpr19;
766             case 52: return Dyninst::ppc64::fpr20;
767             case 53: return Dyninst::ppc64::fpr21;
768             case 54: return Dyninst::ppc64::fpr22;
769             case 55: return Dyninst::ppc64::fpr23;
770             case 56: return Dyninst::ppc64::fpr24;
771             case 57: return Dyninst::ppc64::fpr25;
772             case 58: return Dyninst::ppc64::fpr26;
773             case 59: return Dyninst::ppc64::fpr27;
774             case 60: return Dyninst::ppc64::fpr28;
775             case 61: return Dyninst::ppc64::fpr29;
776             case 62: return Dyninst::ppc64::fpr30;
777             case 63: return Dyninst::ppc64::fpr31;
778             case 64: return Dyninst::ppc64::cr;
779             case 65: return Dyninst::InvalidReg; //FPSCR
780          }
781          //Seperate switch statements to give compilers an easier time of 
782          // optimizing
783          switch (encoding) {
784             case 100: return Dyninst::ppc64::mq;
785             case 101: return Dyninst::ppc64::xer;
786             case 102: return Dyninst::InvalidReg;
787             case 103: return Dyninst::InvalidReg;
788             case 104: return Dyninst::InvalidReg; //RTCU
789             case 105: return Dyninst::InvalidReg; //RTCL
790             case 106: return Dyninst::InvalidReg;
791             case 107: return Dyninst::InvalidReg;
792             case 108: return Dyninst::ppc64::lr;
793             case 109: return Dyninst::ppc64::ctr;
794             default: return Dyninst::InvalidReg;
795          }
796          break;
797       case Arch_none:
798          return Dyninst::InvalidReg;
799          break;
800    }
801    //Invalid Architecture passed
802    return Dyninst::InvalidReg;
803
804 }
805
806 int MachRegister::getDwarfEnc() const
807 {
808    switch (getArchitecture())
809    {
810       case Arch_x86:
811          switch (val()) {
812             case Dyninst::x86::ieax: return 0;
813             case Dyninst::x86::iecx: return 1;
814             case Dyninst::x86::iedx: return 2;
815             case Dyninst::x86::iebx: return 3;
816             case Dyninst::x86::iesp: return 4;
817             case Dyninst::x86::iebp: return 5;
818             case Dyninst::x86::iesi: return 6;
819             case Dyninst::x86::iedi: return 7;
820             case Dyninst::x86::ieip: return 8;
821             case Dyninst::x86::iflags: return 9;
822             case Dyninst::x86::ixmm0: return 21;
823             case Dyninst::x86::ixmm1: return 22;
824             case Dyninst::x86::ixmm2: return 23;
825             case Dyninst::x86::ixmm3: return 24;
826             case Dyninst::x86::ixmm4: return 25;
827             case Dyninst::x86::ixmm5: return 26;
828             case Dyninst::x86::ixmm6: return 27;
829             case Dyninst::x86::ixmm7: return 28;
830             case Dyninst::x86::imm0: return 29;
831             case Dyninst::x86::imm1: return 30;
832             case Dyninst::x86::imm2: return 31;
833             case Dyninst::x86::imm3: return 32;
834             case Dyninst::x86::imm4: return 33;
835             case Dyninst::x86::imm5: return 34;
836             case Dyninst::x86::imm6: return 35;
837             case Dyninst::x86::imm7: return 36;
838             case Dyninst::x86::ies: return 40;
839             case Dyninst::x86::ics: return 41;
840             case Dyninst::x86::iss: return 42;
841             case Dyninst::x86::ids: return 43;
842             case Dyninst::x86::ifs: return 44;
843             case Dyninst::x86::igs: return 45;
844             default: return -1;
845          }
846          break;
847       case Arch_x86_64:
848          switch (val()) {
849             case Dyninst::x86_64::irax: return 0;
850             case Dyninst::x86_64::irdx: return 1;
851             case Dyninst::x86_64::ircx: return 2;
852             case Dyninst::x86_64::irbx: return 3;
853             case Dyninst::x86_64::irsi: return 4;
854             case Dyninst::x86_64::irdi: return 5;
855             case Dyninst::x86_64::irbp: return 6;
856             case Dyninst::x86_64::irsp: return 7;
857             case Dyninst::x86_64::ir8: return 8;
858             case Dyninst::x86_64::ir9: return 9;
859             case Dyninst::x86_64::ir10: return 10;
860             case Dyninst::x86_64::ir11: return 11;
861             case Dyninst::x86_64::ir12: return 12;
862             case Dyninst::x86_64::ir13: return 13;
863             case Dyninst::x86_64::ir14: return 14;
864             case Dyninst::x86_64::ir15: return 15;
865             case Dyninst::x86_64::irip: return 16;
866             case Dyninst::x86_64::ixmm0: return 17;
867             case Dyninst::x86_64::ixmm1: return 18;
868             case Dyninst::x86_64::ixmm2: return 19;
869             case Dyninst::x86_64::ixmm3: return 20;
870             case Dyninst::x86_64::ixmm4: return 21;
871             case Dyninst::x86_64::ixmm5: return 22;
872             case Dyninst::x86_64::ixmm6: return 23;
873             case Dyninst::x86_64::ixmm7: return 24;
874             case Dyninst::x86_64::ixmm8: return 25;
875             case Dyninst::x86_64::ixmm9: return 26;
876             case Dyninst::x86_64::ixmm10: return 27;
877             case Dyninst::x86_64::ixmm11: return 28;
878             case Dyninst::x86_64::ixmm12: return 29;
879             case Dyninst::x86_64::ixmm13: return 30;
880             case Dyninst::x86_64::ixmm14: return 31;
881             case Dyninst::x86_64::ixmm15: return 32;
882             case Dyninst::x86_64::imm0: return 41;
883             case Dyninst::x86_64::imm1: return 42;
884             case Dyninst::x86_64::imm2: return 43;
885             case Dyninst::x86_64::imm3: return 44;
886             case Dyninst::x86_64::imm4: return 45;
887             case Dyninst::x86_64::imm5: return 46;
888             case Dyninst::x86_64::imm6: return 47;
889             case Dyninst::x86_64::imm7: return 48;
890             case Dyninst::x86_64::iflags: return 49;
891             case Dyninst::x86_64::ies: return 50;
892             case Dyninst::x86_64::ics: return 51;
893             case Dyninst::x86_64::iss: return 52;
894             case Dyninst::x86_64::ids: return 53;
895             case Dyninst::x86_64::ifs: return 54;
896             case Dyninst::x86_64::igs: return 55;
897             case Dyninst::x86_64::ifsbase: return 58;
898             case Dyninst::x86_64::igsbase: return 59;
899             default: return -1;
900          }
901          break;
902       case Arch_ppc32:
903          switch (val()) {
904             case Dyninst::ppc32::ir0: return 0;
905             case Dyninst::ppc32::ir1: return 1;
906             case Dyninst::ppc32::ir2: return 2;
907             case Dyninst::ppc32::ir3: return 3;
908             case Dyninst::ppc32::ir4: return 4;
909             case Dyninst::ppc32::ir5: return 5;
910             case Dyninst::ppc32::ir6: return 6;
911             case Dyninst::ppc32::ir7: return 7;
912             case Dyninst::ppc32::ir8: return 8;
913             case Dyninst::ppc32::ir9: return 9;
914             case Dyninst::ppc32::ir10: return 10;
915             case Dyninst::ppc32::ir11: return 11;
916             case Dyninst::ppc32::ir12: return 12;
917             case Dyninst::ppc32::ir13: return 13;
918             case Dyninst::ppc32::ir14: return 14;
919             case Dyninst::ppc32::ir15: return 15;
920             case Dyninst::ppc32::ir16: return 16;
921             case Dyninst::ppc32::ir17: return 17;
922             case Dyninst::ppc32::ir18: return 18;
923             case Dyninst::ppc32::ir19: return 19;
924             case Dyninst::ppc32::ir20: return 20;
925             case Dyninst::ppc32::ir21: return 21;
926             case Dyninst::ppc32::ir22: return 22;
927             case Dyninst::ppc32::ir23: return 23;
928             case Dyninst::ppc32::ir24: return 24;
929             case Dyninst::ppc32::ir25: return 25;
930             case Dyninst::ppc32::ir26: return 26;
931             case Dyninst::ppc32::ir27: return 27;
932             case Dyninst::ppc32::ir28: return 28;
933             case Dyninst::ppc32::ir29: return 29;
934             case Dyninst::ppc32::ir30: return 30;
935             case Dyninst::ppc32::ir31: return 31;
936             case Dyninst::ppc32::ifpr0: return 32;
937             case Dyninst::ppc32::ifpr1: return 33;
938             case Dyninst::ppc32::ifpr2: return 34;
939             case Dyninst::ppc32::ifpr3: return 35;
940             case Dyninst::ppc32::ifpr4: return 36;
941             case Dyninst::ppc32::ifpr5: return 37;
942             case Dyninst::ppc32::ifpr6: return 38;
943             case Dyninst::ppc32::ifpr7: return 39;
944             case Dyninst::ppc32::ifpr8: return 40;
945             case Dyninst::ppc32::ifpr9: return 41;
946             case Dyninst::ppc32::ifpr10: return 42;
947             case Dyninst::ppc32::ifpr11: return 43;
948             case Dyninst::ppc32::ifpr12: return 44;
949             case Dyninst::ppc32::ifpr13: return 45;
950             case Dyninst::ppc32::ifpr14: return 46;
951             case Dyninst::ppc32::ifpr15: return 47;
952             case Dyninst::ppc32::ifpr16: return 48;
953             case Dyninst::ppc32::ifpr17: return 49;
954             case Dyninst::ppc32::ifpr18: return 50;
955             case Dyninst::ppc32::ifpr19: return 51;
956             case Dyninst::ppc32::ifpr20: return 52;
957             case Dyninst::ppc32::ifpr21: return 53;
958             case Dyninst::ppc32::ifpr22: return 54;
959             case Dyninst::ppc32::ifpr23: return 55;
960             case Dyninst::ppc32::ifpr24: return 56;
961             case Dyninst::ppc32::ifpr25: return 57;
962             case Dyninst::ppc32::ifpr26: return 58;
963             case Dyninst::ppc32::ifpr27: return 59;
964             case Dyninst::ppc32::ifpr28: return 60;
965             case Dyninst::ppc32::ifpr29: return 61;
966             case Dyninst::ppc32::ifpr30: return 62;
967             case Dyninst::ppc32::ifpr31: return 63;
968             case Dyninst::ppc32::icr: return 64;
969             case Dyninst::ppc32::imq: return 100;
970             case Dyninst::ppc32::ixer: return 101;
971             case Dyninst::ppc32::ilr: return 108;
972             case Dyninst::ppc32::ictr: return 109;
973             default: return -1;
974          }
975       case Arch_ppc64:
976          switch (val()) {
977             case Dyninst::ppc64::ir0: return 0;
978             case Dyninst::ppc64::ir1: return 1;
979             case Dyninst::ppc64::ir2: return 2;
980             case Dyninst::ppc64::ir3: return 3;
981             case Dyninst::ppc64::ir4: return 4;
982             case Dyninst::ppc64::ir5: return 5;
983             case Dyninst::ppc64::ir6: return 6;
984             case Dyninst::ppc64::ir7: return 7;
985             case Dyninst::ppc64::ir8: return 8;
986             case Dyninst::ppc64::ir9: return 9;
987             case Dyninst::ppc64::ir10: return 10;
988             case Dyninst::ppc64::ir11: return 11;
989             case Dyninst::ppc64::ir12: return 12;
990             case Dyninst::ppc64::ir13: return 13;
991             case Dyninst::ppc64::ir14: return 14;
992             case Dyninst::ppc64::ir15: return 15;
993             case Dyninst::ppc64::ir16: return 16;
994             case Dyninst::ppc64::ir17: return 17;
995             case Dyninst::ppc64::ir18: return 18;
996             case Dyninst::ppc64::ir19: return 19;
997             case Dyninst::ppc64::ir20: return 20;
998             case Dyninst::ppc64::ir21: return 21;
999             case Dyninst::ppc64::ir22: return 22;
1000             case Dyninst::ppc64::ir23: return 23;
1001             case Dyninst::ppc64::ir24: return 24;
1002             case Dyninst::ppc64::ir25: return 25;
1003             case Dyninst::ppc64::ir26: return 26;
1004             case Dyninst::ppc64::ir27: return 27;
1005             case Dyninst::ppc64::ir28: return 28;
1006             case Dyninst::ppc64::ir29: return 29;
1007             case Dyninst::ppc64::ir30: return 30;
1008             case Dyninst::ppc64::ir31: return 31;
1009             case Dyninst::ppc64::ifpr0: return 32;
1010             case Dyninst::ppc64::ifpr1: return 33;
1011             case Dyninst::ppc64::ifpr2: return 34;
1012             case Dyninst::ppc64::ifpr3: return 35;
1013             case Dyninst::ppc64::ifpr4: return 36;
1014             case Dyninst::ppc64::ifpr5: return 37;
1015             case Dyninst::ppc64::ifpr6: return 38;
1016             case Dyninst::ppc64::ifpr7: return 39;
1017             case Dyninst::ppc64::ifpr8: return 40;
1018             case Dyninst::ppc64::ifpr9: return 41;
1019             case Dyninst::ppc64::ifpr10: return 42;
1020             case Dyninst::ppc64::ifpr11: return 43;
1021             case Dyninst::ppc64::ifpr12: return 44;
1022             case Dyninst::ppc64::ifpr13: return 45;
1023             case Dyninst::ppc64::ifpr14: return 46;
1024             case Dyninst::ppc64::ifpr15: return 47;
1025             case Dyninst::ppc64::ifpr16: return 48;
1026             case Dyninst::ppc64::ifpr17: return 49;
1027             case Dyninst::ppc64::ifpr18: return 50;
1028             case Dyninst::ppc64::ifpr19: return 51;
1029             case Dyninst::ppc64::ifpr20: return 52;
1030             case Dyninst::ppc64::ifpr21: return 53;
1031             case Dyninst::ppc64::ifpr22: return 54;
1032             case Dyninst::ppc64::ifpr23: return 55;
1033             case Dyninst::ppc64::ifpr24: return 56;
1034             case Dyninst::ppc64::ifpr25: return 57;
1035             case Dyninst::ppc64::ifpr26: return 58;
1036             case Dyninst::ppc64::ifpr27: return 59;
1037             case Dyninst::ppc64::ifpr28: return 60;
1038             case Dyninst::ppc64::ifpr29: return 61;
1039             case Dyninst::ppc64::ifpr30: return 62;
1040             case Dyninst::ppc64::ifpr31: return 63;
1041             case Dyninst::ppc64::icr: return 64;
1042             case Dyninst::ppc64::imq: return 100;
1043             case Dyninst::ppc64::ixer: return 101;
1044             case Dyninst::ppc64::ilr: return 108;
1045             case Dyninst::ppc64::ictr: return 109;
1046             default: return -1;
1047          }
1048          break;
1049       case Arch_none:
1050          return -1;
1051    }
1052    //Invalid register passed
1053    return -1;
1054 }
1055
1056 unsigned Dyninst::getArchAddressWidth(Dyninst::Architecture arch)
1057 {
1058    switch (arch) {
1059       case Arch_none: 
1060          return 0;
1061       case Arch_x86:
1062       case Arch_ppc32:
1063          return 4;
1064       case Arch_x86_64:
1065       case Arch_ppc64:
1066          return 8;
1067    }
1068    return 0;
1069 }