Merge branch 'Defensive' of ssh://git.dyninst.org/pub/dyninst into Defensive
[dyninst.git] / common / src / dyn_regs.C
1 /*
2  * Copyright (c) 1996-2011 Barton P. Miller
3  * 
4  * We provide the Paradyn Parallel Performance Tools (below
5  * described as "Paradyn") on an AS IS basis, and do not warrant its
6  * validity or performance.  We reserve the right to update, modify,
7  * or discontinue this software at any time.  We shall have no
8  * obligation to supply such updates or modifications or any other
9  * form of support to you.
10  * 
11  * By your use of Paradyn, you understand and agree that we (or any
12  * other person or entity with proprietary rights in Paradyn) are
13  * under no obligation to provide either maintenance services,
14  * update services, notices of latent defects, or correction of
15  * defects for Paradyn.
16  * 
17  * This library is free software; you can redistribute it and/or
18  * modify it under the terms of the GNU Lesser General Public
19  * License as published by the Free Software Foundation; either
20  * version 2.1 of the License, or (at your option) any later version.
21  * 
22  * This library is distributed in the hope that it will be useful,
23  * but WITHOUT ANY WARRANTY; without even the implied warranty of
24  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
25  * Lesser General Public License for more details.
26  * 
27  * You should have received a copy of the GNU Lesser General Public
28  * License along with this library; if not, write to the Free Software
29  * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA
30  */
31
32 #define DYN_DEFINE_REGS
33 #include "dynutil/h/dyn_regs.h"
34
35 #include "external/rose/rose-compat.h"
36 #include "external/rose/powerpcInstructionEnum.h"
37
38 #include <iostream>
39
40 using namespace Dyninst;
41
42 MachRegister::NameMap *Dyninst::MachRegister::names = NULL;
43
44 MachRegister::MachRegister() :
45    reg(0)
46
47 }
48
49 MachRegister::MachRegister(signed int r) :
50    reg(r)
51 {
52 }
53  
54 MachRegister::MachRegister(signed int r, const char *n) :
55    reg(r)
56 {
57         init_names();
58         (*names)[r] = std::string(n);
59 }
60
61 MachRegister::MachRegister(signed int r, std::string n) :
62 reg(r)
63 {
64         init_names();
65         (*names)[r] = n;
66 }
67
68 void MachRegister::init_names() {
69         if (names == NULL)
70                 names = new NameMap();
71 }
72
73 unsigned int MachRegister::regClass() const
74 {
75     return reg & 0x00ff0000;
76 }
77
78 MachRegister MachRegister::getBaseRegister() const { 
79    switch (getArchitecture()) {
80       case Arch_x86:
81          if (reg & x86::GPR) return MachRegister(reg & 0xfffff0ff);
82          else return *this;
83       case Arch_x86_64:
84          if (reg & x86_64::GPR) return MachRegister(reg & 0xfffff0ff);
85          else return *this;
86       case Arch_ppc32:
87       case Arch_ppc64:
88       case Arch_none:
89          return *this;
90    }
91    return InvalidReg;
92 }
93    
94 Architecture MachRegister::getArchitecture() const { 
95    return (Architecture) (reg & 0xff000000);
96 }
97
98 bool MachRegister::isValid() const {
99    return (reg != InvalidReg.reg);
100 }
101
102 MachRegisterVal MachRegister::getSubRegValue(const MachRegister& subreg, 
103                                              MachRegisterVal &orig) const
104 {
105    if (subreg.reg == reg || 
106        getArchitecture() == Arch_ppc32 ||
107        getArchitecture() == Arch_ppc64)
108       return orig;
109
110    assert(subreg.getBaseRegister() == getBaseRegister());
111    switch ((subreg.reg & 0x00000f00) >> 8) {
112       case 0x0: return orig;
113       case 0x1: return (orig & 0xff);
114       case 0x2: return (orig & 0xff00) >> 8;              
115       case 0x3: return (orig & 0xffff);
116       case 0xf: return (orig & 0xffffffff);
117       default: assert(0); return orig;
118    }
119 }
120
121 std::string MachRegister::name() const { 
122         assert(names != NULL);
123         NameMap::const_iterator iter = names->find(reg);
124         if (iter != names->end()) {
125                 return iter->second;
126         }
127         return std::string("<INVALID_REG>");
128 }
129
130 unsigned int MachRegister::size() const {
131    switch (getArchitecture())
132    {
133       case Arch_x86:
134          switch (reg & 0x0000ff00) {
135             case x86::L_REG: //L_REG
136             case x86::H_REG: //H_REG
137                return 1;
138             case x86::W_REG: //W_REG
139                return 2;
140             case x86::FULL: //FULL
141                return 4;
142             case x86::QUAD:
143                return 8;
144             case x86::OCT:
145                return 16;
146             case x86::FPDBL:
147                return 10;
148             case x86::BIT:
149                return 0;
150             default:
151                return 0;//KEVINTODO: removed sanity-check assert because of asprotect fuzz testing, could use this as a sign that the parse has gone into junk
152                assert(0);
153          }
154       case Arch_x86_64:
155          switch (reg & 0x0000ff00) {
156             case x86_64::L_REG: //L_REG
157             case x86_64::H_REG: //H_REG
158                 return 1;
159             case x86_64::W_REG: //W_REG
160                 return 2;
161             case x86_64::FULL: //FULL
162                 return 8;
163             case x86_64::D_REG:
164                return 4;
165             case x86_64::OCT:
166                return 16;
167             case x86_64::FPDBL:
168                return 10;
169             case x86_64::BIT:
170                return 0;
171             default:
172                assert(0);
173          }
174       case Arch_ppc32: {
175          int reg_class = reg & 0x00ff0000;
176          if (reg_class == ppc32::FPR || reg_class == ppc32::FSR)
177             return 8;
178          return 4;
179       }
180       case Arch_ppc64:
181          return 8;
182       case Arch_none:
183          return 0;
184    }
185    return 0; //Unreachable, but disable warnings
186 }
187    
188 bool MachRegister::operator<(const MachRegister &a) const { 
189    return (reg < a.reg);
190 }
191  
192 bool MachRegister::operator==(const MachRegister &a) const { 
193    return (reg == a.reg);
194 }
195  
196 MachRegister::operator signed int() const {
197    return reg;
198 }
199
200 signed int MachRegister::val() const {
201    return reg;
202 }
203
204
205 MachRegister MachRegister::getPC(Dyninst::Architecture arch)
206 {
207    switch (arch)
208    {
209       case Arch_x86:
210          return x86::eip;
211       case Arch_x86_64:
212          return x86_64::rip;
213       case Arch_ppc32:
214          return ppc32::pc;
215       case Arch_ppc64:
216          return ppc64::pc;
217       case Arch_none:
218          return InvalidReg;
219    }
220    return InvalidReg;
221 }
222
223 MachRegister MachRegister::getFramePointer(Dyninst::Architecture arch)
224 {
225    switch (arch)
226    {
227       case Arch_x86:
228          return x86::ebp;
229       case Arch_x86_64:
230          return x86_64::rbp;
231       case Arch_ppc32:
232       case Arch_ppc64:
233          return FrameBase;
234       case Arch_none:
235          return InvalidReg;
236    }
237    return InvalidReg;
238 }
239
240 MachRegister MachRegister::getStackPointer(Dyninst::Architecture arch)
241 {
242    switch (arch)
243    {
244       case Arch_x86:
245          return x86::esp;
246       case Arch_x86_64:
247          return x86_64::rsp;
248       case Arch_ppc32:
249          return ppc32::r1;
250       case Arch_ppc64:
251          return ppc64::r1;
252       case Arch_none:
253          return InvalidReg;
254    }
255    return InvalidReg;
256 }
257
258 bool MachRegister::isPC() const
259 {
260    return (*this == x86_64::rip || *this == x86::eip ||
261            *this == ppc32::pc || *this == ppc64::pc);
262 }
263
264 bool MachRegister::isFramePointer() const
265 {
266    return (*this == x86_64::rbp || *this == x86::ebp ||
267            *this == FrameBase);
268 }
269
270 bool MachRegister::isStackPointer() const
271 {
272    return (*this == x86_64::rsp || *this == x86::esp ||
273            *this == ppc32::r1 || *this == ppc64::r1);
274 }
275
276 COMMON_EXPORT bool Dyninst::isSegmentRegister(int regClass)
277 {
278    return 0 != (regClass & x86::SEG);
279 }
280
281 void MachRegister::getROSERegister(int &c, int &n, int &p)
282 {
283    // Rose: class, number, position
284    // Dyninst: category, base id, subrange
285
286    signed int category = (reg & 0x00ff0000);
287    signed int subrange = (reg & 0x0000ff00);
288    signed int baseID =   (reg & 0x000000ff);
289
290    switch (getArchitecture()) {
291       case Arch_x86:
292       case Arch_x86_64: // 64-bit not supported in ROSE
293          switch (category) {
294             case x86::GPR:
295                c = x86_regclass_gpr;
296                switch (baseID) {
297                   case x86::BASEA:
298                      n = x86_gpr_ax;
299                      break;
300                   case x86::BASEC:
301                      n = x86_gpr_cx;
302                      break;
303                   case x86::BASED:
304                      n = x86_gpr_dx;
305                      break;
306                   case x86::BASEB:
307                      n = x86_gpr_bx;
308                      break;
309                   case x86::BASESP:
310                      n = x86_gpr_sp;
311                      break;
312                   case x86::BASEBP:
313                      n = x86_gpr_bp;
314                      break;
315                   case x86::BASESI:
316                      n = x86_gpr_si;
317                      break;
318                   case x86::BASEDI:
319                      n = x86_gpr_di;
320                      break;
321                   default:
322                      n = 0;
323                      break;
324                }
325                break;
326             case x86::SEG:
327                c = x86_regclass_segment;
328                switch (baseID) {
329                   case 0x0:
330                      n = x86_segreg_ds;
331                      break;
332                   case 0x1:
333                      n = x86_segreg_es;
334                      break;
335                   case 0x2:
336                      n = x86_segreg_fs;
337                      break;
338                   case 0x3:
339                      n = x86_segreg_gs;
340                      break;
341                   case 0x4:
342                      n = x86_segreg_cs;
343                      break;
344                   case 0x5:
345                      n = x86_segreg_ss;
346                      break;
347                   default:
348                      n = 0;
349                      break;
350                }
351                break;
352             case x86::FLAG:
353                c = x86_regclass_flags;
354                switch(baseID) {
355                case x86::CF:
356                  n = x86_flag_cf;
357                  break;
358                case x86::PF:
359                  n = x86_flag_pf;
360                  break;
361                case x86::AF:
362                  n = x86_flag_af;
363                  break;
364                case x86::ZF:
365                  n = x86_flag_zf;
366                  break;
367                case x86::SF:
368                  n = x86_flag_sf;
369                  break;
370                case x86::TF:
371                  n = x86_flag_tf;
372                  break;
373                case x86::IF:
374                  n = x86_flag_if;
375                  break;
376                case x86::DF:
377                  n = x86_flag_df;
378                  break;
379                case x86::OF:
380                  n = x86_flag_of;
381                  break;
382                default:
383                  assert(0);
384                  break;
385                }
386                break;
387             case x86::MISC:
388                c = x86_regclass_unknown;
389                break;
390             case x86::XMM:
391                c = x86_regclass_xmm;
392                n = baseID;
393                break;
394             case x86::MMX:
395                c = x86_regclass_mm;
396                n = baseID;
397                break;
398             case x86::CTL:
399                c = x86_regclass_cr;
400                n = baseID;
401                break;
402             case x86::DBG:
403                c = x86_regclass_dr;
404                n = baseID;
405                break;
406             case x86::TST:
407                c = x86_regclass_unknown;
408                break;
409             case 0:
410                switch (baseID) {
411                   case 0x10:
412                      c = x86_regclass_ip;
413                      n = 0;
414                      break;
415                   default:
416                      c = x86_regclass_unknown;
417                      break;
418                }
419                break;
420          }
421          break;
422        case Arch_ppc32:
423        case Arch_ppc64: // 64-bit not supported in ROSE
424        {
425          baseID = reg & 0x0000FFFF;
426            n = baseID;
427            switch(category)
428            {
429                case ppc32::GPR:
430                    c = powerpc_regclass_gpr;
431                    break;
432                case ppc32::FPR:
433                case ppc32::FSR:
434                    c = powerpc_regclass_fpr;
435                    break;
436                case ppc32::SPR:
437                {
438                    if(baseID < 613) {
439                        c = powerpc_regclass_spr;
440                    } else if(baseID < 621 ) {
441                        c = powerpc_regclass_sr; 
442                    } else {
443                        c = powerpc_regclass_cr;
444                        n = baseID - 621;
445                        if(n > 7) {
446                          n = 0;
447                          p = powerpc_condreggranularity_whole;
448                        } else {
449                          p = powerpc_condreggranularity_field;
450                        }
451
452                    }
453                }
454                break;
455                default:
456                    assert(!"unknown register type!");
457                    break;
458            }
459            return;
460        }
461        default:
462          c = x86_regclass_unknown;
463          n = 0;
464          break;
465    }
466
467    switch (getArchitecture()) {
468       case Arch_x86:
469       case Arch_x86_64:
470          switch (subrange) {
471             case x86::FULL:
472             case x86::OCT:
473             case x86::FPDBL:
474                p = x86_regpos_all;
475                break;
476             case x86::H_REG:
477                p = x86_regpos_high_byte;
478                break;
479             case x86::L_REG:
480                p = x86_regpos_low_byte;
481                break;
482             case x86::W_REG:
483                p = x86_regpos_word;
484                break;
485             case x86_64::D_REG:
486                p = x86_regpos_dword;
487                break;
488             case x86::BIT:
489                p = x86_regpos_all;
490                break;
491          }
492          break;
493       default:
494         p = x86_regpos_unknown;
495    }
496 }
497
498 MachRegister MachRegister::DwarfEncToReg(int encoding, Dyninst::Architecture arch)
499 {
500    switch (arch)
501    {
502       case Arch_x86:
503          switch (encoding) {
504             case 0: return Dyninst::x86::eax;
505             case 1: return Dyninst::x86::ecx;
506             case 2: return Dyninst::x86::edx;
507             case 3: return Dyninst::x86::ebx;
508             case 4: return Dyninst::x86::esp;
509             case 5: return Dyninst::x86::ebp;
510             case 6: return Dyninst::x86::esi;
511             case 7: return Dyninst::x86::edi;
512             case 8: return Dyninst::x86::eip;
513             case 9: return Dyninst::x86::flags;
514             case 10: return Dyninst::InvalidReg;
515             case 11: return Dyninst::x86::st0;
516             case 12: return Dyninst::x86::st1;
517             case 13: return Dyninst::x86::st2;
518             case 14: return Dyninst::x86::st3;
519             case 15: return Dyninst::x86::st4;
520             case 16: return Dyninst::x86::st5;
521             case 17: return Dyninst::x86::st6;
522             case 18: return Dyninst::x86::st7;
523             case 19: return Dyninst::InvalidReg;
524             case 20: return Dyninst::InvalidReg;
525             case 21: return Dyninst::x86::xmm0;
526             case 22: return Dyninst::x86::xmm1;
527             case 23: return Dyninst::x86::xmm2;
528             case 24: return Dyninst::x86::xmm3;
529             case 25: return Dyninst::x86::xmm4;
530             case 26: return Dyninst::x86::xmm5;
531             case 27: return Dyninst::x86::xmm6;
532             case 28: return Dyninst::x86::xmm7;
533             case 29: return Dyninst::x86::mm0;
534             case 30: return Dyninst::x86::mm1;
535             case 31: return Dyninst::x86::mm2;
536             case 32: return Dyninst::x86::mm3;
537             case 33: return Dyninst::x86::mm4;
538             case 34: return Dyninst::x86::mm5;
539             case 35: return Dyninst::x86::mm6;
540             case 36: return Dyninst::x86::mm7;
541             case 37: return Dyninst::InvalidReg; //fcw
542             case 38: return Dyninst::InvalidReg; //fsw
543             case 39: return Dyninst::InvalidReg; //mxcsr
544             case 40: return Dyninst::x86::es;
545             case 41: return Dyninst::x86::cs;
546             case 42: return Dyninst::x86::ss;
547             case 43: return Dyninst::x86::ds;
548             case 44: return Dyninst::x86::fs;
549             case 45: return Dyninst::x86::gs;
550             case 46: return Dyninst::InvalidReg;
551             case 47: return Dyninst::InvalidReg;
552             case 48: return Dyninst::InvalidReg; //tr
553             case 49: return Dyninst::InvalidReg; //ldtr
554             default: return Dyninst::InvalidReg;
555          }
556          break;
557       case Arch_x86_64:
558          switch (encoding) {
559             case 0: return Dyninst::x86_64::rax;
560             case 1: return Dyninst::x86_64::rdx;
561             case 2: return Dyninst::x86_64::rcx;
562             case 3: return Dyninst::x86_64::rbx;
563             case 4: return Dyninst::x86_64::rsi;
564             case 5: return Dyninst::x86_64::rdi;
565             case 6: return Dyninst::x86_64::rbp;
566             case 7: return Dyninst::x86_64::rsp;
567             case 8: return Dyninst::x86_64::r8;
568             case 9: return Dyninst::x86_64::r9;
569             case 10: return Dyninst::x86_64::r10;
570             case 11: return Dyninst::x86_64::r11;
571             case 12: return Dyninst::x86_64::r12;
572             case 13: return Dyninst::x86_64::r13;
573             case 14: return Dyninst::x86_64::r14;
574             case 15: return Dyninst::x86_64::r15;
575             case 16: return Dyninst::x86_64::rip;
576             case 17: return Dyninst::x86_64::xmm0;
577             case 18: return Dyninst::x86_64::xmm1;
578             case 19: return Dyninst::x86_64::xmm2;
579             case 20: return Dyninst::x86_64::xmm3;
580             case 21: return Dyninst::x86_64::xmm4;
581             case 22: return Dyninst::x86_64::xmm5;
582             case 23: return Dyninst::x86_64::xmm6;
583             case 24: return Dyninst::x86_64::xmm7;
584             case 25: return Dyninst::x86_64::xmm8;
585             case 26: return Dyninst::x86_64::xmm9;
586             case 27: return Dyninst::x86_64::xmm10;
587             case 28: return Dyninst::x86_64::xmm11;
588             case 29: return Dyninst::x86_64::xmm12;
589             case 30: return Dyninst::x86_64::xmm13;
590             case 31: return Dyninst::x86_64::xmm14;
591             case 32: return Dyninst::x86_64::xmm15;
592             case 33: return Dyninst::x86_64::st0;
593             case 34: return Dyninst::x86_64::st1;
594             case 35: return Dyninst::x86_64::st2;
595             case 36: return Dyninst::x86_64::st3;
596             case 37: return Dyninst::x86_64::st4;
597             case 38: return Dyninst::x86_64::st5;
598             case 39: return Dyninst::x86_64::st6;
599             case 40: return Dyninst::x86_64::st7;
600             case 41: return Dyninst::x86_64::mm0;
601             case 42: return Dyninst::x86_64::mm1;
602             case 43: return Dyninst::x86_64::mm2;
603             case 44: return Dyninst::x86_64::mm3;
604             case 45: return Dyninst::x86_64::mm4;
605             case 46: return Dyninst::x86_64::mm5;
606             case 47: return Dyninst::x86_64::mm6;
607             case 48: return Dyninst::x86_64::mm7;
608             case 49: return Dyninst::x86_64::flags;
609             case 50: return Dyninst::x86_64::es;
610             case 51: return Dyninst::x86_64::cs;
611             case 52: return Dyninst::x86_64::ss;
612             case 53: return Dyninst::x86_64::ds;
613             case 54: return Dyninst::x86_64::fs;
614             case 55: return Dyninst::x86_64::gs;
615             case 56: return Dyninst::InvalidReg;
616             case 57: return Dyninst::InvalidReg;
617             case 58: return Dyninst::x86_64::fsbase;
618             case 59: return Dyninst::x86_64::gsbase;
619             case 60: return Dyninst::InvalidReg; 
620             case 61: return Dyninst::InvalidReg; 
621             case 62: return Dyninst::InvalidReg; //tr
622             case 63: return Dyninst::InvalidReg; //ldtr
623             case 64: return Dyninst::InvalidReg; //mxcsr
624             case 65: return Dyninst::InvalidReg; //fcw
625             case 66: return Dyninst::InvalidReg; //fsw
626          }
627          break;
628       case Arch_ppc32:
629          switch (encoding) {
630             case 0: return Dyninst::ppc32::r0;
631             case 1: return Dyninst::ppc32::r1;
632             case 2: return Dyninst::ppc32::r2;
633             case 3: return Dyninst::ppc32::r3;
634             case 4: return Dyninst::ppc32::r4;
635             case 5: return Dyninst::ppc32::r5;
636             case 6: return Dyninst::ppc32::r6;
637             case 7: return Dyninst::ppc32::r7;
638             case 8: return Dyninst::ppc32::r8;
639             case 9: return Dyninst::ppc32::r9;
640             case 10: return Dyninst::ppc32::r10;
641             case 11: return Dyninst::ppc32::r11;
642             case 12: return Dyninst::ppc32::r12;
643             case 13: return Dyninst::ppc32::r13;
644             case 14: return Dyninst::ppc32::r14;
645             case 15: return Dyninst::ppc32::r15;
646             case 16: return Dyninst::ppc32::r16;
647             case 17: return Dyninst::ppc32::r17;
648             case 18: return Dyninst::ppc32::r18;
649             case 19: return Dyninst::ppc32::r19;
650             case 20: return Dyninst::ppc32::r20;
651             case 21: return Dyninst::ppc32::r21;
652             case 22: return Dyninst::ppc32::r22;
653             case 23: return Dyninst::ppc32::r23;
654             case 24: return Dyninst::ppc32::r24;
655             case 25: return Dyninst::ppc32::r25;
656             case 26: return Dyninst::ppc32::r26;
657             case 27: return Dyninst::ppc32::r27;
658             case 28: return Dyninst::ppc32::r28;
659             case 29: return Dyninst::ppc32::r29;
660             case 30: return Dyninst::ppc32::r30;
661             case 31: return Dyninst::ppc32::r31;
662             case 32: return Dyninst::ppc32::fpr0;
663             case 33: return Dyninst::ppc32::fpr1;
664             case 34: return Dyninst::ppc32::fpr2;
665             case 35: return Dyninst::ppc32::fpr3;
666             case 36: return Dyninst::ppc32::fpr4;
667             case 37: return Dyninst::ppc32::fpr5;
668             case 38: return Dyninst::ppc32::fpr6;
669             case 39: return Dyninst::ppc32::fpr7;
670             case 40: return Dyninst::ppc32::fpr8;
671             case 41: return Dyninst::ppc32::fpr9;
672             case 42: return Dyninst::ppc32::fpr10;
673             case 43: return Dyninst::ppc32::fpr11;
674             case 44: return Dyninst::ppc32::fpr12;
675             case 45: return Dyninst::ppc32::fpr13;
676             case 46: return Dyninst::ppc32::fpr14;
677             case 47: return Dyninst::ppc32::fpr15;
678             case 48: return Dyninst::ppc32::fpr16;
679             case 49: return Dyninst::ppc32::fpr17;
680             case 50: return Dyninst::ppc32::fpr18;
681             case 51: return Dyninst::ppc32::fpr19;
682             case 52: return Dyninst::ppc32::fpr20;
683             case 53: return Dyninst::ppc32::fpr21;
684             case 54: return Dyninst::ppc32::fpr22;
685             case 55: return Dyninst::ppc32::fpr23;
686             case 56: return Dyninst::ppc32::fpr24;
687             case 57: return Dyninst::ppc32::fpr25;
688             case 58: return Dyninst::ppc32::fpr26;
689             case 59: return Dyninst::ppc32::fpr27;
690             case 60: return Dyninst::ppc32::fpr28;
691             case 61: return Dyninst::ppc32::fpr29;
692             case 62: return Dyninst::ppc32::fpr30;
693             case 63: return Dyninst::ppc32::fpr31;
694             case 64: return Dyninst::ppc32::cr;
695             case 65: return Dyninst::InvalidReg; //FPSCR
696          }
697          //Seperate switch statements to give compilers an easier time of 
698          // optimizing
699          switch (encoding) {
700             case 100: return Dyninst::ppc32::mq;
701             case 101: return Dyninst::ppc32::xer;
702             case 102: return Dyninst::InvalidReg;
703             case 103: return Dyninst::InvalidReg;
704             case 104: return Dyninst::InvalidReg; //RTCU
705             case 105: return Dyninst::InvalidReg; //RTCL
706             case 106: return Dyninst::InvalidReg;
707             case 107: return Dyninst::InvalidReg;
708             case 108: return Dyninst::ppc32::lr;
709             case 109: return Dyninst::ppc32::ctr;
710             default: return Dyninst::InvalidReg;
711          }
712          break;
713       case Arch_ppc64:
714          switch (encoding) {
715             case 0: return Dyninst::ppc64::r0;
716             case 1: return Dyninst::ppc64::r1;
717             case 2: return Dyninst::ppc64::r2;
718             case 3: return Dyninst::ppc64::r3;
719             case 4: return Dyninst::ppc64::r4;
720             case 5: return Dyninst::ppc64::r5;
721             case 6: return Dyninst::ppc64::r6;
722             case 7: return Dyninst::ppc64::r7;
723             case 8: return Dyninst::ppc64::r8;
724             case 9: return Dyninst::ppc64::r9;
725             case 10: return Dyninst::ppc64::r10;
726             case 11: return Dyninst::ppc64::r11;
727             case 12: return Dyninst::ppc64::r12;
728             case 13: return Dyninst::ppc64::r13;
729             case 14: return Dyninst::ppc64::r14;
730             case 15: return Dyninst::ppc64::r15;
731             case 16: return Dyninst::ppc64::r16;
732             case 17: return Dyninst::ppc64::r17;
733             case 18: return Dyninst::ppc64::r18;
734             case 19: return Dyninst::ppc64::r19;
735             case 20: return Dyninst::ppc64::r20;
736             case 21: return Dyninst::ppc64::r21;
737             case 22: return Dyninst::ppc64::r22;
738             case 23: return Dyninst::ppc64::r23;
739             case 24: return Dyninst::ppc64::r24;
740             case 25: return Dyninst::ppc64::r25;
741             case 26: return Dyninst::ppc64::r26;
742             case 27: return Dyninst::ppc64::r27;
743             case 28: return Dyninst::ppc64::r28;
744             case 29: return Dyninst::ppc64::r29;
745             case 30: return Dyninst::ppc64::r30;
746             case 31: return Dyninst::ppc64::r31;
747             case 32: return Dyninst::ppc64::fpr0;
748             case 33: return Dyninst::ppc64::fpr1;
749             case 34: return Dyninst::ppc64::fpr2;
750             case 35: return Dyninst::ppc64::fpr3;
751             case 36: return Dyninst::ppc64::fpr4;
752             case 37: return Dyninst::ppc64::fpr5;
753             case 38: return Dyninst::ppc64::fpr6;
754             case 39: return Dyninst::ppc64::fpr7;
755             case 40: return Dyninst::ppc64::fpr8;
756             case 41: return Dyninst::ppc64::fpr9;
757             case 42: return Dyninst::ppc64::fpr10;
758             case 43: return Dyninst::ppc64::fpr11;
759             case 44: return Dyninst::ppc64::fpr12;
760             case 45: return Dyninst::ppc64::fpr13;
761             case 46: return Dyninst::ppc64::fpr14;
762             case 47: return Dyninst::ppc64::fpr15;
763             case 48: return Dyninst::ppc64::fpr16;
764             case 49: return Dyninst::ppc64::fpr17;
765             case 50: return Dyninst::ppc64::fpr18;
766             case 51: return Dyninst::ppc64::fpr19;
767             case 52: return Dyninst::ppc64::fpr20;
768             case 53: return Dyninst::ppc64::fpr21;
769             case 54: return Dyninst::ppc64::fpr22;
770             case 55: return Dyninst::ppc64::fpr23;
771             case 56: return Dyninst::ppc64::fpr24;
772             case 57: return Dyninst::ppc64::fpr25;
773             case 58: return Dyninst::ppc64::fpr26;
774             case 59: return Dyninst::ppc64::fpr27;
775             case 60: return Dyninst::ppc64::fpr28;
776             case 61: return Dyninst::ppc64::fpr29;
777             case 62: return Dyninst::ppc64::fpr30;
778             case 63: return Dyninst::ppc64::fpr31;
779             case 64: return Dyninst::ppc64::cr;
780             case 65: return Dyninst::InvalidReg; //FPSCR
781          }
782          //Seperate switch statements to give compilers an easier time of 
783          // optimizing
784          switch (encoding) {
785             case 100: return Dyninst::ppc64::mq;
786             case 101: return Dyninst::ppc64::xer;
787             case 102: return Dyninst::InvalidReg;
788             case 103: return Dyninst::InvalidReg;
789             case 104: return Dyninst::InvalidReg; //RTCU
790             case 105: return Dyninst::InvalidReg; //RTCL
791             case 106: return Dyninst::InvalidReg;
792             case 107: return Dyninst::InvalidReg;
793             case 108: return Dyninst::ppc64::lr;
794             case 109: return Dyninst::ppc64::ctr;
795             default: return Dyninst::InvalidReg;
796          }
797          break;
798       case Arch_none:
799          return Dyninst::InvalidReg;
800          break;
801    }
802    //Invalid Architecture passed
803    return Dyninst::InvalidReg;
804
805 }
806
807 int MachRegister::getDwarfEnc() const
808 {
809    switch (getArchitecture())
810    {
811       case Arch_x86:
812          switch (val()) {
813             case Dyninst::x86::ieax: return 0;
814             case Dyninst::x86::iecx: return 1;
815             case Dyninst::x86::iedx: return 2;
816             case Dyninst::x86::iebx: return 3;
817             case Dyninst::x86::iesp: return 4;
818             case Dyninst::x86::iebp: return 5;
819             case Dyninst::x86::iesi: return 6;
820             case Dyninst::x86::iedi: return 7;
821             case Dyninst::x86::ieip: return 8;
822             case Dyninst::x86::iflags: return 9;
823             case Dyninst::x86::ixmm0: return 21;
824             case Dyninst::x86::ixmm1: return 22;
825             case Dyninst::x86::ixmm2: return 23;
826             case Dyninst::x86::ixmm3: return 24;
827             case Dyninst::x86::ixmm4: return 25;
828             case Dyninst::x86::ixmm5: return 26;
829             case Dyninst::x86::ixmm6: return 27;
830             case Dyninst::x86::ixmm7: return 28;
831             case Dyninst::x86::imm0: return 29;
832             case Dyninst::x86::imm1: return 30;
833             case Dyninst::x86::imm2: return 31;
834             case Dyninst::x86::imm3: return 32;
835             case Dyninst::x86::imm4: return 33;
836             case Dyninst::x86::imm5: return 34;
837             case Dyninst::x86::imm6: return 35;
838             case Dyninst::x86::imm7: return 36;
839             case Dyninst::x86::ies: return 40;
840             case Dyninst::x86::ics: return 41;
841             case Dyninst::x86::iss: return 42;
842             case Dyninst::x86::ids: return 43;
843             case Dyninst::x86::ifs: return 44;
844             case Dyninst::x86::igs: return 45;
845             default: return -1;
846          }
847          break;
848       case Arch_x86_64:
849          switch (val()) {
850             case Dyninst::x86_64::irax: return 0;
851             case Dyninst::x86_64::irdx: return 1;
852             case Dyninst::x86_64::ircx: return 2;
853             case Dyninst::x86_64::irbx: return 3;
854             case Dyninst::x86_64::irsi: return 4;
855             case Dyninst::x86_64::irdi: return 5;
856             case Dyninst::x86_64::irbp: return 6;
857             case Dyninst::x86_64::irsp: return 7;
858             case Dyninst::x86_64::ir8: return 8;
859             case Dyninst::x86_64::ir9: return 9;
860             case Dyninst::x86_64::ir10: return 10;
861             case Dyninst::x86_64::ir11: return 11;
862             case Dyninst::x86_64::ir12: return 12;
863             case Dyninst::x86_64::ir13: return 13;
864             case Dyninst::x86_64::ir14: return 14;
865             case Dyninst::x86_64::ir15: return 15;
866             case Dyninst::x86_64::irip: return 16;
867             case Dyninst::x86_64::ixmm0: return 17;
868             case Dyninst::x86_64::ixmm1: return 18;
869             case Dyninst::x86_64::ixmm2: return 19;
870             case Dyninst::x86_64::ixmm3: return 20;
871             case Dyninst::x86_64::ixmm4: return 21;
872             case Dyninst::x86_64::ixmm5: return 22;
873             case Dyninst::x86_64::ixmm6: return 23;
874             case Dyninst::x86_64::ixmm7: return 24;
875             case Dyninst::x86_64::ixmm8: return 25;
876             case Dyninst::x86_64::ixmm9: return 26;
877             case Dyninst::x86_64::ixmm10: return 27;
878             case Dyninst::x86_64::ixmm11: return 28;
879             case Dyninst::x86_64::ixmm12: return 29;
880             case Dyninst::x86_64::ixmm13: return 30;
881             case Dyninst::x86_64::ixmm14: return 31;
882             case Dyninst::x86_64::ixmm15: return 32;
883             case Dyninst::x86_64::imm0: return 41;
884             case Dyninst::x86_64::imm1: return 42;
885             case Dyninst::x86_64::imm2: return 43;
886             case Dyninst::x86_64::imm3: return 44;
887             case Dyninst::x86_64::imm4: return 45;
888             case Dyninst::x86_64::imm5: return 46;
889             case Dyninst::x86_64::imm6: return 47;
890             case Dyninst::x86_64::imm7: return 48;
891             case Dyninst::x86_64::iflags: return 49;
892             case Dyninst::x86_64::ies: return 50;
893             case Dyninst::x86_64::ics: return 51;
894             case Dyninst::x86_64::iss: return 52;
895             case Dyninst::x86_64::ids: return 53;
896             case Dyninst::x86_64::ifs: return 54;
897             case Dyninst::x86_64::igs: return 55;
898             case Dyninst::x86_64::ifsbase: return 58;
899             case Dyninst::x86_64::igsbase: return 59;
900             default: return -1;
901          }
902          break;
903       case Arch_ppc32:
904          switch (val()) {
905             case Dyninst::ppc32::ir0: return 0;
906             case Dyninst::ppc32::ir1: return 1;
907             case Dyninst::ppc32::ir2: return 2;
908             case Dyninst::ppc32::ir3: return 3;
909             case Dyninst::ppc32::ir4: return 4;
910             case Dyninst::ppc32::ir5: return 5;
911             case Dyninst::ppc32::ir6: return 6;
912             case Dyninst::ppc32::ir7: return 7;
913             case Dyninst::ppc32::ir8: return 8;
914             case Dyninst::ppc32::ir9: return 9;
915             case Dyninst::ppc32::ir10: return 10;
916             case Dyninst::ppc32::ir11: return 11;
917             case Dyninst::ppc32::ir12: return 12;
918             case Dyninst::ppc32::ir13: return 13;
919             case Dyninst::ppc32::ir14: return 14;
920             case Dyninst::ppc32::ir15: return 15;
921             case Dyninst::ppc32::ir16: return 16;
922             case Dyninst::ppc32::ir17: return 17;
923             case Dyninst::ppc32::ir18: return 18;
924             case Dyninst::ppc32::ir19: return 19;
925             case Dyninst::ppc32::ir20: return 20;
926             case Dyninst::ppc32::ir21: return 21;
927             case Dyninst::ppc32::ir22: return 22;
928             case Dyninst::ppc32::ir23: return 23;
929             case Dyninst::ppc32::ir24: return 24;
930             case Dyninst::ppc32::ir25: return 25;
931             case Dyninst::ppc32::ir26: return 26;
932             case Dyninst::ppc32::ir27: return 27;
933             case Dyninst::ppc32::ir28: return 28;
934             case Dyninst::ppc32::ir29: return 29;
935             case Dyninst::ppc32::ir30: return 30;
936             case Dyninst::ppc32::ir31: return 31;
937             case Dyninst::ppc32::ifpr0: return 32;
938             case Dyninst::ppc32::ifpr1: return 33;
939             case Dyninst::ppc32::ifpr2: return 34;
940             case Dyninst::ppc32::ifpr3: return 35;
941             case Dyninst::ppc32::ifpr4: return 36;
942             case Dyninst::ppc32::ifpr5: return 37;
943             case Dyninst::ppc32::ifpr6: return 38;
944             case Dyninst::ppc32::ifpr7: return 39;
945             case Dyninst::ppc32::ifpr8: return 40;
946             case Dyninst::ppc32::ifpr9: return 41;
947             case Dyninst::ppc32::ifpr10: return 42;
948             case Dyninst::ppc32::ifpr11: return 43;
949             case Dyninst::ppc32::ifpr12: return 44;
950             case Dyninst::ppc32::ifpr13: return 45;
951             case Dyninst::ppc32::ifpr14: return 46;
952             case Dyninst::ppc32::ifpr15: return 47;
953             case Dyninst::ppc32::ifpr16: return 48;
954             case Dyninst::ppc32::ifpr17: return 49;
955             case Dyninst::ppc32::ifpr18: return 50;
956             case Dyninst::ppc32::ifpr19: return 51;
957             case Dyninst::ppc32::ifpr20: return 52;
958             case Dyninst::ppc32::ifpr21: return 53;
959             case Dyninst::ppc32::ifpr22: return 54;
960             case Dyninst::ppc32::ifpr23: return 55;
961             case Dyninst::ppc32::ifpr24: return 56;
962             case Dyninst::ppc32::ifpr25: return 57;
963             case Dyninst::ppc32::ifpr26: return 58;
964             case Dyninst::ppc32::ifpr27: return 59;
965             case Dyninst::ppc32::ifpr28: return 60;
966             case Dyninst::ppc32::ifpr29: return 61;
967             case Dyninst::ppc32::ifpr30: return 62;
968             case Dyninst::ppc32::ifpr31: return 63;
969             case Dyninst::ppc32::icr: return 64;
970             case Dyninst::ppc32::imq: return 100;
971             case Dyninst::ppc32::ixer: return 101;
972             case Dyninst::ppc32::ilr: return 108;
973             case Dyninst::ppc32::ictr: return 109;
974             default: return -1;
975          }
976       case Arch_ppc64:
977          switch (val()) {
978             case Dyninst::ppc64::ir0: return 0;
979             case Dyninst::ppc64::ir1: return 1;
980             case Dyninst::ppc64::ir2: return 2;
981             case Dyninst::ppc64::ir3: return 3;
982             case Dyninst::ppc64::ir4: return 4;
983             case Dyninst::ppc64::ir5: return 5;
984             case Dyninst::ppc64::ir6: return 6;
985             case Dyninst::ppc64::ir7: return 7;
986             case Dyninst::ppc64::ir8: return 8;
987             case Dyninst::ppc64::ir9: return 9;
988             case Dyninst::ppc64::ir10: return 10;
989             case Dyninst::ppc64::ir11: return 11;
990             case Dyninst::ppc64::ir12: return 12;
991             case Dyninst::ppc64::ir13: return 13;
992             case Dyninst::ppc64::ir14: return 14;
993             case Dyninst::ppc64::ir15: return 15;
994             case Dyninst::ppc64::ir16: return 16;
995             case Dyninst::ppc64::ir17: return 17;
996             case Dyninst::ppc64::ir18: return 18;
997             case Dyninst::ppc64::ir19: return 19;
998             case Dyninst::ppc64::ir20: return 20;
999             case Dyninst::ppc64::ir21: return 21;
1000             case Dyninst::ppc64::ir22: return 22;
1001             case Dyninst::ppc64::ir23: return 23;
1002             case Dyninst::ppc64::ir24: return 24;
1003             case Dyninst::ppc64::ir25: return 25;
1004             case Dyninst::ppc64::ir26: return 26;
1005             case Dyninst::ppc64::ir27: return 27;
1006             case Dyninst::ppc64::ir28: return 28;
1007             case Dyninst::ppc64::ir29: return 29;
1008             case Dyninst::ppc64::ir30: return 30;
1009             case Dyninst::ppc64::ir31: return 31;
1010             case Dyninst::ppc64::ifpr0: return 32;
1011             case Dyninst::ppc64::ifpr1: return 33;
1012             case Dyninst::ppc64::ifpr2: return 34;
1013             case Dyninst::ppc64::ifpr3: return 35;
1014             case Dyninst::ppc64::ifpr4: return 36;
1015             case Dyninst::ppc64::ifpr5: return 37;
1016             case Dyninst::ppc64::ifpr6: return 38;
1017             case Dyninst::ppc64::ifpr7: return 39;
1018             case Dyninst::ppc64::ifpr8: return 40;
1019             case Dyninst::ppc64::ifpr9: return 41;
1020             case Dyninst::ppc64::ifpr10: return 42;
1021             case Dyninst::ppc64::ifpr11: return 43;
1022             case Dyninst::ppc64::ifpr12: return 44;
1023             case Dyninst::ppc64::ifpr13: return 45;
1024             case Dyninst::ppc64::ifpr14: return 46;
1025             case Dyninst::ppc64::ifpr15: return 47;
1026             case Dyninst::ppc64::ifpr16: return 48;
1027             case Dyninst::ppc64::ifpr17: return 49;
1028             case Dyninst::ppc64::ifpr18: return 50;
1029             case Dyninst::ppc64::ifpr19: return 51;
1030             case Dyninst::ppc64::ifpr20: return 52;
1031             case Dyninst::ppc64::ifpr21: return 53;
1032             case Dyninst::ppc64::ifpr22: return 54;
1033             case Dyninst::ppc64::ifpr23: return 55;
1034             case Dyninst::ppc64::ifpr24: return 56;
1035             case Dyninst::ppc64::ifpr25: return 57;
1036             case Dyninst::ppc64::ifpr26: return 58;
1037             case Dyninst::ppc64::ifpr27: return 59;
1038             case Dyninst::ppc64::ifpr28: return 60;
1039             case Dyninst::ppc64::ifpr29: return 61;
1040             case Dyninst::ppc64::ifpr30: return 62;
1041             case Dyninst::ppc64::ifpr31: return 63;
1042             case Dyninst::ppc64::icr: return 64;
1043             case Dyninst::ppc64::imq: return 100;
1044             case Dyninst::ppc64::ixer: return 101;
1045             case Dyninst::ppc64::ilr: return 108;
1046             case Dyninst::ppc64::ictr: return 109;
1047             default: return -1;
1048          }
1049          break;
1050       case Arch_none:
1051          return -1;
1052    }
1053    //Invalid register passed
1054    return -1;
1055 }
1056
1057 unsigned Dyninst::getArchAddressWidth(Dyninst::Architecture arch)
1058 {
1059    switch (arch) {
1060       case Arch_none: 
1061          return 0;
1062       case Arch_x86:
1063       case Arch_ppc32:
1064          return 4;
1065       case Arch_x86_64:
1066       case Arch_ppc64:
1067          return 8;
1068    }
1069    return 0;
1070 }